0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

LMK04832 超低噪声、3.2 GHz、15 输出、JESD204B 时钟抖动清除器技术手册

科技绿洲 ? 2025-09-12 14:11 ? 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

该LMK04832是一款超高性能时钟调节器,支持 JEDEC JESD204B,还与 LMK0482x 系列器件引脚兼容。

PLL2的14个时钟输出可配置为使用器件和SYSREF时钟驱动7个JESD204B转换器或其他逻辑器件。SYSREF 可以使用直流和交流耦合提供。不仅限于JESD204B应用,14 个输出中的每一个都可以单独配置为传统时钟系统的高性能输出。
*附件:lmk04832.pdf

该LMK04832可配置为在双PLL、单PLL或时钟分配模式下工作,有或没有SYSREF生成或重新时钟。PLL2 可以与内部或外部 VCO 一起工作。

高性能与在功耗和性能之间权衡的能力、双 VCO、动态数字延迟和保持等功能相结合,使该LMK04832成为提供灵活的高性能时钟树的理想选择。

特性

  • 最大时钟输出频率:3255 MHz
  • 多模:双 PLL、单 PLL 和时钟分配
  • 超低噪声,2500 MHz:
    • 54 fs RMS 抖动(12 kHz 至 20 MHz)
    • 64 fs RMS 抖动(100 Hz 至 20 MHz)
    • –157.6 dBc/Hz 本底噪声
  • 超低噪声,3200 MHz:
    • 61 fs RMS 抖动(12 kHz 至 20 MHz)
    • 67 fs RMS 抖动(100 Hz 至 100 MHz)
    • –156.5 dBc/Hz 本底噪声
  • PLL2
    • PLL FOM 为 –230 dBc/Hz
    • PLL 1/f 为 –128 dBc/Hz
    • 相位检测器速率高达 320 MHz
    • 两个集成VCO:2440至2580 MHz
      和2945至3255 MHz
  • 多达 14 个差分器件时钟
    • CML、LVPECL、LCPECL、HSDS、LVDS 和 2xLVCMOS 可编程输出
  • 多达1个缓冲VCXO/XO输出
    • LVPECL、LVDS、2xLVCMOS 可编程
  • 1-1023 CLKout 分频器
  • 1-8191 SYSREF 分频器
  • SYSREF时钟的25 ps步进模拟延迟
  • 器件时钟和SYSREF的数字延迟和动态数字延迟
  • 带 PLL1 的保持模式
  • PLL1 或 PLL2 的 0 延迟
  • 支持 105°C PCB 温度
    (在导热垫处测量)
    参数

image.png

方框图

image.png

?1. 产品概述?
LMK04832是德州仪器(TI)推出的超低噪声、双锁相环(PLL)时钟抖动清除器,支持JESD204B标准,适用于高性能时钟分配和同步应用。

  • ?关键特性?:
    • 最大输出频率:3255 MHz
    • 超低噪声性能(如2500 MHz时RMS抖动低至54 fs)
    • 集成双PLL(PLL1和PLL2),支持多模式配置(双环、单环、时钟分配模式)
    • 14路可编程差分时钟输出(支持CML、LVPECL、LVDS等格式)
    • 1路缓冲VCXO/XO输出

?2. 应用场景?

  • 测试与测量设备
  • 雷达系统
  • 微波回传
  • 数据转换器时钟生成

?3. 核心功能模块?

  • ?PLL1?:
    • 用于参考时钟的初级抖动清理,支持外部VCXO反馈。
    • 窄带宽设计,优化低频相位噪声。
  • ?PLL2?:
    • 高频时钟生成,支持内部双VCO(2440-2580 MHz和2945-3255 MHz)。
    • 宽带宽设计,优化高频噪声性能。
  • ?时钟分配?:
    • 14路输出可独立配置为设备时钟或SYSREF时钟,支持JESD204B同步。
    • 数字/模拟延迟调整功能(最小步进25 ps)。

?4. 关键性能参数?

  • ?抖动性能?:
    • 2500 MHz输出:54 fs RMS(12 kHz–20 MHz带宽)
    • 3200 MHz输出:61 fs RMS(12 kHz–20 MHz带宽)
  • ?相位噪声?:
    • 噪声底低至-163 dBc/Hz(LVPECL输出)。

?5. 设计支持工具?

  • ?TICS Pro?:用于配置寄存器、计算功耗及生成编程文件。
  • ?PLLatinum Sim?:环路滤波器设计与仿真工具。
  • ?Clock Architect?:频率规划与器件选型工具。

?6. 封装与电源?

  • ?封装?:64引脚WQFN(9 mm × 9 mm),带裸露焊盘散热。
  • ?电源?:3.3 V单电源供电,支持105°C环境温度(PCB测量)。

?7. 文档结构?

  • 数据手册包含详细引脚定义、电气特性、寄存器映射及典型应用电路,适用于硬件工程师和系统设计者参考。

?总结?:LMK04832通过双PLL架构和灵活的时钟分配,为高速数据转换和通信系统提供高精度、低抖动的时钟解决方案,特别适合JESD204B系统需求。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 转换器
    +关注

    关注

    27

    文章

    9221

    浏览量

    153307
  • 逻辑器件
    +关注

    关注

    0

    文章

    97

    浏览量

    20489
  • 调节器
    +关注

    关注

    5

    文章

    887

    浏览量

    48398
  • 清除器
    +关注

    关注

    0

    文章

    38

    浏览量

    6031
  • 时钟系统
    +关注

    关注

    1

    文章

    116

    浏览量

    12363
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    LMK04832-SP时钟抖动清除器

    `LMK04832-SP是具有JEDEC JESD204B支持的高性能时钟调节,适用于太空应用。可以将PLL2的14个时钟
    发表于 03-24 16:13

    如何采用系统参考模式设计JESD204B时钟

    LMK04821系列器件为该话题提供了很好的范例研究素材,因为它们是高性能的双环路抖动清除器,可在具有器件和SYSREF时钟的子类1时钟方案
    发表于 11-18 06:36

    采用系统参考模式设计JESD204B时钟

    在本文中,笔者将谈论抖动合成器与清除器的不同系统参考信号(SYSREF)模式,以及如何用它们来最大限度地提高JESD204B时钟方案的性能。 LMK
    发表于 11-17 10:31 ?3366次阅读
    采用系统参考模式设计<b class='flag-5'>JESD204B</b><b class='flag-5'>时钟</b>

    LMK04714-Q1符合JESD204B/C标准的汽车级、超低噪声、双环路时钟抖动清除器数据表

    电子发烧友网站提供《LMK04714-Q1符合JESD204B/C标准的汽车级、超低噪声、双环路时钟抖动
    发表于 08-20 10:37 ?0次下载
    <b class='flag-5'>LMK</b>04714-Q1符合<b class='flag-5'>JESD204B</b>/C标准的汽车级、<b class='flag-5'>超低噪声</b>、双环路<b class='flag-5'>时钟</b><b class='flag-5'>抖动</b><b class='flag-5'>清除器</b>数据表

    LMK04832-SEP符合JESD204B/C标准的航天级、超低噪声、双环路时钟抖动清除器数据表

    电子发烧友网站提供《LMK04832-SEP符合JESD204B/C标准的航天级、超低噪声、双环路时钟抖动
    发表于 08-20 10:39 ?0次下载
    <b class='flag-5'>LMK04832</b>-SEP符合<b class='flag-5'>JESD204B</b>/C标准的航天级、<b class='flag-5'>超低噪声</b>、双环路<b class='flag-5'>时钟</b><b class='flag-5'>抖动</b><b class='flag-5'>清除器</b>数据表

    LMK04368-EP符合JESD204B/C标准的超低噪声、双环路时钟抖动清除器数据表

    电子发烧友网站提供《LMK04368-EP符合JESD204B/C标准的超低噪声、双环路时钟抖动清除器
    发表于 08-20 09:52 ?0次下载
    <b class='flag-5'>LMK</b>04368-EP符合<b class='flag-5'>JESD204B</b>/C标准的<b class='flag-5'>超低噪声</b>、双环路<b class='flag-5'>时钟</b><b class='flag-5'>抖动</b><b class='flag-5'>清除器</b>数据表

    LMK04832-SP符合JESD204B标准的航天级、超低噪声、双环路时钟抖动清除器数据表

    电子发烧友网站提供《LMK04832-SP符合JESD204B标准的航天级、超低噪声、双环路时钟抖动清除
    发表于 08-20 09:32 ?0次下载
    <b class='flag-5'>LMK04832</b>-SP符合<b class='flag-5'>JESD204B</b>标准的航天级、<b class='flag-5'>超低噪声</b>、双环路<b class='flag-5'>时钟</b><b class='flag-5'>抖动</b><b class='flag-5'>清除器</b>数据表

    LMK0482x超低噪声JESD204B兼容时钟抖动消除数据表

    电子发烧友网站提供《LMK0482x超低噪声JESD204B兼容时钟抖动消除数据表.pdf》资
    发表于 08-21 09:19 ?1次下载
    <b class='flag-5'>LMK</b>0482x<b class='flag-5'>超低噪声</b><b class='flag-5'>JESD204B</b>兼容<b class='flag-5'>时钟</b><b class='flag-5'>抖动</b>消除<b class='flag-5'>器</b>数据表

    带双环路PLL且符合JESD204B标准的LMK04832超低噪声时钟抖动清除器数据表

    电子发烧友网站提供《带双环路PLL且符合JESD204B标准的LMK04832超低噪声时钟抖动清除器
    发表于 08-21 09:20 ?0次下载
    带双环路PLL且符合<b class='flag-5'>JESD204B</b>标准的<b class='flag-5'>LMK04832</b><b class='flag-5'>超低噪声</b><b class='flag-5'>时钟</b><b class='flag-5'>抖动</b><b class='flag-5'>清除器</b>数据表

    具有双环路PLL的LMK04228超低噪声且符合JESD204B标准的时钟抖动清除器数据表

    电子发烧友网站提供《具有双环路PLL的LMK04228超低噪声且符合JESD204B标准的时钟抖动清除器
    发表于 08-21 09:12 ?0次下载
    具有双环路PLL的<b class='flag-5'>LMK</b>04228<b class='flag-5'>超低噪声</b>且符合<b class='flag-5'>JESD204B</b>标准的<b class='flag-5'>时钟</b><b class='flag-5'>抖动</b><b class='flag-5'>清除器</b>数据表

    高性能时钟抖动清除器LMK04714-Q1技术解析

    Texas Instrument LMK04714-Q1双环时钟抖动清除器是一款高性能时钟调节
    的头像 发表于 08-08 15:05 ?307次阅读
    高性能<b class='flag-5'>时钟</b><b class='flag-5'>抖动</b><b class='flag-5'>清除器</b><b class='flag-5'>LMK</b>04714-Q1<b class='flag-5'>技术</b>解析

    LMK04832SEPEVM评估模块技术解析与应用指南

    Texas Instruments LMK04832SEPEVM评估模块为LMK04832-SEP开发提供了绝佳的入门方法。LMK04832-SEP是一款空间级、超低噪声
    的头像 发表于 09-07 14:51 ?303次阅读
    <b class='flag-5'>LMK04832</b>SEPEVM评估模块<b class='flag-5'>技术</b>解析与应用指南

    ?LMK04368-EP 超低噪声JESD204B/C双环路时钟抖动清除器总结

    LMK04368-EP 是一款高性能时钟调节,支持 JEDEC JESD204B/C,适用于太空应用。 PLL2 的 14 个时钟
    的头像 发表于 09-11 10:23 ?189次阅读
    ?<b class='flag-5'>LMK</b>04368-EP <b class='flag-5'>超低噪声</b><b class='flag-5'>JESD204B</b>/C双环路<b class='flag-5'>时钟</b><b class='flag-5'>抖动</b><b class='flag-5'>清除器</b>总结

    ?LMK04828-EP 超低噪声JESD204B兼容时钟抖动清除器总结

    LMK04828-EP 器件是业界性能最高的时钟调理,支持 JESD204B。 PLL2的14个时钟
    的头像 发表于 09-12 16:13 ?92次阅读
    ?<b class='flag-5'>LMK</b>04828-EP <b class='flag-5'>超低噪声</b><b class='flag-5'>JESD204B</b>兼容<b class='flag-5'>时钟</b><b class='flag-5'>抖动</b><b class='flag-5'>清除器</b>总结

    LMK04616 超低噪声低功耗JESD204B兼容时钟抖动清除器总结

    LMK0461x 器件系列是业界性能最高、功耗最低的抖动清除器,支持 JESD204B。16 个时钟输出
    的头像 发表于 09-12 16:50 ?115次阅读
    <b class='flag-5'>LMK</b>04616 <b class='flag-5'>超低噪声</b>低功耗<b class='flag-5'>JESD204B</b>兼容<b class='flag-5'>时钟</b><b class='flag-5'>抖动</b><b class='flag-5'>清除器</b>总结