0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

?LMK04368-EP 超低噪声JESD204B/C双环路时钟抖动清除器总结

科技绿洲 ? 2025-09-11 10:23 ? 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

LMK04368-EP 是一款高性能时钟调节器,支持 JEDEC JESD204B/C,适用于太空应用。

PLL2 的 14 个时钟输出可配置为使用器件和 SYSREF 时钟驱动 7 个 JESD204B/C 转换器或其他逻辑器件。SYSREF 可以使用直流和交流耦合提供。不仅限于 JESD204B/C 应用,14 个输出中的每一个都可以单独配置为传统时钟系统的高性能输出。
*附件:lmk04368-ep.pdf

该器件可配置为在双PLL、单PLL或时钟分配模式下工作,无论是否生成SYSREF或重新时钟。PLL2可与内部或外部VCO一起工作。

高性能与在功耗和性能之间权衡的能力、双 VCO、动态数字延迟和保持等功能相结合,可以提供灵活的高性能时钟树。

特性

  • 视频#:V62/23612
  • 环境温度范围:–55°C 至 125°C
  • 最大时钟输出频率:3255 MHz
  • 多模:双 PLL、单 PLL 和时钟分配
  • 6 GHz 外部 VCO 或分配输入
  • 超低噪声,2500 MHz:
    • 54 fs RMS 抖动(12 kHz 至 20 MHz)
    • 64 fs RMS 抖动(100 Hz 至 20 MHz)
    • –157.6 dBc/Hz 本底噪声
  • 超低噪声,3200 MHz:
    • 61 fs RMS 抖动(12 kHz 至 20 MHz)
    • 67 fs RMS 抖动(100 Hz 至 100 MHz)
    • –156.5 dBc/Hz 本底噪声
  • PLL2
    • PLL FOM 为 –230 dBc/Hz
    • PLL 1/f 为 –128 dBc/Hz
    • 相位检测器速率高达 320 MHz
    • 两个集成VCO:2440至2600 MHz和2945至3255 MHz
  • 多达 14 个差分器件时钟
    • CML、LVPECL、LCPECL、HSDS、LVDS 和 2xLVCMOS 可编程输出
  • 多达 1 个缓冲 VCXO/XO 输出
    • LVPECL、LVDS、2xLVCMOS 可编程
  • 1-1023 CLKOUT分频器
  • 1-8191 SYSREF 分频器
  • SYSREF时钟的25 ps步进模拟延迟
  • 器件时钟和 SYSREF 的数字延迟和动态数字延迟
  • PLL1 的保持模式
  • PLL1 或 PLL2 的 0 延迟
  • 高可靠性
    • 受控基线
    • 一个装配/测试站点
    • 一个制造现场
    • 延长产品生命周期
    • 扩展产品变更通知
    • 产品可追溯性

参数
image.png

方框图

image.png

  1. ?产品概述?
    • LMK04368-EP是一款高性能时钟调节器,专为空间应用设计,支持JESD204B/C标准。
    • 提供双PLL、单PLL和时钟分配模式,支持6 GHz外部VCO或分配输入。
    • 关键特性包括超低噪声(54-fs RMS抖动@2500 MHz)、多模式操作和14个可配置差分时钟输出。
  2. ?主要特性?
    • ?频率范围?:最大输出频率3255 MHz,支持宽温度范围(-55°C至125°C)。
    • ?噪声性能?:
      • 2500 MHz下:54-fs RMS抖动(12 kHz至20 MHz),噪声底-157.6 dBc/Hz。
      • 3200 MHz下:61-fs RMS抖动(12 kHz至20 MHz),噪声底-156.5 dBc/Hz。
    • ?PLL性能?:PLL2支持高达320 MHz的相位检测速率,集成双VCO(2440-2600 MHz和2945-3255 MHz)。
  3. ?应用场景?
    • 军事雷达、电子战、数据转换器时钟、无线基础设施等。
    • 支持JESD204B/C系统,可驱动7个转换器或逻辑设备。
  4. ?功能模块?
    • ?PLL1?:用于低偏移抖动清除,支持冗余输入和频率保持。
    • ?PLL2?:提供频率乘法功能,支持内部或外部VCO。
    • ?时钟分配?:14个可编程输出,支持CML、LVPECL、LVDS等多种格式。
  5. ?封装与可靠性?
    • 封装类型:HTQFP(64引脚),尺寸10 mm × 10 mm。
    • 高可靠性设计:包括扩展产品生命周期和严格的变更通知流程。
  6. ?设计支持?
    • 提供TICS Pro和PLLatinum仿真工具,用于配置和优化设计。
    • 支持多种输入/输出配置和同步功能(如SYSREF和SYNC)。
  7. ?文档与资源?
    • 包含详细的数据表、应用笔记(如AN-912)和在线工具支持(如Clock Tree Architect)。

?总结?:LMK04368-EP是一款高性能、多功能的时钟调节器,适用于严苛环境和高精度时钟需求的应用,提供灵活的配置和卓越的噪声性能。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 转换器
    +关注

    关注

    27

    文章

    9218

    浏览量

    153272
  • pll
    pll
    +关注

    关注

    6

    文章

    893

    浏览量

    136872
  • 调节器
    +关注

    关注

    5

    文章

    885

    浏览量

    48382
  • 清除器
    +关注

    关注

    0

    文章

    34

    浏览量

    6030
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    如何实现JESD204B时钟方案最大性能

    (SYSREF)模式,以及如何用它们来最大限度地提高JESD204B时钟方案的性能。 LMK04821系列器件为该话题提供了很好的范例研究素材,因为它们是高性能的
    的头像 发表于 05-14 08:48 ?1.1w次阅读
    如何实现<b class='flag-5'>JESD204B</b><b class='flag-5'>时钟</b>方案最大性能

    LMK04832-SP时钟抖动清除器

    `LMK04832-SP是具有JEDEC JESD204B支持的高性能时钟调节,适用于太空应用。可以将PLL2的14个时钟输出配置为使用器
    发表于 03-24 16:13

    如何采用系统参考模式设计JESD204B时钟

    LMK04821系列器件为该话题提供了很好的范例研究素材,因为它们是高性能的环路抖动清除器,可在具有器件和SYSREF
    发表于 11-18 06:36

    采用系统参考模式设计JESD204B时钟

    ,因为它们是高性能的环路抖动清除器,可在具有器件和SYSREF时钟的子类1时钟方案里驱动多达七
    发表于 11-17 10:31 ?3366次阅读
    采用系统参考模式设计<b class='flag-5'>JESD204B</b><b class='flag-5'>时钟</b>

    采用系统参考模式设计JESD 204B时钟

      LMK04821系列器件为该话题提供了很好的范例研究素材,因为它们是高性能的环路抖动清除器,可在具有器件和SYSREF
    的头像 发表于 04-18 09:25 ?2315次阅读
    采用系统参考模式设计<b class='flag-5'>JESD</b> <b class='flag-5'>204B</b><b class='flag-5'>时钟</b>

    LMK04714-Q1符合JESD204B/C标准的汽车级、超低噪声环路时钟抖动清除器数据表

    电子发烧友网站提供《LMK04714-Q1符合JESD204B/C标准的汽车级、超低噪声环路
    发表于 08-20 10:37 ?0次下载
    <b class='flag-5'>LMK</b>04714-Q1符合<b class='flag-5'>JESD204B</b>/<b class='flag-5'>C</b>标准的汽车级、<b class='flag-5'>超低噪声</b>、<b class='flag-5'>双</b><b class='flag-5'>环路</b><b class='flag-5'>时钟</b><b class='flag-5'>抖动</b><b class='flag-5'>清除器</b>数据表

    LMK04832-SEP符合JESD204B/C标准的航天级、超低噪声环路时钟抖动清除器数据表

    电子发烧友网站提供《LMK04832-SEP符合JESD204B/C标准的航天级、超低噪声环路
    发表于 08-20 10:39 ?0次下载
    <b class='flag-5'>LMK</b>04832-SEP符合<b class='flag-5'>JESD204B</b>/<b class='flag-5'>C</b>标准的航天级、<b class='flag-5'>超低噪声</b>、<b class='flag-5'>双</b><b class='flag-5'>环路</b><b class='flag-5'>时钟</b><b class='flag-5'>抖动</b><b class='flag-5'>清除器</b>数据表

    LMK04368-EP符合JESD204B/C标准的超低噪声环路时钟抖动清除器数据表

    电子发烧友网站提供《LMK04368-EP符合JESD204B/C标准的超低噪声环路
    发表于 08-20 09:52 ?0次下载
    <b class='flag-5'>LMK04368-EP</b>符合<b class='flag-5'>JESD204B</b>/<b class='flag-5'>C</b>标准的<b class='flag-5'>超低噪声</b>、<b class='flag-5'>双</b><b class='flag-5'>环路</b><b class='flag-5'>时钟</b><b class='flag-5'>抖动</b><b class='flag-5'>清除器</b>数据表

    LMK04832-SP符合JESD204B标准的航天级、超低噪声环路时钟抖动清除器数据表

    电子发烧友网站提供《LMK04832-SP符合JESD204B标准的航天级、超低噪声环路时钟
    发表于 08-20 09:32 ?0次下载
    <b class='flag-5'>LMK</b>04832-SP符合<b class='flag-5'>JESD204B</b>标准的航天级、<b class='flag-5'>超低噪声</b>、<b class='flag-5'>双</b><b class='flag-5'>环路</b><b class='flag-5'>时钟</b><b class='flag-5'>抖动</b><b class='flag-5'>清除器</b>数据表

    采用JESD204BLMK5C33216超低抖动时钟同步数据表

    电子发烧友网站提供《采用JESD204BLMK5C33216超低抖动时钟同步数据表.pdf》
    发表于 08-21 10:47 ?2次下载
    采用<b class='flag-5'>JESD204B</b>的<b class='flag-5'>LMK5C</b>33216<b class='flag-5'>超低</b><b class='flag-5'>抖动</b><b class='flag-5'>时钟</b>同步<b class='flag-5'>器</b>数据表

    LMK0482x超低噪声JESD204B兼容时钟抖动消除数据表

    电子发烧友网站提供《LMK0482x超低噪声JESD204B兼容时钟抖动消除数据表.pdf》资
    发表于 08-21 09:19 ?1次下载
    <b class='flag-5'>LMK</b>0482x<b class='flag-5'>超低噪声</b><b class='flag-5'>JESD204B</b>兼容<b class='flag-5'>时钟</b><b class='flag-5'>抖动</b>消除<b class='flag-5'>器</b>数据表

    环路PLL且符合JESD204B标准的LMK04832超低噪声时钟抖动清除器数据表

    电子发烧友网站提供《带环路PLL且符合JESD204B标准的LMK04832超低噪声时钟
    发表于 08-21 09:20 ?0次下载
    带<b class='flag-5'>双</b><b class='flag-5'>环路</b>PLL且符合<b class='flag-5'>JESD204B</b>标准的<b class='flag-5'>LMK</b>04832<b class='flag-5'>超低噪声</b><b class='flag-5'>时钟</b><b class='flag-5'>抖动</b><b class='flag-5'>清除器</b>数据表

    具有环路PLL的LMK04228超低噪声且符合JESD204B标准的时钟抖动清除器数据表

    电子发烧友网站提供《具有环路PLL的LMK04228超低噪声且符合JESD204B标准的时钟
    发表于 08-21 09:12 ?0次下载
    具有<b class='flag-5'>双</b><b class='flag-5'>环路</b>PLL的<b class='flag-5'>LMK</b>04228<b class='flag-5'>超低噪声</b>且符合<b class='flag-5'>JESD204B</b>标准的<b class='flag-5'>时钟</b><b class='flag-5'>抖动</b><b class='flag-5'>清除器</b>数据表

    高性能时钟抖动清除器LMK04714-Q1技术解析

    Texas Instrument LMK04714-Q1时钟抖动清除器是一款高性能时钟调节
    的头像 发表于 08-08 15:05 ?295次阅读
    高性能<b class='flag-5'>时钟</b><b class='flag-5'>抖动</b><b class='flag-5'>清除器</b><b class='flag-5'>LMK</b>04714-Q1技术解析

    LMK04368EPEVM评估模块技术解析与应用指南

    Texas Instruments LMK04368EPEVM评估模块用于演示LMK04368-EP的性能和特性。LMK04368-EP是一款高性能超低噪声
    的头像 发表于 09-07 14:25 ?303次阅读
    <b class='flag-5'>LMK04368</b>EPEVM评估模块技术解析与应用指南