LMK5C33216A是一款高性能网络同步器和抖动清除器,旨在满足无线通信和基础设施应用的严格要求。
该器件集成了三个 DPLL 和三个 APLL,通过可编程环路带宽 (LBW) 和一个外部环路滤波电容器提供无中断开关和抖动衰减,从而最大限度地提高灵活性和易用性。
*附件:lmk5c33216a.pdf
APLL3 具有采用 TI 专有的体声波 (BAW) 技术的超高性能 PLL。BAW APLL 可以生成 491.52MHz 输出时钟,典型值为 40fs/最大 RMS 抖动为 60fs(12kHz 至 20MHz),而不受 DPLL 参考输入频率和抖动特性的影响。APLL2 和 APLL1(传统 LC VCO)为第二或第三频率和/或同步域提供选项。
基准电压源验证电路监控 DPLL 基准电压源输入,并在检测到或丢失输入时自动执行无中断开关。零延迟模式 (ZDM) 提供对输入和输出之间相位关系的控制。
该器件可通过I2C或SPI进行完全编程。集成的EEPROM可用于自定义系统启动时钟。该器件还具有出厂默认ROM配置文件作为回退选项。
特性
- 基于超低抖动 BAW VCO 的无线时钟
- 40MHz时典型值为40fs/最大RMS抖动为57fs(491.52MHz时)
- 245.76MHz时50fs(典型值)/62fs(最大RMS抖动)
- 三个高性能数字锁相环 (DPLL),带有配对的模拟锁相环 (APLL)
- 1mHz至4kHz的可编程DPLL环路带宽
- < 1ppt DCO调频步长
- 两个差分或单端 DPLL 输入
- 1Hz (1PPS) 至 800MHz 输入频率
- 数字保持和无中断开关
- 16 个差分输出,具有可编程 HSDS、AC-LVPECL、LVDS 和 HSCL 格式
- 当配置在 OUT[1:0]_P/N、GPIO1 和 GPIO2 上配置 6 个 LVCMOS 频率输出时,总频率输出高达 20 个,在 OUT[15:0]_P/N 上配置 14 个差分输出
- 1Hz (1PPS) 至 1250MHz 输出频率,具有可编程摆幅和共模
- 符合 PCIe Gen 1 至 6 标准
- I2C、3 线 SPI 或 4 线 SPI
- –40°C 至 85°C 工作温度
参数
?1. 核心功能?
- ?超低抖动时钟?:基于BAW VCO技术,支持无线通信时钟生成(如491.52MHz时典型抖动40fs,最大57fs)。
- ?多锁相环架构?:集成3个数字锁相环(DPLL)与3个模拟锁相环(APLL),支持1mHz至4kHz可编程带宽,实现无中断切换与抖动衰减。
- ?灵活输入/输出?:
- 2路差分/单端输入(1Hz至800MHz)。
- 16路差分输出(支持HSDS、LVDS等格式,最高1250MHz),兼容PCIe Gen1-6。
?2. 关键特性?
- ?BAW技术优势?:APLL3采用体声波技术,独立于输入参考频率,提供超低抖动时钟。
- ?参考监控与切换?:自动检测输入状态,支持无中断切换(hitless switching)。
- ?可编程性?:通过I2C/SPI接口配置,内置EEPROM存储自定义启动配置。
?3. 应用场景?
- ?无线通信?:5G基站(AAS、RRU)、小蜂窝、CPRI/eCPRI设备。
- ?网络同步?:SyncE、IEEE-1588 PTP二级时钟、光传输网(OTN)。
- ?工业领域?:测试测量、高速SerDes时钟生成。
?4. 封装与规格?
- ?封装型号?:64引脚VQFN(9mm×9mm)。
- ?温度范围?:-40°C至85°C。
?5. 附加说明?
- 提供工厂默认ROM配置作为备用选项。
- 数据手册包含生产信息、免责声明及安全应用注意事项。
-
无线通信
+关注
关注
58文章
4790浏览量
145593 -
可编程
+关注
关注
2文章
1118浏览量
40920 -
DPLL
+关注
关注
1文章
34浏览量
14267 -
清除器
+关注
关注
0文章
34浏览量
6030 -
网络同步器
+关注
关注
0文章
20浏览量
1702
发布评论请先 登录
LMK5C33216A适用于无线通信且具有JED204B/JED204C和BAW VCO的网络同步器数据表

采用JESD204B的LMK5C33216超低抖动时钟同步器数据表

Texas Instruments LMK5C33216AEVM 评估模块(EVM)数据手册

评论