0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

硅集成电路的晶体管密度已接近极限?

我快闭嘴 ? 来源:科技日报 ? 作者:科技日报 ? 2020-09-27 17:08 ? 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

目前,用于计算机处理器的硅集成电路正接近单个芯片上晶体管的最大可行密度,至少在二维阵列中是这样。摩尔定律看似已难以维持。美国密歇根大学一研究团队却另辟蹊径,将晶体管阵列带入三维空间,在最先进的硅芯片上直接堆叠第二层晶体管。这一研究为开发打破摩尔定律的硅集成电路铺平了道路。

摩尔定律认为,集成电路上可容纳的晶体管数目,约每隔两年便会增加一倍。目前硅集成电路的晶体管密度已接近极限。而随着硅晶体管尺寸变得越来越小,它们的工作电压也在不断下降,导致最先进的处理芯片可能会与触摸板、显示驱动器等高电压接口组件不兼容,后者需要在更高电压下运行,以避免错误的触摸信号或过低亮度设置之类的影响。这就需要额外的芯片来处理接口设备和处理器之间的信号转换。

为解决上述问题,密歇根大学研究人员通过附加器件层的单片三维集成,来提高硅互补金属氧化物半导体集成电路的性能。他们首先使用含锌和锡的溶液覆盖硅芯片,在其表面形成均匀涂层,随后短暂烘烤使其干燥,经过不断重复后制成一层约75纳米厚的氧化锌锡膜。使用该氧化锌锡膜制造的薄膜晶体管可以承受比下方硅芯片更高的电压。

为了解决两个器件层之间的电压失配问题,研究人员采用了顶部肖特基、底部欧姆的接触结构,在触点添加的肖特基门控薄膜晶体管和垂直薄膜二极管具有优良的开关性能。测试显示,在集成了高压薄膜晶体管后,基础硅芯片仍然可以工作。

研究人员表示,硅集成电路在低电压(约1伏)下工作,但可以通过单片集成薄膜晶体管来提供高电压处理能力,从而免除了对额外芯片的需求。他们的新方法将氧化物电子学的优势引入到单个硅晶体管中,有助于更紧凑、具有更多功能的芯片的开发。
责任编辑:tzh

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    460

    文章

    52760

    浏览量

    444588
  • 集成电路
    +关注

    关注

    5431

    文章

    12186

    浏览量

    369388
  • 晶体管
    +关注

    关注

    77

    文章

    10054

    浏览量

    142670
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    下一代高速芯片晶体管解制造问题解决了!

    先进的晶体管架构,是纳米片晶体管(Nanosheet FET)的延伸和发展,主要用于实现更小的晶体管尺寸和更高的集成密度,以满足未来半导体工
    发表于 06-20 10:40

    低功耗热发射极晶体管的工作原理与制备方法

    集成电路是现代信息技术的基石,而晶体管则是集成电路的基本单元。沿着摩尔定律发展,现代集成电路集成度不断提升,目前单个芯片上已经可以
    的头像 发表于 05-22 16:06 ?477次阅读
    低功耗热发射极<b class='flag-5'>晶体管</b>的工作原理与制备方法

    无结场效应晶体管详解

    当代所有的集成电路芯片都是由PN结或肖特基势垒结所构成:双极结型晶体管(BJT)包含两个背靠背的PN 结,MOSFET也是如此。结型场效应晶体管(JFET) 垂直于沟道方向有一个 PN结,隧道穿透
    的头像 发表于 05-16 17:32 ?523次阅读
    无结场效应<b class='flag-5'>晶体管</b>详解

    晶体管电路设计(下)

    晶体管,FET和IC,FET放大电路的工作原理,源极接地放大电路的设计,源极跟随器电路设计,FET低频功率放大器的设计与制作,栅极接地放大电路
    发表于 04-14 17:24

    晶体管电路设计(下) [日 铃木雅臣]

    本书主要介绍了晶体管,FET和Ic,FET放大电路的工作原理,源极接地放大电路的设计,源极跟随电路的设计,FET低频功率放大器的设计和制作,栅极接地放大
    发表于 03-07 13:55

    集成电路技术的优势与挑战

    作为半导体材料在集成电路应用中的核心地位无可争议,然而,随着科技的进步和器件特征尺寸的不断缩小,集成电路技术正面临着一系列挑战,本文分述如下:1.
    的头像 发表于 03-03 09:21 ?621次阅读
    <b class='flag-5'>硅</b><b class='flag-5'>集成电路</b>技术的优势与挑战

    晶体管电路设计与制作

    这本书介绍了晶体管的基本特性,单电路的设计与制作, 双管电路的设计与制作,3~5电路的设计与
    发表于 02-26 19:55

    鳍式场效应晶体管制造工艺流程

    FinFET(鳍式场效应晶体管)从平面晶体管到FinFET的演变是一种先进的晶体管架构,旨在提高集成电路的性能和效率。它通过将传统的平面晶体管
    的头像 发表于 02-17 14:15 ?1406次阅读
    鳍式场效应<b class='flag-5'>晶体管</b>制造工艺流程

    集成电路的引脚识别及故障检测

    一、集成电路的引脚识别 集成电路是在同一块半导体材料上,利用各种不同的加工方法同时制作出许多极其微小的电阻、电容及晶体管电路元器件,并将它们相互连接起来,使之具有特定功能的
    的头像 发表于 02-11 14:21 ?1077次阅读

    晶体管故障诊断与维修技巧 晶体管在数字电路中的作用

    晶体管是现代电子设备中不可或缺的组件,它们在数字电路中扮演着至关重要的角色。了解如何诊断和维修晶体管故障对于电子工程师和技术人员来说是一项基本技能。 一、晶体管在数字
    的头像 发表于 12-03 09:46 ?1880次阅读

    达林顿晶体管概述和作用

    达林顿晶体管(Darlington Transistor),或称达林顿对(Darlington Pair),是电子学中一种由两个(甚至多个)双极性晶体管(或其他类似的集成电路或分立元件)组成的复合
    的头像 发表于 09-29 15:42 ?2036次阅读

    基于铁电晶体管科研,共探集成电路的创新之路

    来源:泰克科技 后摩尔时代专题,泰克张欣与北大集成电路学院唐克超老师共话铁电晶体管、存储计算科研进展 人工智能和大数据技术的飞速发展对芯片存储性能和算力提出了更高的需求。传统的计算架构逐渐显露出
    的头像 发表于 09-27 10:34 ?800次阅读
    基于铁电<b class='flag-5'>晶体管</b>科研,共探<b class='flag-5'>集成电路</b>的创新之路

    单片集成电路和混合集成电路的区别

    设计、制造、应用和性能方面有着显著的差异。 单片集成电路(IC) 定义 单片集成电路是指在一个单一的半导体芯片(如硅片)上集成了多个电子元件(如晶体管、电阻、电容等)的
    的头像 发表于 09-20 17:20 ?3990次阅读

    CMOS晶体管的工作原理和结构

    CMOS晶体管,全称为互补金属氧化物半导体晶体管,是现代电子设备中不可或缺的组成部分,尤其在计算机处理器和集成电路制造中扮演着核心角色。
    的头像 发表于 09-13 14:08 ?5143次阅读

    浅谈晶体管光耦与可控光耦的区别 #光耦 #晶体管 #可控

    晶体管
    晶台光耦
    发布于 :2024年08月22日 08:46:45