完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>
66AK2E0x 是一款基于 TI 的 KeyStone II 多核 SoC 架构的高性能器件,该器件集成了性能最优的 Cortex-A15 处理器单核或四核 CorePac 以及 C66x DSP 内核,可以高达 1.4GHz 的内核速度运行。 TI 的 66AK2E0x 器件实现了一套易于使用的高性能、低功耗平台,可供企业级网络终端设备、数据中心网络、航空电子设备和国防、医疗成像、测试和自动化等诸多应用领域的开发人员使用。
TI 的 KeyStone II 架构提供了一套集成有 ARM CorePac、(Cortex-A15 处理器四核 CorePac)、C66x CorePac、网络处理等各类子系统的可编程平台,并且采用了基于队列的通信系统,使得器件资源能够高效且无缝地运作。 这种独特的器件架构中还包含一个 TeraNet 交换机,该交换机可将从可编程内核到高速 IO 的各类系统元素广泛融合,确保它们以最高效率持续运作。
TI 的 C66x 内核在不影响处理器速度、尺寸或功耗的前提下,将定点和浮点计算能力同时融入到了处理器中,可谓开创了 DSP 技术的新纪元。 原始计算性能处于行业领先水平,在 1.2GHz 的工作频率下,每个内核能够达到 38.4GMACS 和 19.2Gflops。 该内核每个周期能够执行 8 次单精度浮点 MAC 运算,并且可执行双精度和混合精度运算,同时符合 IEEE754 标准。 对于定点运算,C66x 内核的乘积累加 (MAC) 计算能力是 C64x+ 内核的 4 倍。 C66x CorePac 新增了 90 条指令,主要针对浮点运算和面向向量数学的处理。 上述性能改进大大提升了常见 DSP 内核在信号处理、数学运算和图像采集功能方面的性能。 C66x 内核代码向后兼容 TI 的上一代 C6000 定点和浮点 DSP 内核,确保了软件的可移植性并缩短了软件开发周期,以便将应用程序移植到更快的硬件中。
66AK2E0x KeyStone II 器件集成了大量的片上存储器。 每个 Cortex-A15 处理器内核均有 32KB 的 L1 数据缓存和 32KB 的 L1 指令缓存。 ARM CorePac 中多达 4 个 Cortex A15 内核共享 4MB L2 缓存。 在 DSP CorePac 中,除了 32KB 的 L1 程序缓存和 32KB 的 L1 数据缓存,每个内核还包含 512KB 的专用存储器,该存储器可配置为缓存或内存映射的 RAM。 该器件还集成了 2MB 的多核共享存储器 (MSMC),可用作共享的 L3 SRAM。 所有 L2 和 MSMC 存储器均包含错误检测与错误校正功能。 该器件包含一个以 1600MTPS 传输速率运行的 64 位 DDR-3(72 位,支持 ECC)外部存储器接口 (EMIF),用于快速访问外部存储器。
该器件使得开发人员能够使用多种开发和调试工具,其中包括 GNU GCC、GDB、开源 Linux 以及基于 Eclipse 的调试环境,该调试环境可通过包括 TI 业界领先的 IDE Code Composer Studio 在内的各种 Eclipse 插件实现内核和用户空间调试。
所有商标是他们各自所有者的财产。
? |
---|
Applications |
Operating Systems |
Arm CPU |
Arm MHz (Max.) |
DSP |
DSP MHz (Max) |
Hardware Accelerators |
Other On-Chip Memory |
DRAM |
EMAC |
JESD204B |
Memory |
Operating Temperature Range (C) |
PCI/PCIe |
On-Chip L2 Cache/RAM |
USB |
SPI |
I2C |
UART (SCI) |
? |
66AK2E05 |
---|
Avionics and Defense Communications and Telecom Consumer Electronics Industrial Medical Security Space ? ? |
Integrity Linux SYS/BIOS VxWorks ? ? |
4 ARM Cortex-A15 ? ? |
1250 1400 ? ? |
1 C66x ? ? |
1250 1400 ? ? |
Packet Accelerator Security Accelerator ? ? |
2048 KB ? ? |
DDR3 DDR3L ? ? |
2-Port 10Gb Switch 8-Port 1Gb Switch ? ? |
0 ? ? |
ECC ? ? |
0 to 85 -40 to 100 ? ? |
4 PCIe Gen2 ? ? |
4096 KB (ARM Cluster) 512 KB (per C66x DSP core) ? ? |
2 ? ? |
3 ? ? |
3 ? ? |
2 ? ? |