0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

晶振在PCB板上如何布局?都是精髓!

亿佰特物联网应用专家 ? 2022-11-14 09:39 ? 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

晶振数字电路设计中关键先生,通常在电路设计当中,晶振都当作数字电路中的心脏部分,数字电路的所有工作都离不开时钟信号,而恰好晶振便是直接控制整个系统正常启动的那个关键按钮,可以说要是有数字电路设计的地方就可以看到晶振。

晶振的定义

晶振一般是指石英晶体振荡器石英晶体谐振器两种,也可以直接叫晶体振荡器。都是利用石英晶体的压电效应制作而成。它的工作原理是这样的:在晶体两个电极上加上电场后,晶体会发生机械变形,相反的,若是在晶体的两端加上机械压力后,晶体又会产生电场。这种现象是可逆的,所以利用晶体的这种特性,在晶体两端加上交变电压,晶片就会产生机械振动,同时又会产生交变电场。但是晶体产生的这种振动和电场一般都会很小,但只要在某个特定频率下,振幅就会明显增大,就类似我们电路设计者常能见到的LC回路谐振同理。3db70a2c-61ac-11ed-b116-dac502259ad0.png晶振分类:①无源晶振无源晶振为晶体,一般是2引脚的无极性器件(部分无源晶振有无极性的固定引脚)。
无源晶振一般需借助于负载电容形成的时钟电路才能产生振荡信号(正弦波信号)。②有源晶振有源晶振为振荡器,通常是4个引脚。有源晶振不需要CPU的内部振荡器,产生方波信号。有源晶振供电便能产生一个时钟信号。有源晶振信号稳定,质量较好,而且连接方式比较简单,精度误差比无源晶振更小,价格比无源晶振更贵。

晶振的等效电路

事实上,晶振的作用就像一个串联的RLC电路。晶振的等效电路显示了一个串联的RLC电路,表示晶振的机械振动,与一个电容并联表示与晶振的电气连接,而晶振振荡器便朝着串联谐振运行工作。3dceaf2e-61ac-11ed-b116-dac502259ad0.png其中,R是ESR等效串联电阻,L和C分别是等效电感和电容,Cp为寄生电容。

晶振的基本参数

一般晶振的基本参数有:工作温度、精度值、匹配电容、封装形式、核心频率等。晶振的核心频率一般晶振频率的选择取决于频率元器件的要求规定,像MCU一般是一个范围,大部分都是从4M到几十M不等。晶振的精度:晶振的精度普遍在±5PPM、±10PPM、±20PPM、±50PPM等,高精度的时钟芯片一般在±5PPM之内,一般运用都会选择在±20PPM左右。晶振的匹配电容通常通过调整匹配电容的值,可以更改晶振的核心频率,目前在做高精度晶振时,都是用该方法来进行调整。

晶振在PCB的设计布局

作为数字电路中的心脏,晶振影响着整个系统的稳定性,系统晶振的选择,决定了数字电路的成败。由于晶振内部存在石英晶体,受到外部撞击等情况造成晶体断裂,很容易造成晶振不启振,所以通常在电路设计时,要考虑晶振的可靠安装,其位置尽量不要靠近板边、设备外壳等地方。PCB对晶振布局时通常注意一下几点:①晶振不能距离板边太近、晶振的外壳必须接地,否则易导致晶振辐射杂讯。在板卡设计时尤其需要注意这点。外壳接地可以避免晶振向外辐射,同时可以屏蔽外来信号对晶振的干扰。如果一定要布置在PCB边缘,可以在晶振印制线边上再布一根GND线,同时在包地线上间隔一段距离就打过孔,将晶振包围起来。3de4d466-61ac-11ed-b116-dac502259ad0.png②晶振下方不能布信号线,易导致信号线耦合晶振谐波杂讯。
保证完全铺地,同时在晶振的300mil范围内不要布线,这样可以防止晶振干扰其他布线、元器件和层的性能。③若滤波器件放在晶振下方,且滤波电容与匹配电阻未按照信号流向排布,会使滤波器的滤波效果变差。耦合电容应尽量靠近晶振的电源引脚,按电源流入方向,依容值从大到小顺序摆放。④时钟信号的走线应尽量简短,线宽大一些,在布线长度和远离发热源上寻找平衡。以下图布局为例,晶振的布局方式会相对更优:①晶振的滤波电容与匹配电路靠近MCU芯片位子,远离板边。②晶振的滤波电容与匹配电阻按照信号流向排布,靠近晶振摆放整齐紧凑。③晶振靠近芯片处摆放,到芯片的走线尽量短而直。在电路系统中,高速时钟信号线优先级最高。时钟线是一个敏感信号,频率越高,要求走线尽量简短,以保证信号的失真度达到最小。3dfb1ca8-61ac-11ed-b116-dac502259ad0.png

因为现在很多电路中,系统晶振时钟频率很高,所以干扰谐波出来的能量也强,谐波除了会从输入与输出两条线导出来外,也会从空间辐射出来,这也导致若PCB中对晶振的布局不够合理,会很容易造成很强的杂散辐射问题,并且一旦产生,很难在通过其他方法来解决,所以在PCB板布局时对晶振和CLK信号线布局非常重要。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4372

    文章

    23550

    浏览量

    411861
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    为什么要做匹配测试?

    的捕捉范围,造成指令错误,引发系统紊乱。因此样机阶段,测试并验证实际输出的频率精度是否合格尤为关键。实际工作中的输出频率偏差太大的
    的头像 发表于 08-12 18:23 ?72次阅读
    为什么要做<b class='flag-5'>晶</b><b class='flag-5'>振</b>匹配测试?

    温补与恒温的区别

    ,也被称为晶体振动器,是电子设备中的一种关键元件。它们的主要功能是产生精确的频率,用于时钟、计时和其他需要精确时间控制的应用。的世
    的头像 发表于 07-17 14:49 ?190次阅读
    温补<b class='flag-5'>晶</b><b class='flag-5'>振</b>与恒温<b class='flag-5'>晶</b><b class='flag-5'>振</b>的区别

    PCB如何布局

    事实的作用就像一个串联的RLC电路。的等效电路显示了一个串联的RLC电路,表示
    的头像 发表于 05-26 16:11 ?1131次阅读
    <b class='flag-5'>晶</b><b class='flag-5'>振</b><b class='flag-5'>在</b><b class='flag-5'>PCB</b><b class='flag-5'>板</b><b class='flag-5'>上</b>如何<b class='flag-5'>布局</b>

    “无源”真的是吗?#电路设计 #PCB #电子工程师 # #无源

    无源
    安泰小课堂
    发布于 :2025年05月23日 17:28:41

    ADS1256外接不起,工作时间越长,电起的几率越低,为什么?

    ADS1256外接不起,工作时间越长,电起的几率越低。
    发表于 11-22 14:00

    不同仪器的有什么作用?最全测试方法

    学习如何测试,以及实际应用中再次理解的作用。Chrent电路
    的头像 发表于 10-24 08:08 ?1880次阅读
    不同仪器的<b class='flag-5'>晶</b><b class='flag-5'>振</b>有什么作用?最全<b class='flag-5'>晶</b><b class='flag-5'>振</b>测试方法

    DSP实现DDR2 PCB布局布线

    电子发烧友网站提供《DSP实现DDR2 PCB布局布线.pdf》资料免费下载
    发表于 10-15 09:16 ?3次下载
    <b class='flag-5'>在</b>DSP<b class='flag-5'>上</b>实现DDR2 <b class='flag-5'>PCB</b><b class='flag-5'>布局</b>布线

    深入解析时钟信号干扰源:寄生电容、杂散电容与分布电容

    作为电路基材,以降低杂散电容的影响。 布局优化:合理布局和走线,减小元件之间的耦合电容,降低杂散电容的产生。 增加去耦电容:
    发表于 09-26 14:49

    的内阻是什么?

    的叫法不同而已。理论讲,这个数值越小越好,因为电阻值越大,振起需要的功耗则越大。电流(激励功率)不变的情况下,
    的头像 发表于 09-21 08:09 ?1565次阅读
    <b class='flag-5'>晶</b><b class='flag-5'>振</b>的内阻是什么?

    pcb布局中注意事项

    (Crystal Oscillator)PCB布局中是一个非常重要的组件,它为电子设备提供稳定的时钟信号。
    的头像 发表于 09-19 10:55 ?2058次阅读

    的总频差解析:调整频差与温度频差的综合影响

    隔离外界干扰源。 四、布局布线考虑 远离干扰源布局PCB 布局时,电路应远离高频、大
    发表于 09-12 16:21

    的抗干扰设计:确保系统时钟的稳定性

    主要分为两个方面:电路布局(layout)的优化和频率器件的隔离处理。 电路布局的优化
    的头像 发表于 09-10 16:51 ?1612次阅读

    过驱的影响及其预防措施:电阻与电容电路中的应用

    )保护电路异常情况下,串联电阻可以起到保护的作用,避免因过流而损坏。 2. 并联电容
    发表于 08-29 16:22

    的数字代表什么

    信号。 一、的工作原理 1.1 压电效应 的工作原理基于石英晶体的压电效应。压电效应是指某些材料受到机械压力作用时,会产生电荷的现
    的头像 发表于 08-28 10:05 ?3137次阅读