0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

讲讲SSC扩频时钟

冬至配饺子 ? 来源:信号完整性学习之路 ? 作者:广元兄 ? 2022-08-11 09:18 ? 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

这段时间,会翻一翻PCIe相关协议规范,看到不同章节不同地方会有关于SSC扩频时钟的内容,那就讲讲SSC扩频时钟。

pYYBAGL0WFOABlNPAAF7nFEWhWU640.png

SSC,全称Spread Spectrum Clocking,即扩频时钟。由于信号的能量过于集中在其载波频率位置,导致信号的能量在某一频点位置处的产生过大的辐射发射。为了有效地降低EMI辐射,芯片厂家在设计芯片时也给容易产生EMI的信号增加了SSC扩频时钟的功能,频率变化的时钟,其频谱能量被分散在一定频谱范围上。当前PCIE、SATASASUSB3.0等高速芯片都支持SSC的功能。采用SSC的功能可以有效的降低信号所产生的EMI。

pYYBAGL0WGeAbTJRAABe7gLlQ7I352.png

说到扩频,会想到分频和倍频,也有过混淆的情况。分频和倍频说的是CPU与总线、外设之间工作频率的关系。为什么会有分频、倍频?是因为有些外部设备达不到CPU的工作频率,一般情况下,CPU的工作频率永远是高于外部设备的,为了协调CPU与外部设备的工作时序,就只有进行分频和倍频处理。

CPU的频率,即主频为外频与倍频两者的乘积。

SSC不仅对时钟振荡频率(基波)有抑制作用,对高次谐波(准确地说是基频的奇次谐波)的峰值也有抑制作用。

SRIS - Separate Refclk Independent SSC. 独立参考扩频;

SRNS - Separate Refclk with No SSC。独立参考无扩频;

SRNS允许600ppm,而SRIS允许5600ppm(其中SSC允许5000ppm,TX/RX允许600ppm);

一般芯片支持SRIS也会支持SRNS。

+0%~-0.5%这个说的是扩频类型。扩频类型有三种:中心扩频,向上扩频还有向下扩频。由于中心和向上扩频都会产生超过系统时钟的频率,会对系统造成影响,所以一般使用向下扩频。

30KHz~33KHz这个说的是被调制信号频率范围内的变化速度。调制频率太快,后级的PLL电路可能跟踪不上,应远小于源时钟的频率,以免引起时序问题(建立/保持时间等);调制频率太慢,会产生人耳可识别的声音的频率范围(20Hz~20KHz)音噪。

在实际应用中,调制频率一般选择30KHz~33KHz。

后级PLL电路,这里扩充一些。

时钟展频只引入非常小的周期间抖动,当展频的时钟输出到下游的PLL时,此时PLL表现为低通滤波器,允许输入的低频部分通过,衰减其中的高频部分。扩频时钟输入PLL时,PLL可能出现无法锁住频率的问题。务必确保PLL必须能检测展频时钟的频率变化并允许展频时钟通过。以上取决于PLL的带宽,如果带宽太低,PLL可能无法可靠地侦测输入时钟,造成侦测偏差,给系统引入更大的Jitter。

PLL 受控变量通常是信号的相位。

一阶用于相位变量/ 状态,二阶是一阶的导数,即频率。

调制解调器之间任何载波频率偏移将始终产生恒定的相位滞后,只能通过二阶PLL来消除。

调制波形之前也说过,有正弦波,锯齿波,还有三角波等

三角波调制方式简单,调制后信号的频谱比较均匀,调制波形一般采用三角波。

pYYBAGL0WH2ATJndAAAzyXIREbI129.png

PCIE串行总线3.0速率为8Gbps,规定扩展率为0~-0.5%,调制频率为30~33kHz,这样的要求不但满足了EMI的衰减要求,同时也为兼顾扩频时钟带来的周期抖动最小化的要求。

pYYBAGL0WIuAGMrLAABrLs5gKrc630.png

SSC是为了系统EMI问题,滤波和屏蔽的方法才是实际工作中常用的解决之道。SSC在实际工作中都是关闭状态。这里面有个问题,既然打开对EMI有利,其标准又符合相关抖动Jitter的标准,为什么不将其打开?

poYBAGL0WJ6AXtFaAACsEvW0qus106.png

SSC也有资料给出时钟展频有三个主要的控制参数:调制速度(Modulation Rate)、调制深度(Modulation Depth)和调制方式(Modulation Profile),里面的理论和知识大同小异,这里就不做展开。




审核编辑:刘清


声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • emi
    emi
    +关注

    关注

    53

    文章

    3780

    浏览量

    131871
  • PCIe
    +关注

    关注

    16

    文章

    1365

    浏览量

    85778
  • 扩频时钟
    +关注

    关注

    0

    文章

    10

    浏览量

    10756
  • ssc
    ssc
    +关注

    关注

    0

    文章

    25

    浏览量

    11561
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    实现SSC-EARSM湍流模型的关键技术

    与简化基线显式代数雷诺应力模型(S-BSL-EARSM)相比,分离敏感型修正显式代数雷诺应力模型(SSC-EARSM)旨在更好地预测分离流动。
    的头像 发表于 08-13 15:08 ?110次阅读
    实现<b class='flag-5'>SSC</b>-EARSM湍流模型的关键技术

    TLE9879 SSC模块与传感器进行三线SPI通信问题求解

    我咨询一下,我在用TLE9879芯片SSC模块与MT6501传感器进行SPI通信时,我现在遇到了一个问题: 在发出读取指令和寄存器地址后,MTSR发常高进行读取传感器数据,在读取时语句如下: 数据
    发表于 07-15 07:42

    Texas Instruments LMK3H0102无基准时钟发生器数据手册

    Texas Instruments LMK3H0102无基准时钟发生器是符合PCIe Gen 1至Gen 6标准的双路输出无基准时钟发生器,支持扩频时钟 (
    的头像 发表于 07-08 11:12 ?249次阅读
    Texas Instruments LMK3H0102无基准<b class='flag-5'>时钟</b>发生器数据手册

    使用SSCTrack函数解调串行数据扩频时钟信号

    器件和系统时钟通常以固定频率运行,这可能会导致在时钟频率处产生电磁干扰,进而引发串扰并耦合至邻近信号路径。
    的头像 发表于 05-22 09:32 ?470次阅读
    使用SSCTrack函数解调串行数据<b class='flag-5'>扩频</b><b class='flag-5'>时钟</b>信号

    频率扩频设计的关键参数

    在电源管理系统的设计中,频率扩频技术(Frequency SpreadSpectrum, FSS)是优化电磁兼容性(EMI)的关键手段。通过在开关频率中引入可控的抖动,FSS调制电源变换器的开关频率
    的头像 发表于 04-16 13:55 ?402次阅读

    DS1080L扩频晶振倍频器技术手册

    DS1080L是低抖动、基于晶振的时钟发生器,内部集成锁相环(PLL),用于产生16MHz至134MHz的扩频时钟输出。该器件的时钟倍频速率和抖动幅度可通过引脚设置。DS1080L提供
    的头像 发表于 04-15 09:59 ?434次阅读
    DS1080L<b class='flag-5'>扩频</b>晶振倍频器技术手册

    AD9577带双路PLL、扩频和余量微调功能的时钟发生器技术手册

    的网络性能。PLL具有I^2^C 可编程输出频率和格式。小数N分频PLL可支持扩频时钟功能,降低EMI辐射的峰值功率。两个PLL均可支持频率余量微调功能。
    的头像 发表于 04-10 15:29 ?384次阅读
    AD9577带双路PLL、<b class='flag-5'>扩频</b>和余量微调功能的<b class='flag-5'>时钟</b>发生器技术手册

    MAX31180扩频晶振倍频器技术手册

    MAX31180是低抖动、基于晶体的时钟发生器,内部集成锁相环(PLL),产生16MHz至134MHz的扩频时钟输出。器件通过引脚设置时钟的倍率和抖动幅度。MAX31180提供
    的头像 发表于 04-10 14:09 ?354次阅读
    MAX31180<b class='flag-5'>扩频</b>晶振倍频器技术手册

    扩频时钟技术分享:SSC技术是什么、SSC对测试高速总线信号的影响

    扩频时钟,全称Spread Spectrum Clocking。当前PCIE、SATA、SAS、USB3.0等几乎所有的高速芯片都支持SSC的功能。我们在日常的测试中也会经常接触到SSC
    的头像 发表于 01-06 11:38 ?5680次阅读
    <b class='flag-5'>扩频</b><b class='flag-5'>时钟</b>技术分享:<b class='flag-5'>SSC</b>技术是什么、<b class='flag-5'>SSC</b>对测试高速总线信号的影响

    CDCM61004时钟Buffer是否支持SSC功能?

    CDCM61004 时钟Buffer是否支持SSC功能
    发表于 11-08 16:09

    无线扩频系统由什么组成

    无线扩频系统是一种利用扩频技术来提高信号传输的抗干扰能力和安全性的通信系统。扩频通信技术通过将传输信号的带宽扩展到远大于原始信号带宽,从而在接收端通过相关处理恢复原始信号。这种技术在军事、无线局域网
    的头像 发表于 10-15 16:33 ?827次阅读

    CDCS502带可选SSC的晶体振荡器/时钟发生器数据表

    电子发烧友网站提供《CDCS502带可选SSC的晶体振荡器/时钟发生器数据表.pdf》资料免费下载
    发表于 08-22 11:30 ?0次下载
    CDCS502带可选<b class='flag-5'>SSC</b>的晶体振荡器/<b class='flag-5'>时钟</b>发生器数据表

    CDCS501 SSC时钟发生器/缓冲器数据表

    电子发烧友网站提供《CDCS501 SSC时钟发生器/缓冲器数据表.pdf》资料免费下载
    发表于 08-22 10:05 ?0次下载
    CDCS501 <b class='flag-5'>SSC</b><b class='flag-5'>时钟</b>发生器/缓冲器数据表

    CDCS503带可选SSC时钟缓冲器/时钟乘法器数据表

    电子发烧友网站提供《CDCS503带可选SSC时钟缓冲器/时钟乘法器数据表.pdf》资料免费下载
    发表于 08-22 09:18 ?0次下载
    CDCS503带可选<b class='flag-5'>SSC</b>的<b class='flag-5'>时钟</b>缓冲器/<b class='flag-5'>时钟</b>乘法器数据表

    CDCE(L)949:支持SSC以降低EMI的灵活低功耗LVCMOS时钟发生器数据表

    电子发烧友网站提供《CDCE(L)949:支持SSC以降低EMI的灵活低功耗LVCMOS时钟发生器数据表.pdf》资料免费下载
    发表于 08-20 11:01 ?0次下载
    CDCE(L)949:支持<b class='flag-5'>SSC</b>以降低EMI的灵活低功耗LVCMOS<b class='flag-5'>时钟</b>发生器数据表