0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

5nm及更先进节点上FinFET的未来

半导体芯科技SiSC ? 来源:半导体芯科技SiSC ? 作者:半导体芯科技SiS ? 2022-05-05 16:00 ? 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

虽然栅极间距(GP)和鳍片间距(FP)的微缩持续为FinFET平台带来更高的性能和更低的功耗,但在5nm及更先进节点上,兼顾寄生电容电阻的控制和实现更高的晶体管性能变得更具挑战。

泛林集团在与比利时微电子研究中心 (imec)的合作中,使用了SEMulator3D?虚拟制造技术来探索端到端的解决方案,运用电路模拟更好地了解工艺变化的影响。我们首次开发了一种将SEMulator3D与BSIM紧凑型模型相耦合的方法,以评估工艺变化对电路性能的影响。

这项研究的目的是优化先进节点FinFET设计的源漏尺寸和侧墙厚度,以提高速度和降低功耗。为此,我们比较了具有三种不同外延 (epi)生长形状和源漏Si刻蚀深度的FinFET反向器结构(图1),研究低介电常数材料侧墙厚度变化的影响,并确定了实现最佳性能的FinFET侧墙厚度和源漏外延形状组合。

poYBAGJzg7mAP7CvAAKLDcxnBrQ081.png

图1.三种结构的关键工艺步骤比较

图2对本研究方法进行了图解。我们在建模中使用三种软件:SEMulator3D、BSIM紧凑型建模和Spectre?电路模拟。首先将一个GDS输入文件导入SEMulator3D,以便进行工艺模拟和RC网表提取。然后从SEMulator3D中提取各种数据,包括几何和寄生数据,以创建带说明的RC网表。该网表随后与BSIM紧凑型前段制程 (FEOL)器件模型相耦合,并被输入到Spectre电路模拟模型。该Spectre模型随后用于模拟正在评估的三种不同反向器的速度和功耗。

pYYBAGJzgzCAQtFcAAHnDE6R1zE395.png

图2.本研究方法的流程图

图3显示了三种结构(在不同的漏极间电压和侧墙厚度下)的功耗与频率的函数关系。我们注意到在不同漏极间电压下,所有外延形状几何都呈类似的功耗-速度趋势:侧墙厚度增加导致功耗降低。每个外延尺寸都有一个可产生最大速度和最佳Reff×Ceff值(有效电阻值x有效电容值)的最佳侧墙厚度。在各种侧墙厚度下,有一个特定的外延形状也提供了最高的整体性能。我们还研究了NMOS和PMOS结构最佳侧墙厚度下三种结构的源漏接入电阻(S/D-R)和栅极到源漏(GT-S/D)的电容,以便更好地了解图3中报告的结果。

pYYBAGJzg9WAfwt_AAKzT52yPBQ720.png

图3.三个反向器在漏极电压为0.5V到1V时的功耗-速度比较(a)和放大后的漏极电压等于0.7V时的功耗-速度比较(b)

这种建模方法为FinFET工艺变化对5nm以下器件和电路性能的影响提供了有价值的指导。我们通过RC网表提取将SEMulator3D与BSIM紧凑型建模和Spectre电路模拟相耦合,成功评估和比较了三种不同反向器几何(使用不同侧墙厚度)工艺流程变化的效果,以实现最佳晶体管性能,还探讨了漏极间电压和低介电常数材料侧墙变化对速度和功耗性能的影响。

近期会议

2022年5月24日,由ACT雅时国际商讯主办,《半导体芯科技》&CHIP China晶芯研讨会将在苏州·金鸡湖国际会议中心隆重举行!届时业内专家将齐聚苏州,与您共探半导体制造业,如何促进先进制造与封装技术的协同发展。大会现已启动预约登记,报名链接http://w.lwc.cn/s/ZFRfA3

关于我们

《半导体芯科技》(Silicon Semiconductor China, SiSC)是面向中国半导体行业的专业媒体,已获得全球知名杂志《Silicon Semiconductor》的独家授权;本刊针对中国半导体市场特点遴选相关优秀文章翻译,并汇集编辑征稿、国内外半导体行业新闻、深度分析和权威评论、产品聚焦等多方面内容。由雅时国际商讯(ACT International)以简体中文出版、双月刊发行一年6期。每期纸质书12,235册,电子书发行15,749,内容覆盖半导体制造工艺技术、封装、设备、材料、测试、MEMSIC设计、制造等。每年主办线上/线下 CHIP China晶芯研讨会,搭建业界技术的有效交流平台。

审核编辑:汤梓红

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 晶体管
    +关注

    关注

    77

    文章

    10043

    浏览量

    142571
  • FinFET
    +关注

    关注

    12

    文章

    258

    浏览量

    91369
  • 泛林集团
    +关注

    关注

    0

    文章

    61

    浏览量

    12091
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    从Ascend 910D看芯粒创新,半导体行业将迎重大变局

    电子发烧友网报道(文/黄山明) 随着芯片制程工艺向先进节点推进,如从7nm迈向5nm,再到3nm
    的头像 发表于 08-06 08:22 ?6503次阅读

    芯动科技独家推出28nm/22nm LPDDR5/4 IP

    面对近来全球大厂陆续停产LPDDR4/4X以及DDR4内存颗粒所带来的巨大供应短缺,芯动科技凭借行业首屈一指的内存接口开发能力,服务客户痛点,率先在全球多个主流28nm和22nm工艺节点
    的头像 发表于 07-08 14:41 ?583次阅读

    今日看点丨蔚来自研全球首颗车规5nm芯片!;沃尔沃中国区启动裁员计划

    1. 蔚来自研全球首颗车规5nm 芯片!将对全行业开放 ? 据了解,李斌在直播中介绍了蔚来自研神玑NX9031芯片,他表示:“这是全球首颗车规5nm的智驾芯片,这个应该说是量产非常不容易的,要能支持
    发表于 07-08 10:50 ?1678次阅读

    ASML官宣:先进的Hyper NA光刻机开发已经启动

    电子发烧友网综合报道,日前,ASML 技术高级副总裁 Jos Benschop 表示,ASML 已携手光学组件独家合作伙伴蔡司,启动了 5nm 分辨率的 Hyper NA 光刻机开发。这一举措标志着
    发表于 06-29 06:39 ?1398次阅读

    体硅FinFET和SOI FinFET的差异

    在半导体制造领域,晶体管结构的选择如同建筑中的地基设计,直接决定了芯片的性能上限与能效边界。当制程节点推进到22nm以下时,传统平面晶体管已无法满足需求,鳍式场效应晶体管(FinFET) 以其
    的头像 发表于 06-25 16:49 ?894次阅读
    体硅<b class='flag-5'>FinFET</b>和SOI <b class='flag-5'>FinFET</b>的差异

    台积电先进制程涨价,最高或达30%!

    %,最高可能提高30%。 ? 今年1月初台积电也传出过涨价消息,将针对3nm5nm先进制程技术进行价格调整,涨幅预计在3%到8%之间,特别是AI相关高性能计算产品的订单涨幅可能达到8%到10%。此外,台积电还计划对CoWoS
    发表于 05-22 01:09 ?1082次阅读

    广明源172nm晶圆光清洗方案概述

    在半导体制造中,清洗工艺贯穿于光刻、刻蚀、沉积等关键流程,并在单晶硅片制备阶段发挥着重要作用。随着技术的发展,芯片制程已推进至28nm、14nm乃至先进
    的头像 发表于 04-24 14:27 ?413次阅读

    Cadence UCIe IP在Samsung Foundry的5nm汽车工艺实现流片成功

    我们很高兴能在此宣布,Cadence 基于 UCIe 标准封装 IP 已在 Samsung Foundry 的 5nm 汽车工艺实现首次流片成功。这一里程碑彰显了我们持续提供高性能车规级 IP 解决方案?的承诺,可满足新一代汽车电子和高性能计算应用的严格要求。
    的头像 发表于 04-16 10:17 ?376次阅读
    Cadence UCIe IP在Samsung Foundry的<b class='flag-5'>5nm</b>汽车工艺<b class='flag-5'>上</b>实现流片成功

    FinFet Process Flow—哑栅极的形成

    FinFET的栅极宽度,这对于控制电流流动至关重要。在22nm及以下技术节点中,由于鳍片尺寸非常小,通常通过SADP(Self-Aligned Double Patterning)或SAQP
    的头像 发表于 01-14 13:55 ?1007次阅读
    <b class='flag-5'>FinFet</b> Process Flow—哑栅极的形成

    消息称台积电3nm5nm和CoWoS工艺涨价,即日起效!

    )计划从2025年1月起对3nm5nm先进制程和CoWoS封装工艺进行价格调整。 先进制程2025年喊涨,最高涨幅20% 其中,对3nm
    的头像 发表于 01-03 10:35 ?734次阅读

    台积电产能爆棚:3nm5nm工艺供不应求

    台积电近期成为了高性能芯片代工领域的明星企业,其产能被各大科技巨头疯抢。据最新消息,台积电的3nm5nm工艺产能利用率均达到了极高水平,其中3nm将达到100%,而5nm更是突破了1
    的头像 发表于 11-14 14:20 ?1039次阅读

    AI芯片驱动台积电Q3财报亮眼!3nm5nm营收飙涨,毛利率高达57.8%

    10月17日,台积电召开第三季度法说会,受惠 AI 需求持续强劲下,台积电Q3营收达到235亿美元,同比增长36%,主要驱动力是3nm5nm需求强劲;Q3毛利率高达57.8%,同比增长3.5%。
    的头像 发表于 10-18 10:36 ?6934次阅读
    AI芯片驱动台积电Q3财报亮眼!3<b class='flag-5'>nm</b>和<b class='flag-5'>5nm</b>营收飙涨,毛利率高达57.8%

    消息称AMD将成为台积电美国厂5nm第二大客户

    据业界最新消息,AMD即将成为台积电位于美国亚利桑那州菲尼克斯附近的Fab 21工厂的第二大知名客户,该工厂已经开始试产包括N5、N5P、N4、N4P及N4X在内的一系列5nm节点制程
    的头像 发表于 10-08 15:37 ?623次阅读

    今日看点丨台积电美国厂试产5nm,AMD成第二大客户; 消息称苹果正逐渐远离产品“一年一”模式

    。 ? 位于亚利桑那州菲尼克斯附近的台积电Fab 21已开始试产其5nm节点,该工艺节点系列包括N4/N4P/N4X和N5/N5P/N
    发表于 10-08 11:10 ?1021次阅读

    台积电3nm/5nm工艺前三季度营收破万亿新台币

    据台媒DigiTimes最新报告,台积电在2024年前三季度的业绩表现强劲,仅凭其先进的3nm5nm制程技术,便实现了营收突破1万亿新台币(折合人民币约2237亿元)的壮举,这一成绩远超行业此前的预期。
    的头像 发表于 08-28 15:55 ?868次阅读