0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

自学PCB差分走线的阻抗控制技术(下篇)

MCU开发加油站 ? 来源:未知 ? 作者:易水寒 ? 2017-12-22 13:57 ? 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

方法一:真差分测试法如图6所示:阶跃信号A和阶跃信号B是一对方向相反、幅度相等且同时发出的差分阶跃信号。

我们不但在差分TDR设备上看到差分的阶跃信号,而且当我们使用一台实时示波器来观测这对阶跃信号时可以证实这是真正的差分信号。

自学PCB差分走线的阻抗控制技术(下篇)

自学PCB差分走线的阻抗控制技术(下篇)

由于注入DUT(被测设备)中的TDR阶跃脉冲是差分信号,因此TDR设备可以直接测出差分走线的特征阻抗。使用差分阶跃信号进行真差分TDR测试,给使用者带来的最大好处就是可以实现虚拟接地,如图7所示。

由于差分走线和差分信号是平衡的,差分信号的中心电压点和地平面是等电势的,因此在使用差分阶跃信号进行差分TDR测试时,只要保证通道A和通道B共地,是不需要与DUT之间接地的。

方法二:“Super-Position”法(伪差分)如图8所示,阶跃信号A和阶跃信号B不是同时打出的,且方向不是相反的,因此注入到DUT中的阶跃信号完全不是差分信号。

在这种“伪差分TDR”设备自身的屏幕上,往往会经过人为的软件调整,令我们看到的阶跃信号同时发出且方向相反的。

自学PCB差分走线的阻抗控制技术(下篇)

但是如果我们用一台实时示波器来观测这两个阶跃脉冲,我们可以看到如图9所示的波形,我们可以看出两个阶跃脉冲之间的真实时序关系,存在着2us的时间差。也就是说这两个阶跃信号不是差分信号。

这样的TDR阶跃脉冲称为伪差分信号,因为它并没有真正实现一个高速差分信号的传输过程,即幅度相等,方向相反。因此这种方法不能直接测出DUT的差分阻抗,只能使用软件计算的方法对差分阻抗测试进行模拟计算。

在TDR设备上得到经过计算后得到的2个幅度相等,极性相反阶跃脉冲。这种差分TDR测试带来的局限性是:差分信号之间同时的相互作用无法真实地获得;无法实现虚拟接地,在进行差分TDR测试时通道A和通道B的探头都必须有各自独立的接地点。但是在PCB板内部的真实差分走线附近往往找不到接地点,导致无法在PCB板子内部对真实的差分走线进行测量。

为了解决“伪差分”TDR设备难以实现对PCB板内部真实走线进行差分TDR测量的问题,一般的PCB生产商都会在PCB板的周围做上带有接地点的差分走线测试条,称之为“Coupon”,图10就是一个典型的PCB板,上方是测试用的“Coupon”,下方是板子内部的真实走线。为了方便探头连接,测试点的间距一般做的很大,高达100mil(即2.54mm),已经大大超过了差分走线的间距。同时还在测试点的旁边会放置接地点,间距同样是100mil。

五、“Coupon”测试的局限性与差异

从图10我们可以看到测试“coupon”和板内真实走线之间的差别:

1 、虽然走线间距、走线宽度是一致的, 但是“coupon”测试点的间距固定为100mil(即最初的双列直插式IC的引脚间距),而板内真实走线的末端(即芯片的引脚)间距是不同的,随着QFP、PLCC、BGA封装的出现,芯片的引脚间距都远小于双列直插式IC封装(即“coupon”测试点的间距)间距。

2、“coupon”走线是理想的直线,而板内真实走线往往是弯曲的、多样的。PCB设计人员和生产人员很容易将“coupon”的走线理想化,但是PCB板上的真实走线则会因为各种各样的因素导致走线不规则化。

3、“coupon”和板内真实走线在整个PCB板上的位置不同。“coupon”都位于PCB板边沿,在PCB板出厂时往往会被生产商去掉。而板内真实走线的位置则是多样的,有的在靠近板子的边沿,有的位于板子的中央。

由于上述几个差异的存在,导致“coupon”的特征阻抗往往与板内真实走线阻抗存在如下的几个差异:

第一,“coupon”测试点间距“coupon”走线的间距不同,会导致测试点与走线之间带来阻抗不连续。而PCB板内的真实差分走线末端(即芯片的引脚)间距往往是与走线间距相等或者非常相近的。由此会带来阻抗测试结果的不同。

第二,弯曲的走线与理想的走线所反映出来的阻抗变化是不一致的。在走线弯曲转折的地方特征阻抗往往是不连续的,而“coupon”的理想化走线则不能反映由于走线弯曲所带来的阻抗不连续现象。

第三,“coupon”与真实的走线在PCB板上的位置不同。目前的PCB板都采用多层走线的设计,在生产时需要经过压制。当PCB板压制时,板子不同的位置所受到的压力不可能做到一致,这样制成的PCB板在不同的位置上介电常数往往不相同,特征阻抗也当然不同。可见仅仅对PCB板的“coupon”进行TDR测试是不能完全反映PCB板内真实走线的真实特征阻抗的。无论是PCB板的生产商还是高速电路设计者、制造者都希望能对PCB板内的真实高速差分走线直接进行TDR测试,获得最准确的特征阻抗信息。阻碍真实测试的主要原因有以下两个:

难以找到差分TDR探头的接地点,高速PCB设计人员不会在设计高速差分走线时在走线的末端(即芯片引脚)附近放置固定间距的接地点;差分走线的末端(即芯片的引脚)间距是多变的,必需要一个间距可调的差分探头来实现探测

六、真差分TDR测试的优势

我们之前讨论差分TDR测试方法时,我们了解到如果TDR设备发出的阶跃信号是差分信号,就可以实现虚拟接地,即差分TDR探头无需与被测试的PCB板接地。只要测试者手中有一个间距可调的差分TDR探头即可完成测试。

图11是一个带宽高达18GHz的差分TDR探头在进行差分TDR测试时的情况。它的探针间距可以在0.5mm~4.5mm之间连续可调,即使在测试一个比圆珠笔尖还要微小的测试点时仍然可以非常从容地以单手完成操作。

由于探头的带宽高达18GHz,因此可以获得很高的测试分辨率,图12是对一块“coupon”的差分走线进行测试时获得的结果。红色波形是对“coupon”最初的测试结果,随后在走线上贴上了一个很小的胶条(红色圆圈所示部位)然后再进行测试,获得了如白色波形的测试结果。可见由于贴上小胶条所带来的微小阻抗不连续也能够通过高带宽差分TDR探头清晰地反映出来。

真差分的TDR设备配合高带宽差分探头进行PCB差分特征阻抗测试时,无需在PCB板内苦苦的寻找接地点,只要探针调整到合适的间距,即可轻松的对PCB板内的真实差分走线进行探测。

七、 本文小结:

使用一台真差分的TDR设备,利用差分信号可以实现虚拟接地的便利,配合间距可调的差分TDR探头可以轻松实现对PCB板内真实差分走线的特征阻抗测量。令高速PCB设计人员和PCB制造者在进行PCB测试时获得极高的测试效率和准确的测试结果。


声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4372

    文章

    23557

    浏览量

    412068

原文标题:PCB差分走线的阻抗控制技术(二)

文章出处:【微信号:mcugeek,微信公众号:MCU开发加油站】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    如何用TDR阻抗测量仪快速定位PCB传输线故障?

    TDR阻抗测量仪是一款基于时域反射原理(TDR)设计的高带宽特性阻抗测试分析专用仪器,它非常适用于快速定位PCB传输线故障。以下是使用TDR阻抗
    的头像 发表于 08-20 10:52 ?21次阅读
    如何用TDR<b class='flag-5'>阻抗</b>测量仪快速定位<b class='flag-5'>PCB</b>传输<b class='flag-5'>线</b>故障?

    别蒙我,PCB板上这几对高速走线怎么看我都觉得一样!

    设计工程师,你们觉得下面两对表层的高速走线,长度完全一样,性能会有区别吗? 没有过孔,就是表层的分走线,乍一看,还真没什么不一样,硬要说有哪里不同的话,那就只有
    发表于 06-09 14:34

    受控阻抗布线技术确保信号完整性

    核心要点受控阻抗布线通过匹配走线阻抗来防止信号失真,从而保持信号完整性。高速PCB设计中,元件与走线
    的头像 发表于 04-25 20:16 ?769次阅读
    受控<b class='flag-5'>阻抗</b>布线<b class='flag-5'>技术</b>确保信号完整性

    揭秘PCB阻抗控制:如何影响你的电子设备性能?

    ,作为影响信号传输质量的关键因素之一,是高质量电路板设计不可或缺的技术。 什么是PCB阻抗控制? PCB(Printed Circuit B
    的头像 发表于 04-18 09:07 ?432次阅读

    PCB制板厂加工问题很大啊,高速PCB传输线阻抗一直往上跑

    高速先生成员--黄刚 长通道的阻抗一直往上窜这个事情其实不是个别现象了,相信大多数做高速串行信号的朋友,尤其是做背板系统的朋友都深有体会,在超过例如10inch走线的时候,如果你们去测试加工出来的
    发表于 04-07 17:27

    PCB Layout中的三种走线策略

    是至关重要的。下面将针对实际布线中可能遇到的一些情况,分析其合理性,并给出一些比较优化的走线策略。主要从直角走线分走线,蛇形
    发表于 03-13 11:35

    揭秘PCB阻抗在高速信号传输中的重要性

    一站式PCBA智造厂家今天为大家讲讲PCB阻抗PCB设计和制造中的作用有哪些PCB阻抗PCB
    的头像 发表于 02-27 09:24 ?517次阅读

    LVDS连接器PCB设计与制造

    传输中的电磁干扰,提升信号完整性。 4、高速信号仿真 使用abg欧博DFM等专业软件对LVDS信号的表面微带分走线进行仿真,通过理论计算验证阻抗值的准确性。仿真可以帮助设计工程师提前发现潜
    发表于 02-18 18:18

    分信号线的选择与处理

    分信号线的选择与处理对于确保高速通信系统的稳定性和可靠性至关重要。以下是对分信号线选择与处理的介绍: 一、分信号
    的头像 发表于 12-25 18:05 ?1615次阅读

    请问做pcb时ADS1251的阻抗需要控制吗?

    请问做pcb时ADS1251的阻抗需要控制
    发表于 12-23 08:09

    TUSB8041的阻抗怎么计算?

    根据官网给的手册画好了pcb连线的时候,发现USB有些需要分信号线,但是官网数据手册上只是写了必须设计阻抗在90欧姆左右,并不是很了解怎么计算,希望大佬给点提示,线宽和
    发表于 12-16 06:05

    技术资讯 I 如何使用 Allegro X PCB Editor 优化RF布线和阻抗

    在射频印刷电路板(RFPCBs)中实现最佳功率传输,关键在于精心布线以满足特定阻抗要求的走线阻抗匹配至关重要,它确保走线具有相同的阻抗,以
    的头像 发表于 11-09 01:04 ?1593次阅读
    <b class='flag-5'>技术</b>资讯 I 如何使用 Allegro X <b class='flag-5'>PCB</b> Editor 优化RF布线和<b class='flag-5'>阻抗</b>

    阻抗匹配计算和分走线设置

    ad,cadense 阻抗匹配计算和分走线设置
    发表于 10-17 16:59 ?2次下载

    PCB电路板的阻抗工艺中控制要点

    阻抗控制的主要目的是为了保证电路板信号的稳定传输,提高信号传输质量。阻抗是电路板传输信号时的主要参数之一,其取值与电路板材料、线路结构、电信号频率等相关。 PCB电路板的
    的头像 发表于 09-23 14:37 ?953次阅读

    射频电路pcb设计需要注意事项

    与源和负载的阻抗相匹配,以减少反射和损耗。 传输线设计 :选择合适的传输线类型(如微带线、带状线)和尺寸,以满足
    的头像 发表于 09-07 10:02 ?1310次阅读