0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

Arm携手Cadence加速AI时代芯片开发

Arm社区 ? 来源:Arm社区 ? 2024-01-04 14:08 ? 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

随着人工智能 (AI) 的快速发展,使用经优化的芯片对于打造新一代应用至关重要。Arm 凭借其 CPUGPU 和相关技术,以及诸如 Arm Neoverse 计算子系统 (CSS)[1] 等开创性解决方案,为芯片的优化创新奠定了基础。

CSS 是经过验证和性能优化的子系统,可令构建模块无缝集成到系统级芯片 (SoC) 上,旨在降低风险,减少非经常性工程 (NRE) 成本并加快产品上市进程。Arm Neoverse CSS 为合作伙伴提供采用这些构建模块所需的灵活性,使合作伙伴能够针对前沿的工艺节点进行定制,并为新的 AI 应用提供定制加速。鉴于 CSS 日益增加的复杂性,并且构建具有竞争力的 CSS 需要一定的专业知识水平,软件成为每个环节交付(从驱动程序到应用层)的关键组件,并搭配用于优化性能和功耗的合作伙伴专用的工作负载。

此过程中会采用 Arm Neoverse 平台 IP,并利用先进的代工工艺对 IP 进行精炼,从而提高性能、能效并优化面积。这一举措是 Arm 全面设计 (Arm Total Design) 生态项目中不可或缺的部分,该生态项目旨在顺利、快速地交付定制 SoC,这也是 AI 时代的关键环节。

合作使得加速

然而,要兑现变革性 AI 应用的承诺,不能只靠单打独斗。我们长期的主要 EDA 合作伙伴 Cadence 一直在帮助业界克服设计和实施方面的高阶挑战。Cadence 作为独家的 EDA 合作伙伴加入 Arm 全面设计,以加速开发基于 Neoverse CSS 的定制 SoC。基于这项合作,Arm 和 Cadence 的客户可访问 Cadence 的全流程系统级设计验证和实现解决方案来加速 SoC 设计流程。

Cadence 全流程数字设计、验证和设计 IP 解决方案经过验证,可支持 Neoverse CSS,该解决方案中的产品涵盖 Cadence Joint Enterprise Data and AI (JedAI) 平台[2],以及基于生成式 AI 的解决方案,其中包括 Cadence Cerebrus Intelligent Chip Explorer[3] 和 Verisium AI-Driven Verification Platform[4]。此外,双方共同客户还可以一站式访问 Cadence Design Services[5],从基于 Arm 平台的系统概念设计到流片,实现芯片流片一次成功。

为什么选择现在?部分原因是我前面提到的技术复杂性日益增加。另外,据 Omdia Research 指出,在 AI 时代,数据中心的 85% CPU 周期和计算周期实际上将用于驱动推理,而推理的规模化运行能力仍处于起步阶段。我们希望能够在云数据中心和边缘设备中运行推理,甚至是在如今大家随身携带的移动设备中进行这项工作。

Arm 一直致力于为定制芯片开辟更广泛的生态系统,从而构建不仅可满足专用工作负载需求,还能解决数据中心功耗预算问题的硬件。事实上,只有高效利用电力,才能扩大计算规模,而 Neoverse CSS 正是为了实现这一目标而创建。

我们在许多方面与 Cadence 进行合作,目前主要集中在以下三大领域:

Arm SystemReady 芯片投产前验证

Neoverse 上的 EDA 工作负载

未来技术

每个领域的基本目标都是简化创新者的工作和提高其效率,从而在市场中引入新的创新。

SystemReady[6] 是一组可使合作伙伴快速、轻松地在其硬件上直接运行现有软件的规范。Arm 与 Cadence 合作开发芯片投产前验证工具,以确保芯片从一开始就符合 SystemReady 标准,从而确保客户在开发产品时,这些产品能在一开始就得以正常工作。

与传统架构相比,在基于 Neoverse 平台的 AWS Graviton2 实例上运行 Cadence EDA 工具时,总体拥有成本 (TCO) 最多可降低 40%。

Cadence 已经移植了 Xcelium、Liberate、Spectre 和 JasperGold,且结果令人惊叹[7]。相比于在 AWS Graviton2 上运行时的性能和成本,在 Graviton3 上运行时,Xcelium 的性能提高 22%,成本降低 12%;Liberate 的性能提升 33%,成本降低 21%;Spectre 的性能提升 35%,成本降低 22%;JasperGold 的性能提升 30%,成本降低 18%。

事实上,Arm 已经在内部使用这些工具来验证新一代 Neoverse IP 核心。由此可见,这是一个良性循环。

Arm 很高兴能继续与 Cadence 合作研发未来的技术。我们在 Cadence Cerebrus AI 产品方面的合作就是一个很好的例证,该产品可帮助工程师轻松优化功耗、性能和面积。

押注芯片

鉴于利用诸如 2nm 的先进工艺开发芯片时,每个项目的成本可能高达五至七亿美元,其中包括项目开发中的芯片成本和软件成本,这突显了 Arm 和 Cadence 的独特合作伙伴关系的重要性。对于当今的许多云服务运营商和 OEM 厂商而言,押注芯片是一项重大决定。这段合作关系确保我们将共同竭尽全力实现回报最大化。

AI 时代需要更快速、安全地实现定制芯片,而实现 SoC 通常有三种方法:

通过第三方 IP 集成

全定制芯片

计算子系统

前两种方法的开发工作量大、成本高、周转时间长(这在瞬息万变的市场中是无法承受的),而且风险相当大。计算子系统则为创新者提供了一种成本合理、工作量适当、周转时间短且风险低的快速方法。

Arm 和 Cadence 的合作关系则能够保障这样的设计环境与预期成果得以实现。







审核编辑:刘清

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • soc
    soc
    +关注

    关注

    38

    文章

    4421

    浏览量

    223707
  • 人工智能
    +关注

    关注

    1810

    文章

    49238

    浏览量

    251738
  • CSS
    CSS
    +关注

    关注

    0

    文章

    110

    浏览量

    14950
  • AI芯片
    +关注

    关注

    17

    文章

    1994

    浏览量

    36067

原文标题:Arm 携手 Cadence 加速 AI 时代芯片开发

文章出处:【微信号:Arm社区,微信公众号:Arm社区】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    Cadence推出Cerebrus AI Studio

    为了满足高复杂度半导体芯片设计中面临的时间节点紧迫、设计目标极具挑战性以及设计专家短缺等诸多挑战,Cadence 推出 Cadence Cerebrus AI Studio。这是业界首
    的头像 发表于 07-07 16:12 ?463次阅读

    新思科技携手微软借助AI技术加速芯片设计

    近日,微软Build大会在西雅图盛大开幕,聚焦AI加速各行业(包括芯片设计行业)科学突破方面的变革潜力。作为Microsoft Discovery平台发布的启动合作伙伴,新思科技亮相本次大会,并
    的头像 发表于 06-27 10:23 ?530次阅读

    华为携手产业伙伴共赢移动AI时代未来

    在5月17日举办的世界电信和信息社会日大会上,华为公司副总裁、无线网络产品线总裁曹明发表了题为“加速5G-A产业发展,共赢移动AI时代未来”的演讲。曹明表示:“移动AI
    的头像 发表于 05-19 11:35 ?483次阅读

    首创开源架构,天玑AI开发套件让端侧AI模型接入得心应手

    正式提出“智能体化用户体验”方向,并启动“天玑智能体化体验领航计划”。更值得注意的是,其三大AI工具链的发布——天玑开发工具集、AI开发套件2.0,以及升级的天玑星速引擎与旗舰
    发表于 04-13 19:52

    硅基觉醒已至前夜,联发科携手生态加速智能体化用户体验时代到来

    、Dimensity Profiler 和Neuron Studio的协同开发优化,AI游戏体验普及也将很快到来。 最强AI芯片天玑9400+亮相, 智慧再进化 在
    发表于 04-13 19:51

    AI驱动半导体与系统设计 Cadence开启设计智能化新时代

    近日,楷登电子(Cadence)亚太区资深技术总监张永专先生受邀于上海参加了 SEMICON CHINA 2025,并发表了题为《AI 驱动半导体与系统设计》的演讲。他从 EDA 企业视角出发,深入
    的头像 发表于 03-31 18:26 ?1009次阅读
    <b class='flag-5'>AI</b>驱动半导体与系统设计 <b class='flag-5'>Cadence</b>开启设计智能化新<b class='flag-5'>时代</b>

    Cadence 利用 NVIDIA Grace Blackwell 加速AI驱动的工程设计和科学应用

    提升高达 80 倍 ●?基于全新 NVIDIA Llama Nemotron 推理模型,携手开发面向工程设计和科学应用的全栈代理式 AI 解决方案 ●?率先采用面向 AI 工厂数字孪生
    的头像 发表于 03-24 10:14 ?864次阅读

    FPGA+AI王炸组合如何重塑未来世界:看看DeepSeek东方神秘力量如何预测......

    的发展,加速创新和降低成本。 总之,FPGA与AI的结合正在重塑芯片生态,推动技术融合、应用拓展和产业变革。未来,FPGA将在AI加速、边
    发表于 03-03 11:21

    当我问DeepSeek AI爆发时代的FPGA是否重要?答案是......

    AI时代,FPGA(现场可编程门阵列)具有极其重要的地位,主要体现在以下几个方面: 1.硬件加速与高效能 ? 并行处理能力:FPGA内部由大量可编程逻辑单元组成,能够实现高度并行的数据处理。这种
    发表于 02-19 13:55

    联发科采用AI驱动Cadence工具加速2nm芯片设计

    近日,全球知名的EDA(电子设计自动化)大厂Cadence宣布了一项重要合作成果:联发科(MediaTek)已选择采用其人工智能驱动的Cadence Virtuoso Studio和Spectre X Simulator工具,在英伟达(NVIDIA)的
    的头像 发表于 02-05 15:22 ?729次阅读

    Arm平台引领AI云计算革新

    我们正处于一个由人工智能 (AI) 定义的计算时代,其转型速度空前迅速。Arm 一直致力于通过工程创新和技术发展,以可持续且可扩展的方式加速 AI
    的头像 发表于 01-03 15:26 ?821次阅读

    Cadence如何应对AI芯片设计挑战

    生成式 AI 引领智能革命成为产业升级的核心动力并点燃了“百模大战”。多样化的大模型应用激增对高性能AI 芯片的需求,促使行业在摩尔定律放缓的背景下,加速推进 2.5D、3D 及 3.
    的头像 发表于 12-14 15:27 ?1411次阅读

    Cadence推出基于Arm的系统Chiplet

    近日,Cadence宣布其首款基于 Arm 的系统级小芯片(Chiplet)开发成功并流片,这是一项突破性成就。这项创新标志着芯片技术的关键
    的头像 发表于 11-28 15:35 ?785次阅读
    <b class='flag-5'>Cadence</b>推出基于<b class='flag-5'>Arm</b>的系统Chiplet

    Arm与ExecuTorch合作加速端侧生成式AI实现

    Arm 正在与 Meta 公司的 PyTorch 团队携手合作,共同推进新的 ExecuTorch 测试版 (Beta) 上线,旨在为全球数十亿边缘侧设备和数百万开发者提供人工智能 (AI
    的头像 发表于 11-15 11:30 ?883次阅读

    Arm推出GitHub平台AI工具,简化开发AI应用开发部署流程

    专为 GitHub Copilot 设计的 Arm 扩展程序,可加速从云到边缘侧基于 Arm 平台的开发Arm 原生运行器为部署云
    的头像 发表于 10-31 18:51 ?3427次阅读