0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

2nm芯片问世,可容纳500亿颗晶体管

lhl545545 ? 来源:半导体行业观察 数码密探 ? 作者:半导体行业观察 ? 2022-06-22 09:52 ? 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

今年五月份,IBM成功推出了2nm的测试芯片,可容纳500亿颗晶体管,IBM成功将500亿个晶圆体容纳在了指甲大小的芯片上,这标志着 IBM 在半导体设计和工艺方面实现了重大突破,对产业链企业都将有不小的帮助。

据了解,2nm芯片研制工艺在未来的制造工程中极有可能会发挥关键性的作用,这项技术预计可使芯片的性能提升 45%,能耗降低 75%,极大的满足了半导体行业不断增长的需求。

IBM已经率先完成了2纳米技术的突破,2nm的实现可能性很大。2nm芯片还可以通过为处理器注入内核级创新来提升人工智能云计算等前沿工作负载的功能,2nm技术上突破应该也还有很长的一段路要走。

值得关注的是,基于 2nm 的芯片即将在2025 年实现量产。
本文综合整理自半导体行业观察 数码密探 网易

审核编辑:彭静
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    460

    文章

    52736

    浏览量

    444133
  • IBM
    IBM
    +关注

    关注

    3

    文章

    1831

    浏览量

    76020
  • 晶体管
    +关注

    关注

    77

    文章

    10043

    浏览量

    142594
  • 2nm
    2nm
    +关注

    关注

    1

    文章

    212

    浏览量

    4827
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    下一代高速芯片晶体管解制造问题解决了!

    晶体管的密度,同时减少了芯片的横向面积。 相比传统的FinFET和纳米片晶体管,叉片晶体管能够显著减少nFET和pFET之间的间距,从而在相同的芯片
    发表于 06-20 10:40

    台积电2nm良率超 90%!苹果等巨头抢单

    当行业还在热议3nm工艺量产进展时,台积电已经悄悄把2nm技术推到了关键门槛!据《经济日报》报道,台积电2nm芯片良品率已突破 90%,实现重大技术飞跃!
    的头像 发表于 06-04 15:20 ?472次阅读

    晶体管电路设计(下)

    晶体管,FET和IC,FET放大电路的工作原理,源极接地放大电路的设计,源极跟随器电路设计,FET低频功率放大器的设计与制作,栅极接地放大电路的设计,电流反馈型OP放大器的设计与制作,进晶体管
    发表于 04-14 17:24

    手机芯片进入2nm时代,首发不是苹果?

    电子发烧友网综合报道,2nm工艺制程的手机处理器已有多家手机处理器厂商密切规划中,无论是台积电还是三星都在积极布局,或将有数款芯片成为2nm工艺制程的首发产品。 ? 苹果A19 或A20 芯片
    发表于 03-14 00:14 ?1804次阅读

    台积电分享 2nm 工艺深入细节:功耗降低 35% 或性能提升15%!

    下),同时其晶体管密度是上一代3nm制程的1.15倍。这些显著优势主要得益于台积电的全栅极(Gate-All-Around, GAA)纳米片晶体管、N2 NanoFlex设计技术协同优
    的头像 发表于 12-16 09:57 ?1021次阅读
    台积电分享 <b class='flag-5'>2nm</b> 工艺深入细节:功耗降低 35% 或性能提升15%!

    IBM与Rapidus在多阈值电压GAA晶体管技术的新突破

    Rapidus 的 2nm 制程生产流程之中。 IBM 宣称,当制程推进到 2nm 阶段时,晶体管的结构会从长久以来所采用的 FinFET(鳍式场效应晶体管)转换为 GAAFET(全
    的头像 发表于 12-12 15:01 ?727次阅读

    如何测试晶体管的性能 常见晶体管品牌及其优势比较

    坏,引脚是否弯曲或断裂。 2. 极性测试 二极测试 :使用万用表的二极测试功能,检查晶体管的基极和发射极之间的正向和反向电压降。 3. 电流增益测试 直流电流增益 :测量
    的头像 发表于 12-03 09:52 ?1321次阅读

    晶体管与场效应的区别 晶体管的封装类型及其特点

    晶体管与场效应的区别 工作原理 : 晶体管晶体管(BJT)基于双极型晶体管的原理,即通过控制基极电流来控制集电极和发射极之间的电流。
    的头像 发表于 12-03 09:42 ?1161次阅读

    联发科携手台积电、新思科技迈向2nm芯片时代

    近日,联发科在AI相关领域的持续发力引起了业界的广泛关注。据悉,联发科正采用新思科技以AI驱动的电子设计自动化(EDA)流程,用于2nm制程上的先进芯片设计,这一举措标志着联发科正朝着2nm
    的头像 发表于 11-11 15:52 ?1690次阅读

    世芯电子成功流片2nm测试芯片

    近日,高性能ASIC设计服务领域的领先企业世芯电子(Alchip)宣布了一项重大技术突破——成功流片了一款2nm测试芯片。这一里程碑式的成就,使世芯电子成为首批成功采用革命性纳米片(或全能门GAA)晶体管架构的IC创新者之一。
    的头像 发表于 11-01 17:21 ?1521次阅读

    Rapidus计划2027年量产2nm芯片

    Rapidus,一家致力于半导体制造的先锋企业,正紧锣密鼓地推进其2027年量产2nm芯片的计划。然而,这一雄心勃勃的目标背后,是高达5万亿日元(约合336亿美元)的资金需求。
    的头像 发表于 10-14 16:11 ?745次阅读

    晶体管的输出特性是什么

    晶体管的输出特性是描述晶体管在输出端对外部负载的特性表现,这些特性直接关系到晶体管在各种电路中的应用效果和性能。晶体管的输出特性受到多种因素的影响,包括输入信号、电源电压、温度以及
    的头像 发表于 09-24 17:59 ?1863次阅读

    NMOS晶体管和PMOS晶体管的区别

    NMOS晶体管和PMOS晶体管是两种常见的金属氧化物半导体场效应晶体管(MOSFET)类型,它们在多个方面存在显著的差异。以下将从结构、工作原理、性能特点、应用场景等方面详细阐述NMOS晶体管
    的头像 发表于 09-13 14:10 ?8117次阅读

    CMOS晶体管和MOSFET晶体管的区别

    CMOS晶体管和MOSFET晶体管在电子领域中都扮演着重要角色,但它们在结构、工作原理和应用方面存在显著的区别。以下是对两者区别的详细阐述。
    的头像 发表于 09-13 14:09 ?4262次阅读

    消息称三星电子再获2nm订单

    三星电子在半导体代工领域再下一城,成功获得美国知名半导体企业安霸的青睐,承接其2nm制程的ADAS(高级驾驶辅助系统)芯片代工项目。
    的头像 发表于 09-12 16:26 ?824次阅读