0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

如何最大限度减小输出电容的数量和尺寸

analog_devices ? 来源:亚德诺半导体 ? 作者:亚德诺半导体 ? 2021-11-16 10:38 ? 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

电源输出电容一般是100 nF至100 μF的陶瓷电容,它们耗费资金,占用空间,而且,在遇到交付瓶颈的时候还会难以获得。所以,如何最大限度减小输出电容的数量和尺寸,这个问题反复被提及。

输出电容造成的影响

论及此问题,输出电容的两种影响至关重要:对输出电压纹波的影响,以及在负载瞬变后对输出电压的影响。

首先,我们来看一看输出电容这个词。这些电容一般安装在电源的输出端。但是,许多电力负载(电力消耗对象),例如FPGA,都需要使用一定数量的输入电容。图1显示的是一种典型的包含负载和FPGA的电源设计。如果在电路板上,电压生成电路和耗电电路之间的距离非常短,那么电源输出电容和负载输入电容之间的界限就会变得非常模糊。

5edc33d0-4394-11ec-b939-dac502259ad0.jpg

图1. LTC3311 开关稳压器,包含所连接的FPGA对应的输出电容和输入电容。

通常需要利用某种物理分隔方法来加以区分,而这会导致产生大量寄生电感(Llayout)。

电源输出端的电容形成决定了降压型(降压)开关稳压器的电压纹波。此时,经验法则适用:输出纹波电压等于电感纹波电流 X 输出电容的电阻

这个电阻ZCout由电容的大小和数量,以及等效串联电阻(ESR)和等效串联电感(ESL)组成。如果电源输出端只有一个电容,此公式高度适用。如果是更为复杂的情况(参见图1),其中包含多个并联电容,且因为布局(Llayout)的原因产生了串联电感,那么计算不会如此简单。

在这种情况下,非常适合使用LTspice这样的模拟工具。图2所示为针对图1提到的情况快速创建的电路图。可以将不同值(包括ESR和ESL)设置给单个电容。也可以考虑板布局(例如Llayout)可能产生的影响。然后,会仿真开关稳压器输出端和负载输入端的电压纹波。

图2. 使用LTspice评估系统电源输出端的不同电容。

输出电容也会影响负载瞬变后的输出电压失调。我们也可以使用LTspice仿真这一影响。此时,特别需要注意的是,在某些限制范围内,电源控制环路的控制速度和输出电容的电感是相互关联的。电源控制环路的速度如果更快,那么在负载瞬变之后,只需要更少数量的输出电容即可保持在特定的输出控制窗口之内。

最后但同样重要的一点是,vvv具有自适应电压定位(AVP)。AVP可以利用输入误差电压预算并减少输出电容器的数量,此外,设计人员还可以通过增加环路带宽来实现减少输出电容的数量。

AVP在低负载条件下稍微增大输出电压,在高负载条件下稍微降低输出电压。然后,如果发生负载瞬变,则更多动态输出电压偏差都发生在允许的输出电压范围内。

建议使用ADI公司的LTpowerCAD来找出哪些控制环路可以优化,以及可以减少多少个输出电容。图3所示为计算控制速度的屏幕截图。其中显示了在负载瞬变后计算得出的电压过冲。可以通过改变输出电容、调节开关稳压器控制环路的速度来进行优化。

确定正确的参数后,即可减少电源中输出电容的数量,如此可以节省资金和板空间,我们建议大家使用这个开发步骤。

责任编辑:haq

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 电源
    +关注

    关注

    185

    文章

    18429

    浏览量

    257412
  • 电容
    +关注

    关注

    100

    文章

    6293

    浏览量

    154966

原文标题:如何最大限度减小电源设计中输出电容的数量和尺寸?

文章出处:【微信号:analog_devices,微信公众号:analog_devices】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    LM3103系列 同步 1MHz 0.75A 降压稳压器数据手册

    LM3103 同步整流降压转换器 具有实现高效且经济高效的降压稳压器所需的所有功能。它能够以低至 0.6 V 的输出电压为负载提供 0.75 A 的电流。双 N 通道同步 MOSFET 开关允许低元件数量,从而降低复杂性并最大限度
    的头像 发表于 07-17 15:11 ?281次阅读
    LM3103系列 同步 1MHz 0.75A 降压稳压器数据手册

    LM3102系列 同步 1MHz 2.5A 降压稳压器数据手册

    LM3102 同步整流降压转换器具有实现高效且经济高效的降压稳压器所需的所有功能。该器件可为输出电压低至 0.8 V 的负载提供 2.5 A 的电流。双 N 通道同步 MOSFET 开关允许低元件数量,从而降低复杂性并最大限度
    的头像 发表于 07-17 14:22 ?254次阅读
    LM3102系列 同步 1MHz 2.5A 降压稳压器数据手册

    AN101-最大限度地减少线性稳压器输出中的开关稳压器残留

    电子发烧友网站提供《AN101-最大限度地减少线性稳压器输出中的开关稳压器残留.pdf》资料免费下载
    发表于 01-09 14:19 ?0次下载
    AN101-<b class='flag-5'>最大限度</b>地减少线性稳压器<b class='flag-5'>输出</b>中的开关稳压器残留

    请问如何减小LMX2595输出噪声?

    参考时钟为100Mhzt, 输出15.7GHz,输出波形和参数配置如下图,能否帮我们分析下如何减小输出噪声?谢谢!
    发表于 11-12 06:21

    TAS5630如何才能最大限度地减少电压失调,或者调节为0?

    在交流耦合输入的情况下,将 BTL 模式下的输出失调电压指定为高达 150mV。这对PBTL 模式是否同样适用?如何才能最大限度地减少电压失调,或者调节为 0?
    发表于 11-08 08:02

    最大限度地减少TRF7964A和TRF7970A省电模式下的电流消耗

    电子发烧友网站提供《最大限度地减少TRF7964A和TRF7970A省电模式下的电流消耗.pdf》资料免费下载
    发表于 10-26 10:57 ?0次下载
    <b class='flag-5'>最大限度</b>地减少TRF7964A和TRF7970A省电模式下的电流消耗

    最大限度地提高MSP430? FRAM的写入速度

    电子发烧友网站提供《最大限度地提高MSP430? FRAM的写入速度.pdf》资料免费下载
    发表于 10-18 10:09 ?1次下载
    <b class='flag-5'>最大限度</b>地提高MSP430? FRAM的写入速度

    最大限度地减少TPS53355和TPS53353系列器件的开关振铃

    电子发烧友网站提供《最大限度地减少TPS53355和TPS53353系列器件的开关振铃.pdf》资料免费下载
    发表于 10-15 11:17 ?0次下载
    <b class='flag-5'>最大限度</b>地减少TPS53355和TPS53353系列器件的开关振铃

    最大限度地提高GSPS ADC中的SFDR性能:杂散源和Mitigat方法

    电子发烧友网站提供《最大限度地提高GSPS ADC中的SFDR性能:杂散源和Mitigat方法.pdf》资料免费下载
    发表于 10-10 09:16 ?0次下载
    <b class='flag-5'>最大限度</b>地提高GSPS ADC中的SFDR性能:杂散源和Mitigat方法

    利用智能eFuses最大限度地缩短系统停机时间

    电子发烧友网站提供《利用智能eFuses最大限度地缩短系统停机时间.pdf》资料免费下载
    发表于 09-25 10:25 ?0次下载
    利用智能eFuses<b class='flag-5'>最大限度</b>地缩短系统停机时间

    最大限度地减少UCC287XX系列的待机消耗

    电子发烧友网站提供《最大限度地减少UCC287XX系列的待机消耗.pdf》资料免费下载
    发表于 09-25 09:35 ?0次下载
    <b class='flag-5'>最大限度</b>地减少UCC287XX系列的待机消耗

    如何在C2000设备中最大限度地利用GPIO

    电子发烧友网站提供《如何在C2000设备中最大限度地利用GPIO.pdf》资料免费下载
    发表于 09-19 13:40 ?2次下载
    如何在C2000设备中<b class='flag-5'>最大限度</b>地利用GPIO

    皮秒激光器优化碳化硅划刻

    在切割脆性 SiC 晶片时,必须减少或完全消除机械锯切的边缘崩裂现象。单晶切割还应将材料的机械变化降至最低。同时还应优先考虑最大限度减小切口宽度,以限制“空间”尺寸(即相邻电路之间的空白区域),从而
    的头像 发表于 09-11 16:27 ?1722次阅读
    皮秒激光器优化碳化硅划刻

    INA128如何减小输出偏置?

    最近在做锁相放大器,需要测量的最小电压1微伏交流信号,用INA128做前置放大10倍测量发现有0.1毫伏的输出偏置,后级放大造成很大误差,请大神指导如何减小输出偏置
    发表于 09-02 07:32

    通过优化补偿最大限度地减少导通时间抖动和纹波

    电子发烧友网站提供《通过优化补偿最大限度地减少导通时间抖动和纹波.pdf》资料免费下载
    发表于 08-26 11:34 ?0次下载
    通过优化补偿<b class='flag-5'>最大限度</b>地减少导通时间抖动和纹波