0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

关于SDRAM控制器的基础知识详解

FPGA之家 ? 来源:FPGA之家 ? 作者:FPGA之家 ? 2021-04-19 09:46 ? 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

FPGA视频图像处理系统中,经常需要使用到SDRAM作为视频图像缓存。SDRAM控制器可以分为上电初始化,自动刷新,读操作和写操作这四个部分,他们之间的转换可以通过状态机来控制。下面分别实现这几个部分。

1.SDRAM上电初始化

SDRAM上电初始化时序如下图所示。

c2878e84-9ff2-11eb-8b86-12bb97331649.jpg

由时序图可知初始化大概的过程为:上电后等待电源VDD和时钟信号稳定100μs(期间命令为空命令),同时在100μs内设置CKE(时钟使能)信号为高。随后对所有Bank发送预充电(PRECH ARGE)命令,发送两次自动刷新(REFRESH)命令,最后发送装载模式寄存器(LOAD MODE REGISTER)命令,并将设置寄存器的值传入地址总线A0~A11。

c295a2a8-9ff2-11eb-8b86-12bb97331649.png

上述过程的实现可以通过线性序列机来实现。即需要对初始化过程时间进行计数,当时间到达时就执行某个命令。下面是部分代码。

1.计时器

c2a5df56-9ff2-11eb-8b86-12bb97331649.png

2.命令执行时间设置

c2b13130-9ff2-11eb-8b86-12bb97331649.jpg

3.对应时间执行对应命令

c2cd462c-9ff2-11eb-8b86-12bb97331649.png

2.SDRAM自动刷新

同样给出自动刷新的时序图。

c3055f30-9ff2-11eb-8b86-12bb97331649.jpg

过程比较简单:首先对所有Bank预充电,然后发送两次自动刷新命令。

c3508924-9ff2-11eb-8b86-12bb97331649.png

同样可以使用线性序列机的方法来实现,这里就不重复了。但需要添加一个刷新状态标志。ref_opt_done=1表示刷新完成,ref_opt=1表示正在刷新。

c35c7dec-9ff2-11eb-8b86-12bb97331649.png

3.SDRAM写操作

c36e59e0-9ff2-11eb-8b86-12bb97331649.jpg

从时序图上看首先发出激活命令,并给出行地址Bank地址;随后发出写命令,并指定写入Bank,起始列地址和写入数据;最后进行预充电,关闭所有Bank。这里每次突发写入4个数据,即突发长度为4,突发长度可以在之前初始化的模式寄存器中设置。

c37f345e-9ff2-11eb-8b86-12bb97331649.png

同样使用序列机的实现方法,在写操作中也需要添加写操作完成状态标志,和过程状态标志。此外只有当写入突发长度数据的时候我们才使能数据线输入有效,其他时刻让数据线保持高阻态,所以要添加一个写数据状态标志Wr_data_valid=1时表示正在写数据。

c6ad4be8-9ff2-11eb-8b86-12bb97331649.png

4.SDRAM读操作

c6c199c2-9ff2-11eb-8b86-12bb97331649.jpg

与写操作类似,但是我们输入读命令的时候,数据并不是立刻输出,而是要经过一个CAS_Latency后输出。这个延时也可以通过模式寄存器的配置来调整。我们同样需要给出读操作完成、读操作过程,读出突发数据的有效区间。

c6f9adb2-9ff2-11eb-8b86-12bb97331649.png

c7088134-9ff2-11eb-8b86-12bb97331649.png

5.SDRAM控制器设计

首先SDRAM上电后进入空闲状态,初始化完成后进入刷新状态,然后根据输入命令进行转换,实际上状态机的控制对于刷新操作,读/写操作是有一个优先级的:刷新操作》写操作》读操作。即假设写命令和刷新命令同时到来时先执行刷新操作。下图为状态机的状态转移图。具体实现可参考完整代码。

c73766de-9ff2-11eb-8b86-12bb97331649.jpg

由于SDRAM需要固定时间间隔刷新一次,我们还得考虑一个刷新定时器,固定时间产生一个刷新请求。

c7617398-9ff2-11eb-8b86-12bb97331649.png

最后我们还需要考虑如果在读操作的时候,产生了刷新请求或写请求怎么办呢?写操作的时候,产生了刷新请求或读请求怎么办?或者在刷新操作时产生了读/写请求怎么办?

对于刷新请求的突然到来我们采取记住刷新标志,等待当前任务完成后进行刷新操作。

在刷新操作时读/写请求突然到来,我们也采取记住读/写标志,等待当前任务完成后进行读/写操作。

但是对于在读/写操作时外部读/写请求的到来,我们选择了忽略这次请求。部分代码如下。

c76b6e20-9ff2-11eb-8b86-12bb97331649.jpg

由于视频信号数据读入读出都是连续不断的,因此在某些时刻会导致读写的遗漏,但一般会在SDRAM读出写入前加上一个FIFO进行缓存控制数据的读写,当写FIFO中数据大于一次突发长度时,使能写信号;当读FIFO中数据小于突发长度时,使能读信号,就可以解决这个问题。
编辑:lyn

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • FPGA
    +关注

    关注

    1646

    文章

    22097

    浏览量

    620711
  • 计时器
    +关注

    关注

    1

    文章

    433

    浏览量

    33979
  • 代码
    +关注

    关注

    30

    文章

    4907

    浏览量

    71238
  • SDRAM控制器
    +关注

    关注

    0

    文章

    29

    浏览量

    8398

原文标题:SDRAM控制器设计

文章出处:【微信号:zhuyandz,微信公众号:FPGA之家】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    效果基础知识

    电子发烧友网站提供《效果基础知识.doc》资料免费下载
    发表于 03-26 14:30 ?4次下载

    SDRAM控制器的设计——Sdram_Control.v代码解析(异步FIFO读写模块、读写SDRAM过程)

    前言 SDRAM控制器里面包含5个主要的模块,分别是PLL模块,异步FIFO 写模块,异步FIFO读模块,SDRAM接口控制模块,SDRAM
    的头像 发表于 03-04 10:49 ?1652次阅读
    <b class='flag-5'>SDRAM</b><b class='flag-5'>控制器</b>的设计——<b class='flag-5'>Sdram</b>_Control.v代码解析(异步FIFO读写模块、读写<b class='flag-5'>SDRAM</b>过程)

    SDRAM控制器设计之异步FIFO的调用

    的原理,要读取 SDRAM 中的数据来处理时, FPGA 端的控制架构中一定要有相当于水塔功能的“读出数据缓冲”,在数据的处理上才会流畅。
    的头像 发表于 02-26 15:27 ?1378次阅读
    <b class='flag-5'>SDRAM</b><b class='flag-5'>控制器</b>设计之异步FIFO的调用

    SDRAM控制器设计之command.v代码解析

    command.v文件对应图中SDRAM指令执行模块,它会从SDRAM接口控制模块接收指令,然后产生控制信号直接输出到SDRAM器件来完成所
    的头像 发表于 02-25 10:32 ?583次阅读
    <b class='flag-5'>SDRAM</b><b class='flag-5'>控制器</b>设计之command.v代码解析

    SDRAM控制器功能模块概述

    按键KEY1触发写,将计数产生的0到255的数据写到FIFO写模块里面,继而写到SDRAM 器件里面。
    的头像 发表于 02-07 09:33 ?614次阅读
    <b class='flag-5'>SDRAM</b><b class='flag-5'>控制器</b>功能模块概述

    PCB绘制基础知识

    电子发烧友网站提供《PCB绘制基础知识.pdf》资料免费下载
    发表于 01-21 15:20 ?6次下载
    PCB绘制<b class='flag-5'>基础知识</b>

    EE-178:ADSP-TS101S TigerSHARC片上SDRAM控制器

    电子发烧友网站提供《EE-178:ADSP-TS101S TigerSHARC片上SDRAM控制器.pdf》资料免费下载
    发表于 01-14 15:00 ?0次下载
    EE-178:ADSP-TS101S TigerSHARC片上<b class='flag-5'>SDRAM</b><b class='flag-5'>控制器</b>

    EE-127:ADSP-21065L片内SDRAM控制器

    电子发烧友网站提供《EE-127:ADSP-21065L片内SDRAM控制器.pdf》资料免费下载
    发表于 01-06 15:45 ?0次下载
    EE-127:ADSP-21065L片内<b class='flag-5'>SDRAM</b><b class='flag-5'>控制器</b>

    EMC基础知识-华为

    EMC基础知识-华为
    发表于 01-06 14:09 ?4次下载

    ADSP-21161 SHARC片内SDRAM控制器

    电子发烧友网站提供《ADSP-21161 SHARC片内SDRAM控制器.pdf》资料免费下载
    发表于 01-03 15:04 ?0次下载
    ADSP-21161 SHARC片内<b class='flag-5'>SDRAM</b><b class='flag-5'>控制器</b>

    品质管理基础知识

    品质管理基础知识
    的头像 发表于 11-01 11:08 ?712次阅读
    品质管理<b class='flag-5'>基础知识</b>

    高速数模转换基础知识

    电子发烧友网站提供《高速数模转换基础知识.pdf》资料免费下载
    发表于 10-18 11:19 ?0次下载
    高速数模转换<b class='flag-5'>器</b><b class='flag-5'>基础知识</b>

    TI电池监控IC的HDQ通信基础知识

    电子发烧友网站提供《TI电池监控IC的HDQ通信基础知识.pdf》资料免费下载
    发表于 10-12 10:01 ?1次下载
    TI电池监控<b class='flag-5'>器</b>IC的HDQ通信<b class='flag-5'>基础知识</b>

    负载开关基础知识

    电子发烧友网站提供《负载开关基础知识.pdf》资料免费下载
    发表于 10-08 09:56 ?2次下载
    负载开关<b class='flag-5'>基础知识</b>

    DDR4 SDRAM控制器的主要特点

    DDR4 SDRAM(Double Data Rate Fourth Synchronous Dynamic Random Access Memory)控制器作为现代计算系统中的重要组成部分,其
    的头像 发表于 09-04 12:55 ?1480次阅读