0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

基于Arty Artix-35T FPGA开发板的DDR3和mig介绍

电子设计 ? 来源:FPGA开源工作室 ? 作者:FPGA开源工作室 ? 2021-01-01 10:09 ? 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

讲解xilinx FPGA 使用mig IP对DDR3的读写控制,旨在让大家更快的学习和应用DDR3。

本实验和工程基于Digilent的Arty Artix-35T FPGA开发板完成。

软件使用Vivado 2018.1。

第一篇:DDR3和mig的介绍

1 DDR3介绍

以镁光的MT41K128M16为例来介绍DDR3。

pIYBAF9uE2qAHIVbAAHS4dqArOU295.png

通过以上信息我们即可知道DDR3的内存容量,Row,Column和Bank的地址位宽。开发板选用的MT41K128M16 DDR3的容量为16Megx16x8banks=2048Mb=2Gb。

1.1 DDR3命名

o4YBAF9uE2yAT67mAAP0sApAePg223.png

我们通过Configuration,Package,Speed...等DDR3的命名可知道DDR3的容量,封装,速度等级等信息。

1.2 DDR3的内部结构

o4YBAF9uE26ABYlqAAOVpl4MXBc849.png

1.3接口

pIYBAF9uE3SAZg9dAA0iZXDomCA625.png


o4YBAF9uE3mAG_zIAAncdM3DkKg287.png


pIYBAF9uE32APTcoAAkGM4Y9FlI101.png

使用xilinx mig IP来控制DDR3的数据读写我们了解DDR3以上信息即可。

2 mig介绍

pIYBAF9uE4CAdY-SAASUlIlLE10677.png

如上图所示,mig(Memory Interface Solution) IP由三部分组成User Interface Block,Memory Controller和Physical Layer。IP的一边是连接DDR3的接口(Physical Interface),另一边是用户逻辑控制接口(User FPGA Logic)。想要正确的控制DDR3的读写,我们需要正确的设置mig IP和正确的用户逻辑控制接口逻辑。

2.1 mig user interface

o4YBAF9uE4SAdiP2AAgH29E3B-0197.png


pIYBAF9uE4eAZzRfAAVisMBC2fU403.png

pIYBAF9uE4uAeHwlAAm33sCHFDk481.png

对于mig用户端接口含义我们将在《第三篇--mig IP用户逻辑接口读写时序分析》中详细介绍。

3 DDR3原理图和FPGA原理图

o4YBAF9uE46ADGqiAAZl3cBrCrw620.png


pIYBAF9uE5GAIBGHAAXsavxkDZY307.png

通过DDR3的原理图我们可以知道DDR3的供电电压为1.35V。DDR3挂在FPGA的34 bank上。

编辑:hfy


声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • FPGA
    +关注

    关注

    1646

    文章

    22096

    浏览量

    620648
  • DDR3
    +关注

    关注

    2

    文章

    284

    浏览量

    43284
  • 开发板
    +关注

    关注

    25

    文章

    5766

    浏览量

    106355
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    AD设计DDR3时等长设计技巧

    本文紧接着前一个文档《AD设计DDR3时等长设计技巧-数据线等长 》。本文着重讲解DDR地址线、控制信号线等长设计,因为地址线、控制信号线有分支,SOC有可能带有2片DDR或者更多,我们叫做T
    发表于 07-29 16:14 ?0次下载

    AD设计DDR3时等长设计技巧

    的讲解数据线等长设计。? ? ? 在另一个文件《AD设计DDR3时等长设计技巧-地址线T型等长》中着重讲解使用AD设计DDR地址线走线T型走线等长处理的方法和技巧。
    发表于 07-28 16:33 ?0次下载

    在Vivado调用MIG产生DDR3的问题解析

    下面是调用的DDR3模块的,模块的倒数第二行是,模块的时钟输入,时钟源来自PLL产生的系统时钟的倍频。
    的头像 发表于 05-03 10:21 ?760次阅读
    在Vivado调用<b class='flag-5'>MIG</b>产生<b class='flag-5'>DDR3</b>的问题解析

    FPGA新品】正点原子L22开发板来了!采用紫光的Logos系列FPGA,适合工业控制、图像处理、高速通信等领域!

    FPGA新品】正点原子L22开发板来了!采用紫光的Logos系列FPGA,适合工业控制、图像处理、高速通信等领域! ATK-L22开发板采用紫光的Logos系列
    发表于 04-21 17:28

    DDR3 SDRAM配置教程

    DDR3 SDRAM(Double-Data-Rate ThreeSynchronous Dynamic Random Access Memory)是DDR SDRAM的第三代产品,相较于DDR2,
    的头像 发表于 04-10 09:42 ?3180次阅读
    <b class='flag-5'>DDR3</b> SDRAM配置教程

    初次使用XC7A35T-FGG484做设计,用的是25MHZ有源晶振,有源晶振3.3V供电,DDR3的供电1.35V,现在接上晶振后,DDR3的供电变成1.8V

    初次使用XC7A35T-FGG484做设计,用的是25MHZ有源晶振,有源晶振3.3V供电,DDR3的供电1.35V,现在接上晶振后,DDR3的供电变成1.8V 求助怎么解决。
    发表于 03-21 14:25

    三大内存原厂或将于2025年停产DDR3/DDR4

    据报道,业内人士透露,全球三大DRAM内存制造商——三星电子、SK海力士和美光,有望在2025年内正式停产已有多年历史的DDR3DDR4两代内存。 随着技术的不断进步和消费级平台的更新换代
    的头像 发表于 02-19 11:11 ?1934次阅读

    如何用OpenCV进行手势识别--基于米尔全志T527开发板

    本文将介绍基于米尔电子MYD-LT527开发板(米尔基于全志T527开发板)的OpenCV手势识别方案测试。摘自优秀创作者-小火苗米尔基于全志T
    的头像 发表于 12-13 08:04 ?1427次阅读
    如何用OpenCV进行手势识别--基于米尔全志<b class='flag-5'>T</b>527<b class='flag-5'>开发板</b>

    【米尔-Xilinx XC7A100T FPGA开发板试用】测试一

    感谢米尔电子和电子发烧友提供的米尔-Xilinx XC7A100T FPGA开发板。 MYD-J7A100T用的 FPGA 为 XILINX
    发表于 12-08 08:48

    如何选择DDR内存条 DDR3DDR4内存区别

    随着技术的不断进步,计算机内存技术也在不断发展。DDR(Double Data Rate)内存条作为计算机的重要组成部分,其性能直接影响到电脑的运行速度和稳定性。DDR3DDR4是目前市场上最常
    的头像 发表于 11-20 14:24 ?7108次阅读

    正点原子fpga开发板不同型号

    正点原子作为国内领先的FPGA开发板供应商,其产品线覆盖了从入门级到高端应用的各个领域。这些开发板不仅适用于学术研究,还广泛应用于工业控制、通信、图像处理等多个领域。 1. 入门级开发板
    的头像 发表于 11-13 09:30 ?4044次阅读

    正点原子和野火开发板哪个好

    在嵌入式开发领域,FPGA开发板因其灵活性和可定制性而受到工程师的青睐。正点原子(ZYNQ)和野火(Yihui)是两个知名的FPGA开发板
    的头像 发表于 11-13 09:29 ?4954次阅读

    【米尔-Xilinx XC7A100T FPGA开发板试用】+01.开箱(zmj)

    ://www.myir-tech.com/ //------米尔-Xilinx XC7A100T FPGA开发板产品简介 https://www.myir.cn/shows/141/75.html 2.
    发表于 11-12 15:45

    盘古50 pro开发板

    盘古50Pro开发板(紫光同创PG2L50H)采用核心+底板的结构,核心FPGA+2颗DDR3+Flash+电源及复位构成,承担
    发表于 10-28 17:38

    盘古50K开发板

    盘古50K开发板(紫光同创Logos系列PGL50H关键特性评估)采用核心+扩展板的结构,并使用高速连接器进行连接。核心
    发表于 10-28 17:34