0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

芯片是如何实现多达100多亿个晶体管的

5qYo_ameya360 ? 来源:皇华电子元器件IC供应商 ? 作者:皇华电子元器件 ? 2020-09-04 18:12 ? 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

随着芯片工艺的不断提升,芯片中可以多达100多亿个晶体管,如此之多的晶体管,究竟是如何实现的呢?

当芯片被不停地放大,里面宛如一座巨大的城市。

这是一个Top-down View 的SEM照片,可以非常清晰的看见CPU内部的层状结构,越往下线宽越窄,越靠近器件层。

这是CPU的截面视图,可以清晰的看到层状的CPU结构,芯片内部采用的是层级排列方式,这个CPU大概是有10层。其中最下层为器件层,即是MOSFET晶体管。

Mos管在芯片中放大可以看到像一个“讲台”的三维结构,晶体管是没有电感、电阻这些容易产生热量的器件的。最上面的一层是一个低电阻的电极,通过绝缘体与下面的平台隔开,它一般是采用了P型或N型的多晶硅用作栅极的原材料,下面的绝缘体就是二氧化硅。 平台的两侧通过加入杂质就是源极和漏极,它们的位置可以互换,两者之间的距离就是沟道,就是这个距离决定了芯片的特性。

当然,芯片中的晶体管不仅仅只有Mos管这一种类,还有三栅极晶体管等,晶体管不是安装上去的,而是在芯片制造的时候雕刻上去的。 在进行芯片设计的时候,芯片设计师就会利用EDA工具,对芯片进行布局规划,然后走线、布线。

如果我们将设计的门电路放大,白色的点就是衬底, 还有一些绿色的边框就是掺杂层。

晶圆代工厂就是根据芯片设计师设计好的物理版图进行制造。 芯片制造的两个趋势,一个是晶圆越来越大,这样就可以切割出更多的芯片,节省效率,另外就一个就是芯片制程,制程这个概念,其实就是栅极的大小,也可以称为栅长,在晶体管结构中,电流从Source流入Drain,栅极(Gate)相当于闸门,主要负责控制两端源极和漏级的通断。 电流会损耗,而栅极的宽度则决定了电流通过时的损耗,表现出来就是手机常见的发热和功耗,宽度越窄,功耗越低。而栅极的最小宽度(栅长),也就是制程。 缩小纳米制程的用意,就是可以在更小的芯片中塞入更多的电晶体,让芯片不会因技术提升而变得更大。 但是我们如果将栅极变更小,源极和漏极之间流过的电流就会越快,工艺难度会更大。

芯片制造过程共分为七大生产区域,分别是扩散、光刻、刻蚀、离子注入、薄膜生长、抛光、金属化,光刻和刻蚀是其中最为核心的两个步骤。 而晶体管就是通过光刻和蚀刻雕刻出来的,光刻就是把芯片制作所需要的线路与功能区做出来。 利用光刻机发出的光通过具有图形的光罩对涂有光刻胶的薄片曝光,光刻胶见光后会发生性质变化,从而使光罩上得图形复印到薄片上,从而使薄片具有电子线路图的作用。 这就是光刻的作用,类似照相机照相。照相机拍摄的照片是印在底片上,而光刻刻的不是照片,而是电路图和其他电子元件。

刻蚀是使用化学或者物理方法有选择地从硅片表面去除不需要材料的过程。通常的晶圆加工流程中,刻蚀工艺位于光刻工艺之后,有图形的光刻胶层在刻蚀中不会受到腐蚀源的显著侵蚀,从而完成图形转移的工艺步骤。刻蚀环节是复制掩膜图案的关键步骤。

而其中,还涉及到的材料就是光刻胶,我们要知道电路设计图首先通过激光写在光掩模板上,然后光源通过掩模板照射到附有光刻胶的硅片表面,引起曝光区域的光刻胶发生化学效应,再通过显影技术溶解去除曝光区域或未曝光区域,使掩模板上的电路图转移到光刻胶上,最后利用刻蚀技术将图形转移到硅片上。

而光刻根据所采用正胶与负胶之分,划分为正性光刻和负性光刻两种基本工艺。在正性光刻中,正胶的曝光部分结构被破坏,被溶剂洗掉,使得光刻胶上的图形与掩模版上图形相同。 相反地,在负性光刻中,负胶的曝光部分会因硬化变得不可溶解,掩模部分则会被溶剂洗掉,使得光刻胶上的图形与掩模版上图形相反。

我们可以简单地从微观上讲解这个步骤。

在涂满光刻胶的晶圆(或者叫硅片)上盖上事先做好的光刻板,然后用紫外线隔着光刻板对晶圆进行一定时间的照射。原理就是利用紫外线使部分光刻胶变质,易于腐蚀。

溶解光刻胶:光刻过程中曝光在紫外线下的光刻胶被溶解掉,清除后留下的图案和掩模上的一致。

“刻蚀”是光刻后,用腐蚀液将变质的那部分光刻胶腐蚀掉(正胶),晶圆表面就显出半导体器件及其连接的图形。然后用另一种腐蚀液对晶圆腐蚀,形成半导体器件及其电路。

清除光刻胶:蚀刻完成后,光刻胶的使命宣告完成,全部清除后就可以看到设计好的电路图案。

而100多亿个晶体管就是通过这样的方式雕刻出来的,晶体管可用于各种各样的数字和模拟功能,包括放大,开关,稳压,信号调制和振荡器。 晶体管越多就可以增加处理器的运算效率;再者,减少体积也可以降低耗电量;最后,芯片体积缩小后,更容易塞入行动装置中,满足未来轻薄化的需求。

芯片晶体管横截面 到了3nm之后,目前的晶体管已经不再适用,目前,半导体行业正在研发nanosheet FET(FET是Field Effect Transistor的缩写,意思是场效应晶体管)和nanowire FET,它们被认为是当今finFET的前进之路。 三星押注的是GAA环绕栅极晶体管技术,台积电目前还没有公布其具体工艺细节。三星在2019年抢先公布了GAA环绕栅极晶体管,根据三星官方的说法,基于全新的GAA晶体管结构,三星通过使用纳米片设备制造出MBCFET(Multi-Bridge-Channel FET,多桥-通道场效应管),该技术可以显著增强晶体管性能,取代FinFET晶体管技术。

此外,MBCFET技术还能兼容现有的FinFET制造工艺的技术及设备,从而加速工艺开发及生产。

原文标题:芯片:一颗芯片含有100亿个晶体管的登峰造极技术之路

文章出处:【微信公众号:皇华电子元器件IC供应商】欢迎添加关注!文章转载请注明出处。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    460

    文章

    52737

    浏览量

    444228
  • 晶体管
    +关注

    关注

    77

    文章

    10043

    浏览量

    142611

原文标题:芯片:一颗芯片含有100亿个晶体管的登峰造极技术之路

文章出处:【微信号:ameya360,微信公众号:皇华电子元器件IC供应商】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    下一代高速芯片晶体管解制造问题解决了!

    允许两晶体管容纳在一晶体管的面积内,同时提升性能并降低功耗。然而,CFET 的生产难度极高,因此像 Imec 这样的芯片制造商和研究人员
    发表于 06-20 10:40

    无结场效应晶体管详解

    当代所有的集成电路芯片都是由PN结或肖特基势垒结所构成:双极结型晶体管(BJT)包含两背靠背的PN 结,MOSFET也是如此。结型场效应晶体管(JFET) 垂直于沟道方向有一
    的头像 发表于 05-16 17:32 ?508次阅读
    无结场效应<b class='flag-5'>晶体管</b>详解

    多值电场型电压选择晶体管结构

    ,有没有一种简单且有效的器件实现对电压的选择呢?本文将介绍一种电场型多值电压选择晶体管,之所以叫电压型,是因为通过调控晶体管内建电场大小来实现对电压的选择,原理是PN结有内建电场,通过
    发表于 04-15 10:24

    晶体管电路设计(下)

    晶体管,FET和IC,FET放大电路的工作原理,源极接地放大电路的设计,源极跟随器电路设计,FET低频功率放大器的设计与制作,栅极接地放大电路的设计,电流反馈型OP放大器的设计与制作,进晶体管
    发表于 04-14 17:24

    晶体管故障诊断与维修技巧 晶体管在数字电路中的作用

    可以作为开关使用,控制电流的流动。在数字电路中,晶体管通常用于构建逻辑门,实现二进制信号的逻辑运算。 信号放大 :晶体管还可以放大信号,这对于信号的传输和处理至关重要。 电流控制 :晶体管
    的头像 发表于 12-03 09:46 ?1864次阅读

    高频晶体管在无线电中的应用

    双极型晶体管(BJT)或金属氧化物半导体场效应晶体管(MOSFET)。这些晶体管能够处理高达数GHz的信号,是现代无线电系统中不可或缺的组件。 双极型晶体管(BJT) :BJT由两
    的头像 发表于 12-03 09:44 ?1039次阅读

    晶体管与场效应的区别 晶体管的封装类型及其特点

    通过改变沟道中的电场来控制源极和漏极之间的电流。 输入阻抗 : 晶体管 :输入阻抗相对较低,因为基极需要电流来控制。 场效应 :输入阻抗非常高,因为栅极控制是通过电压实现的,不需要电流。 功耗 :
    的头像 发表于 12-03 09:42 ?1167次阅读

    晶体管反相器的原理及应用

    晶体管反相器是一种常见的电子电路元件,在现代电子设备中起着至关重要的作用。它通过利用晶体管的放大特性和反相特性,实现了输入信号和输出信号的反相。本文将详细探讨晶体管反相器的工作原理、特
    的头像 发表于 10-08 16:03 ?3302次阅读

    浅析晶体管光耦产品

    晶体管光耦是一款由发光二极和光电晶体管组成的光电耦合器,通过光电效应和晶体管放大特性,实现电信号的光学隔离与传输,确保信号稳定可靠。
    的头像 发表于 09-19 09:04 ?880次阅读
    浅析<b class='flag-5'>晶体管</b>光耦产品

    晶体管的基本工作模式

    晶体管作为电子电路中的核心元件,其基本工作模式对于理解其工作原理和应用至关重要。晶体管的工作模式主要可以分为两大类:放大模式和开关模式。这两种模式基于晶体管内部PN结的特性,通过控制输入电压或电流来
    的头像 发表于 09-13 16:40 ?2014次阅读

    NMOS晶体管和PMOS晶体管的区别

    NMOS晶体管和PMOS晶体管是两种常见的金属氧化物半导体场效应晶体管(MOSFET)类型,它们在多个方面存在显著的差异。以下将从结构、工作原理、性能特点、应用场景等方面详细阐述NMOS晶体管
    的头像 发表于 09-13 14:10 ?8126次阅读

    CMOS晶体管和MOSFET晶体管的区别

    CMOS晶体管和MOSFET晶体管在电子领域中都扮演着重要角色,但它们在结构、工作原理和应用方面存在显著的区别。以下是对两者区别的详细阐述。
    的头像 发表于 09-13 14:09 ?4270次阅读

    用普通运放+晶体管实现100V,4M的信号输出能行吗?

    请问用普通运放+晶体管实现100V,4M的信号输出能行吗?
    发表于 09-04 06:17

    浅析高压晶体管光耦

    晶体管光耦是一款由发光二极和光电晶体管组成的光电耦合器,通过光电效应和晶体管放大特性,实现电信号的光学隔离与传输、确保信号稳定可靠。
    的头像 发表于 08-27 09:23 ?763次阅读
    浅析高压<b class='flag-5'>晶体管</b>光耦

    晶体管的spice模型,可以导入TINA吗?

    晶体管的spice模型,可以导入TINA吗?谢谢
    发表于 08-26 06:30