0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

Google推出的第一个珊瑚新产品是Accelerator Module

倩倩 ? 来源:互联网分析沙龙 ? 2020-03-22 14:47 ? 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

Google LLC的Coral产品线是一系列微型芯片模块,硬件制造商可以将其集成到其设备中以提供机器学习功能。今天,在下周的拉斯维加斯消费电子展之前,这家搜索巨头为该系列增加了几款新产品。

所有产品均基于Edge TPU。它是Tensor Processor Unit的微型版本,Tensor Processor Unit是针对Google的数据中心中使用的AI优化的专用集成电路。Edge TPU牺牲了原始TPU的大部分功能来提高效率,虽然足够小以至于只能花上一分钱,但仍然具有惊人的优势。

Google今天推出的第一个珊瑚新产品是Accelerator Module。它在相当简陋的硬件盒中提供了Edge TPU,可以通过四种不同的方式(包括通过USB和PCIe)将其安装在小工具的电路板上。对于希望将Google芯片融入其产品中的硬件制造商而言,它的目标是做到轻而易举。

Google还推出了其现有的Coral System-on-Module产品的两个新版本,这代表了功能阶梯上的一步。它还封装了一个Edge TPU,但封装在更大的模块中,带有中央处理器,图形芯片,内存和预装的Linux发行版。它是一个独立的解决方案,事实减少了硬件制造商的开发时间,提供了将AI设备更快推向市场的能力。

珊瑚礁模块系统的新版本分别具有2 GB和4 GB的LPDDR4内存。原始模型有16 GB。

最后,Google推出了Dev Board Mini,它也是现有Coral产品的较小版本。它并不是要被集成到商业产品中,而是要作为硬件团队用来原型化机器学习功能的平台。Dev Board Mini具有一个Edge TPU,一个CPU,一个GPU,2 GB的RAM,8 GB的闪存和内置Linux。

新的Coral模块的板载Edge TPU每秒可处理多达4万亿次操作。根据Google的说法,这足以以每秒30帧的速度运行多个计算机视觉模型,或以高达每秒400帧的速度运行单个模型。

珊瑚研究主管Billy Rutledge在博客中写道:“越来越多的行业开始意识到本地AI的价值,其中本地推理的速度可以节省带宽和云计算成本,而将数据保持在本地可以保护用户隐私。” 发布。他补充说,在过去的一年中,公司已经将这些模块用于“从医疗保健,农业到智慧城市的广泛行业中”的应用程序。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    460

    文章

    52736

    浏览量

    444142
  • 模块
    +关注

    关注

    7

    文章

    2796

    浏览量

    50988
  • Google
    +关注

    关注

    5

    文章

    1791

    浏览量

    59265
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    Google Fast Pair服务简介

    设备。多个Seeker设备可以拥有同一个Google Account 。Provider和第一个Seeker建立关联的过程称为initial pairing;Provider和第二
    发表于 06-29 19:28

    Google推出全新Cloud WAN解决方案

    202 接入点(PoP),由超过 200 万英里的光纤和 33 条海底光缆提供支持,并有 99.99% 可靠性服务水平协议(SLA)作为后盾,Google 的网络提供了强大且富
    的头像 发表于 05-14 16:48 ?652次阅读

    文教你构建第一个应用程序

    构建第一个应用程序 创建新工程 步骤 1通过如下两种方式,打开工程创建向导界面。 如果当前未打开任何工程,可以在 DevEco Studio 的欢迎页,选择“Projects &
    发表于 04-24 06:41

    HRTIM变频控制输出的第一个周期频率异常的原因?

    在使用STM32G474CBT6的HRTIM_Mater、HRTIM_TIMER_B和HRTIM_TIMER_D输出同步互补的四路输出时,关闭4路输出和三定时器的计数后,再次开启时第一个周期的频率
    发表于 04-22 12:08

    Google推出第七代TPU芯片Ironwood

    Google Cloud Next 25 大会上,我们隆重推出第 7 代 Tensor Processing Unit (TPU) — Ironwood。这不仅是我们迄今为止性能最高、扩展性最佳的定制 AI 加速器,更是第一
    的头像 发表于 04-16 11:20 ?752次阅读
    <b class='flag-5'>Google</b><b class='flag-5'>推出</b>第七代TPU芯片Ironwood

    如何开发Google Find My Tag?

    :Apple Find My 是苹果公司推出项设备定位和追踪服务,旨在帮助用户查找丢失的 Apple 设备(如 iPhone、iPad、Mac、Apple Watch)以及其他支持 Find
    发表于 03-05 17:39

    英伦科技在裸眼3D显示领域推出了多款创新产品

    英伦科技在裸眼3D显示领域推出了多款创新产品,涵盖了从便携式设备到大型室内显示屏的广泛应用场景。
    的头像 发表于 02-12 09:45 ?18次阅读
    英伦科技在裸眼3D显示领域<b class='flag-5'>推出</b>了多款创<b class='flag-5'>新产品</b>

    ADS1274用DRDY+TDM输出模式下,读到的第一个字节是无效的,为什么?

    今天调试中发现问题,1274在用DRDY+TDM输出模式下,读到的第一个字节是无效的! 配置是4通道,在DRDY下降沿产生后,等待5us(采样率25K,即间隔40us)给出SPI的SCLK
    发表于 01-08 08:17

    蓝桥杯的第一个项目,点亮LED

    第一节IO简介GPIO是通用输入/输出端口的简称,是STM32可控制的引脚。GPIO的引脚与外部硬件设备连接,可实现与外部通讯、控制外部硬件或者采集外部硬件数据的功能。每个GPIO内部都有这样的
    的头像 发表于 01-02 21:02 ?780次阅读
    蓝桥杯的<b class='flag-5'>第一个</b>项目,点亮<b class='flag-5'>一</b><b class='flag-5'>个</b>LED

    ADS1299在DAISY-CHAIN模式下只能配置第一个AD吗,那后面几个都是要怎么配置寄存器,都和第一个样吗?

    大家: 1ADS1299在DAISY-CHAIN 模式下只能配置第一个AD么,那后面几个都是要怎么配置寄存器,都和第一个样么? 2 手册上写了有关时钟配置的问题,ADS1299在
    发表于 12-20 06:47

    DAC8734只能把第一个接收到的数字数据输出,有哪些原因导致的呢?

    一个发送的数据时序没问题。但DAC8734只能把第一个接收到的数字数据输出,我用的是TI公司自己的DAC8734EVM。可能有哪些原因导致的呢?是上电顺序的原因吗?
    发表于 12-19 09:17

    韩国无晶圆厂初创公司Panmnesia展示第一个支持CXL的AI集群

    在2024?OCP全球峰会上,开发CXL交换机SoC和CXL IP的韩国无晶圆厂初创公司Panmnesia展示了第一个支持CXL的AI集群,该集群采用CXL 3.1交换机。 OCP全球峰会由世界上
    的头像 发表于 11-28 11:04 ?934次阅读

    ADS131A04在复位后以READY字进行响应,在第一个帧中接收到的响应不正确,为什么?

    帧,则在第一个帧中接收到的响应不正确,而后续响应是正确的。为什么复位后第一个帧中的 READY 响应不正确?
    发表于 11-25 08:11

    AMD推出了Versal Premium Series Gen 2,这是业界第一个支持CXL 3.1和PCIe Gen6的FPGA平台。

    AMD推出了Versal Premium Series Gen 2,这是业界第一个支持CXL 3.1和PCIe Gen6的FPGA平台。 ? AMD为数据中心、航空航天、通信和T M市场设计了
    的头像 发表于 11-21 15:59 ?1429次阅读
    AMD<b class='flag-5'>推出</b>了Versal Premium Series Gen 2,这是业界<b class='flag-5'>第一个</b>支持CXL 3.1和PCIe Gen6的FPGA平台。

    LMK1C1104第一个cycle在CLKOUT中丢失,为什么?

    LMK1C1104: CLKIN的第一个cycle在CLKOUT中丢失,详情请参照关联问题
    发表于 11-11 07:12