0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

Cadence基于AI的Cadence Virtuoso Studio设计工具获得认证

Cadence楷登 ? 来源:Cadence楷登 ? 2023-06-30 10:08 ? 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

●Samsung Foundry 有众多 PDK 系列,可搭配 Virtuoso Studio 用于简化模拟、定制和射频设计,最高支持 SF 2nm 技术

●Virtuoso Studio 与 Pegasus Verification System 和 Voltus-XFi Solution 集成,为 Samsung PDK 用户提高了生产力,帮助他们更快地将高质量设计推向市场

中国上海,2023 年 6 月 30 日——楷登电子(美国 Cadence 公司,NASDAQ:CDNS)近日宣布,基于 AI 的 CadenceVirtuosoStudio 设计工具和解决方案已获得 Samsung Foundry 认证双方的共同客户可以放心利用 Virtuoso Studio 和 Samsung 的成熟先进节点制程设计套件(PDK),最高可支持 SF2 工艺,以推进新一代模拟、定制、射频和混合信号设计。

Cadence 产品集成将为使用 Samsung PDK 的用户提供极大便利,如 Virtuoso Studio 和 Cadence PegasusVerification System 集成,有助于加快周转时间,提高设计周期的可预测性,还可以使用设计规则检查(DRC)、电路布局验证(LVS)、层次化金属填充(HMF)插入和可制造性设计DFM)签核。此外,Pegasus Verification Solution 支持设计同步物理验证,可在 Virtuoso Studio Layout 中提供更广泛的扩展,并涵盖了 Pegasus DRC 和填充功能,可将周转时间加快 4 倍。

Cadence Voltus-XFi Custom Power Integrity Solution 同样与 Virtuoso Studio 集成,现已针对 Samsung Foundry 的先进工艺技术经过优化和验证。这让客户可以信心十足地通过 Samsung Foundry PDK 采用先进的、面向未来的定制 IC 设计流程。此外,能效和设计性能也有所提升。Cadence Voltus-XFi power-grid-view(PGV)宏模型无缝集成到 Voltus IC Power Integrity Solution,再加上 Virtuoso Studio 平台,将为客户提供全芯片级电源完整性签核。

“我们与 Cadence 持续合作,运用最新技术为双方的共同客户提供支持,帮助他们设计和验证新一代超大规模计算、移动、汽车和人工智能产品,”Samsung Electronics 执行副总裁兼代工厂设计赋能团队负责人 Sei Seung Yoon 说,“Cadence 和 Samsung 之间的合作为客户提供了出色的解决方案,有助于加快 Samsung 所有工艺技术的设计收敛,其中包括我们最先进的 SF 3nm 和 SF 2nm 技术。”

“我们与 Samsung 的持续合作使客户能够受益于更先进的半导体设计、验证和制造技术,要打造满足当今新兴应用需求的集成电路,这些技术必不可少,”Cadence 公司高级副总裁兼定制与封装事业部总经理 Tom Beckley 表示,“基于 AI 的 Virtuoso Studio 获得了 Samsung 认证之后,客户可以利用 Samsung Foundry 工艺技术所带来的高性能优势,成功设计新的集成电路。”

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 集成电路
    +关注

    关注

    5430

    文章

    12140

    浏览量

    369005
  • Cadence
    +关注

    关注

    67

    文章

    978

    浏览量

    144610
  • AI
    AI
    +关注

    关注

    88

    文章

    35506

    浏览量

    281400

原文标题:Cadence 基于 AI 的 Virtuoso Studio 获得 Samsung Foundry PDK 成熟和先进节点认证

文章出处:【微信号:gh_fca7f1c2678a,微信公众号:Cadence楷登】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    Cadence推出Cerebrus AI Studio

    为了满足高复杂度半导体芯片设计中面临的时间节点紧迫、设计目标极具挑战性以及设计专家短缺等诸多挑战,Cadence 推出 Cadence Cerebrus AI Studio。这是业界首
    的头像 发表于 07-07 16:12 ?385次阅读

    Cadence Conformal AI Studio助力前端验证设计

    Cadence 推出最新的前端验证设计方案 Conformal AI Studio,专为解决日益复杂的前端设计挑战而打造,旨在提升设计人员的工作效率,进而优化全流程功耗、效能和面积(PPA)等设计目标。
    的头像 发表于 06-04 11:16 ?811次阅读

    Cadence SPB OrCAD Allegro24.1安装包

    包括电路设计、仿真分析、PCB布线以及封装技术等多种应用,Cadence 已于2024年9月份发布了最新的Cadence SPB OrCAD X and Allegro X v24.10版本,带来了若干的新特性,涵盖了 PCB 编辑器和高级封装设
    发表于 05-22 16:45 ?10次下载

    Cadence推出Tensilica NeuroEdge 130 AI协处理器

    楷登电子(美国 Cadence 公司,Nasdaq:CDNS)近日宣布推出 Cadence Tensilica NeuroEdge 130 AI 协处理器(AICP)。这是一款新型处理器,专为补充
    的头像 发表于 05-17 09:38 ?729次阅读

    Celestial AIVirtuoso Studio 环境中采用Cadence方案进行智能RC调试、优化和签核

    ? ? ? AI 模型规模的爆炸式增长促使业内对低延迟内存带宽和容量的需求出现激增。Celestial AI 一直在与多家大型服务商合作,以深入探究运算、内存和网络系统基础架构的瓶颈
    的头像 发表于 05-15 19:15 ?654次阅读

    AI驱动半导体与系统设计 Cadence开启设计智能化新时代

    近日,楷登电子(Cadence)亚太区资深技术总监张永专先生受邀于上海参加了 SEMICON CHINA 2025,并发表了题为《AI 驱动半导体与系统设计》的演讲。他从 EDA 企业视角出发,深入
    的头像 发表于 03-31 18:26 ?927次阅读
    <b class='flag-5'>AI</b>驱动半导体与系统设计 <b class='flag-5'>Cadence</b>开启设计智能化新时代

    Cadence荣获2025中国IC设计成就奖之年度卓越表现EDA公司

    “年度卓越表现 EDA 公司”。这是 Cadence 连续 13 年获得该殊荣,充分展现了 Cadence 在中国集成电路全流程领域的卓越领导力和持续创新能力。
    的头像 发表于 03-31 13:59 ?493次阅读

    Cadence推出Conformal AI Studio

    随着 SoC 设计日益复杂,形式等效性检查面临更大挑战。为此,Cadence 推出了 Conformal AI Studio —— 一套全新的逻辑等效性检查(LEC)、自动化 ECO(Conformal ECO)和低功耗静态签核
    的头像 发表于 03-21 13:50 ?656次阅读

    联发科采用AI驱动Cadence工具加速2nm芯片设计

    近日,全球知名的EDA(电子设计自动化)大厂Cadence宣布了一项重要合作成果:联发科(MediaTek)已选择采用其人工智能驱动的Cadence Virtuoso Studio和S
    的头像 发表于 02-05 15:22 ?691次阅读

    Cadence宣布收购Secure-IC

    的嵌入式安全 IP 产品组合、安全解决方案、安全评估工具及服务与 Cadence 高度互补,可补足 Cadence 快速扩张的尖端、经过流片验证的 IP 产品组合,包括接口、内存、AI
    的头像 发表于 01-24 09:18 ?972次阅读

    Cadence推出基于Arm的系统Chiplet

    近日,Cadence宣布其首款基于 Arm 的系统级小芯片(Chiplet)开发成功并流片,这是一项突破性成就。这项创新标志着芯片技术的关键进步,展现了 Cadence 致力于通过其芯片架构和框架推动行业领先解决方案的承诺。
    的头像 发表于 11-28 15:35 ?744次阅读
    <b class='flag-5'>Cadence</b>推出基于Arm的系统Chiplet

    Cadence荣获2024全球电子成就奖之年度EDA/IP/软件产品奖

    近日,在备受瞩目的全球电子成就奖颁奖典礼上,Cadence 楷登电子旗下 Virtuoso Studio 平台凭借其在定制模拟设计方面的持续创新和独特优势,荣获 2024 年度全球电子成就奖之“年度 EDA / IP / 软件产
    的头像 发表于 11-09 10:35 ?1016次阅读

    Cadence与Samsung Foundry开展广泛合作

    (GAA)节点上 AI 和 3D-IC 半导体的设计速度。Cadence 与 Samsung 的持续合作大大推进了业界要求最苛刻应用中的系统和半导体开发,如人工智能、汽车、航空航天、超大规模计算和移动应用。
    的头像 发表于 08-29 09:24 ?982次阅读

    Cadence展示完整的PCIe 7.0 IP解决方案

    十多年来,Cadence 对 PCIe 技术的坚定承诺和支持,在业界有目共睹。我们深知强大 PCIe 生态系统的重要性,并感谢 PCI-SIG 提供的平台。在 PCI-SIG 开发者大会迎来 32 周年之际,Cadence 宣布面向 HPC/
    的头像 发表于 08-29 09:14 ?1158次阅读
    <b class='flag-5'>Cadence</b>展示完整的PCIe 7.0 IP解决方案

    如何将Cadence capture原理图转换?#原理图设计#Cadence转换#EDA

    Cadenceeda
    上海弘快科技有限公司
    发布于 :2024年08月15日 11:56:20