0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

芯片设计流程概述

FPGA设计论坛 ? 来源:未知 ? 2023-05-22 19:30 ? 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群



点击上方蓝字关注我们






芯片设计流程概述



芯片设计分为前端设计和后端设计,前端设计(也称逻辑设计)和后端设计(也称物理设计)并没有统一严格的界限,涉及到与工艺有关的设计就是后端设计。

1. 规格制定
芯片规格,也就像功能列表一样,是客户向芯片设计公司(称为Fabless,无晶圆设计公司)提出的设计要求,包括芯片需要达到的具体功能和性能方面的要求。

2. 详细设计
Fabless根据客户提出的规格要求,拿出设计解决方案和具体实现架构,划分模块功能。

3. HDL编码
使用硬件描述语言(VHDL,Verilog HDL,业界公司一般都是使用后者)将模块功能以代码来描述实现,也就是将实际的硬件电路功能通过HDL语言描述出来,形成RTL(寄存器传输级)代码。

4. 仿真验证
仿真验证就是检验编码设计的正确性,检验的标准就是第一步制定的规格。看设计是否精确地满足了规格中的所有要求。规格是设计正确与否的黄金标准,一切违反,不符合规格要求的,就需要重新修改设计和编码。设计和仿真验证是反复迭代的过程,直到验证结果显示完全符合规格标准。
仿真验证工具Synopsys的VCS,还有Cadence的NC-Verilog。

5. 逻辑综合――Design Compiler
仿真验证通过,进行逻辑综合。逻辑综合的结果就是把设计实现的HDL代码翻译成门级网表netlist。综合需要设定约束条件,就是你希望综合出来的电路在面积,时序等目标参数上达到的标准。逻辑综合需要基于特定的综合库,不同的库中,门电路基本标准单元(standard cell)的面积,时序参数是不一样的。所以,选用的综合库不一样,综合出来的电路在时序,面积上是有差异的。一般来说,综合完成后需要再次做仿真验证(这个也称为后仿真,之前的称为前仿真)。
逻辑综合工具Synopsys的Design Compiler。

6. STA
Static Timing Analysis(STA),静态时序分析,这也属于验证范畴,它主要是在时序上对电路进行验证,检查电路是否存在建立时间(setup time)和保持时间(hold time)的违例(violation)。这个是数字电路基础知识,一个寄存器出现这两个时序违例时,是没有办法正确采样数据和输出数据的,所以以寄存器为基础的数字芯片功能肯定会出现问题。
STA工具有Synopsys的Prime Time。

7. 形式验证
这也是验证范畴,它是从功能上(STA是时序上)对综合后的网表进行验证。常用的就是等价性检查方法,以功能验证后的HDL设计为参考,对比综合后的网表功能,他们是否在功能上存在等价性。这样做是为了保证在逻辑综合过程中没有改变原先HDL描述的电路功能。
形式验证工具有Synopsys的Formality。

前端设计的流程暂时写到这里。从设计程度上来讲,前端设计的结果就是得到了芯片的门级网表电路。

Backend design flow :

1. DFT
Design For Test,可测性设计。芯片内部往往都自带测试电路,DFT的目的就是在设计的时候就考虑将来的测试。DFT的常见方法就是,在设计中插入扫描链,将非扫描单元(如寄存器)变为扫描单元。关于DFT,有些书上有详细介绍,对照图片就好理解一点。
DFT工具Synopsys的DFT Compiler

2. 布局规划(FloorPlan)
布局规划就是放置芯片的宏单元模块,在总体上确定各种功能电路的摆放位置,如IP模块,RAM,I/O引脚等等。布局规划能直接影响芯片最终的面积。
工具为Synopsys的Astro

3. CTS
Clock Tree Synthesis,时钟树综合,简单点说就是时钟的布线。由于时钟信号在数字芯片的全局指挥作用,它的分布应该是对称式的连到各个寄存器单元,从而使时钟从同一个时钟源到达各个寄存器时,时钟延迟差异最小。这也是为什么时钟信号需要单独布线的原因。
CTS工具,Synopsys的Physical Compiler

4. 布线(Place & Route)
这里的布线就是普通信号布线了,包括各种标准单元(基本逻辑门电路)之间的走线。比如我们平常听到的0.13um工艺,或者说90nm工艺,实际上就是这里金属布线可以达到的最小宽度,从微观上看就是MOS管的沟道长度。
工具Synopsys的Astro

5. 寄生参数提取
由于导线本身存在的电阻,相邻导线之间的互感,耦合电容在芯片内部会产生信号噪声,串扰和反射。这些效应会产生信号完整性问题,导致信号电压波动和变化,如果严重就会导致信号失真错误。提取寄生参数进行再次的分析验证,分析信号完整性问题是非常重要的。
工具Synopsys的Star-RCXT

6. 版图物理验证
对完成布线的物理版图进行功能和时序上的验证,验证项目很多,如LVS(Layout Vs Schematic)验证,简单说,就是版图与逻辑综合后的门级电路图的对比验证;DRC(Design Rule Checking):设计规则检查,检查连线间距,连线宽度等是否满足工艺要求, ERC(Electrical Rule Checking):电气规则检查,检查短路和开路等电气 规则违例;等等。
工具为Synopsys的Hercules

实际的后端流程还包括电路功耗分析,以及随着制造工艺不断进步产生的DFM可制造性设计)问题,在此不说了。

物理版图验证完成也就是整个芯片设计阶段完成,下面的就是芯片制造了。物理版图以GDS II的文件格式交给芯片代工厂(称为Foundry)在晶圆硅片上做出实际的电路,再进行封装和测试,就得到了我们实际看见的芯片。







往期推荐
  • 至芯科技-FPGA就业培训来袭!你的选择开启你的高薪之路!5月6号北京中心开课、欢迎咨询!

  • 浅析如何评估FPGA的资源

  • 使用FPGA设计数字电路时的综合工具介绍



扫码二维码

获取更多精彩

FPGA设计论坛


喜欢就点个在看再走吧







原文标题:芯片设计流程概述

文章出处:【微信公众号:FPGA设计论坛】欢迎添加关注!文章转载请注明出处。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • FPGA
    +关注

    关注

    1646

    文章

    22105

    浏览量

    620997

原文标题:芯片设计流程概述

文章出处:【微信号:gh_9d70b445f494,微信公众号:FPGA设计论坛】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    一文看懂芯片的设计流程

    引言:前段时间给大家做了芯片设计的知识铺垫(关于芯片设计的一些基本知识),今天这篇,我们正式介绍芯片设计的具体流程芯片分为数字
    的头像 发表于 07-03 11:37 ?408次阅读
    一文看懂<b class='flag-5'>芯片</b>的设计<b class='flag-5'>流程</b>

    Thread标准认证概述

    本篇知识库文章概述了开发人员如何将其Thread物联网设备进行Thread Group认证所需的步骤,并重点介绍使用Silicon Labs(芯科科技)的EFR32无线射频器件的相关流程
    的头像 发表于 06-04 10:10 ?412次阅读
    Thread标准认证<b class='flag-5'>概述</b>

    芯片制造流程,探寻国产芯片突围之路

    。从沙子到芯片,需历经数百道工序。下面,让我们深入了解芯片的制造流程。 一、从沙子到硅片(原材料阶段) 沙子由氧和硅组成,主要成分是二氧化硅。芯片制造的首要步骤就是将沙子中的二氧化硅还
    的头像 发表于 04-07 16:41 ?649次阅读
    从<b class='flag-5'>芯片</b>制造<b class='flag-5'>流程</b>,探寻国产<b class='flag-5'>芯片</b>突围之路

    基于ISO 26262的汽车芯片认证流程解读

    通过一系列严格的车规认证才能应用于汽车制造。ISO 26262标准是汽车功能安全领域的权威标准,它为汽车芯片的设计、开发和认证提供了全面的指导。本文将详细介绍基于ISO 26262标准的汽车芯片认证流程,并以国科安芯的AS32A
    的头像 发表于 03-21 23:00 ?648次阅读

    深入解析硅基光子芯片制造流程,揭秘科技奇迹!

    特性,在高速通信、高性能计算、数据中心等领域展现出巨大的应用潜力。本文将深入探讨硅基光子芯片制造技术,从其发展背景、技术原理、制造流程到未来展望,全方位解析这一前沿
    的头像 发表于 03-19 11:00 ?1336次阅读
    深入解析硅基光子<b class='flag-5'>芯片</b>制造<b class='flag-5'>流程</b>,揭秘科技奇迹!

    芯片失效分析的方法和流程

    ? 本文介绍了芯片失效分析的方法和流程,举例了典型失效案例流程,总结了芯片失效分析关键技术面临的挑战和对策,并总结了芯片失效分析的注意事项。
    的头像 发表于 02-19 09:44 ?1521次阅读

    hdmi连接器生产流程

    HDMI连接器的生产流程涉及多个步骤,这些步骤共同确保了连接器的质量和性能。以下是一个典型的HDMI连接器生产流程概述
    的头像 发表于 01-28 13:44 ?922次阅读

    ARM主板定制流程与成本

    ,企业往往需要对ARM主板进行定制。本文将探讨ARM主板的定制流程、影响定制成本的因素以及定制周期与时间成本。一、定制流程概述ARM主板的定制流程通常包括需求分析、设
    的头像 发表于 01-06 13:21 ?640次阅读
    ARM主板定制<b class='flag-5'>流程</b>与成本

    芯片封测架构和芯片封测流程

    在此输入导芯片封测芯片封测是一个复杂且精细的过程,它涉及多个步骤和环节,以确保芯片的质量和性能。本文对芯片封测架构和芯片封测流程进行
    的头像 发表于 12-31 09:15 ?1722次阅读
    <b class='flag-5'>芯片</b>封测架构和<b class='flag-5'>芯片封测流程</b>

    先进封装中的翻转芯片技术概述

    引言 翻转芯片技术已成为半导体行业中不可或缺的封装方法,在性能、尺寸减小和功能增加方面具有优势。本文概述翻转芯片技术,包括晶圆凸块制作工艺、组装方法和进展。 翻转芯片技术简介 翻转
    的头像 发表于 11-27 10:58 ?1410次阅读
    先进封装中的翻转<b class='flag-5'>芯片</b>技术<b class='flag-5'>概述</b>

    GDS文件在芯片制造流程中的应用

    本文详细介绍了集成电路设计和制造中所使用的GDS文件的定义、功能和组成部分,并介绍了GDS文件的创建流程、优缺点以及应用前景。 GDS文件在集成电路设计和制造中扮演着至关重要的角色,它连接了设计与制造,将设计师的构想精确地转化为实际的芯片结构。
    的头像 发表于 11-24 09:59 ?2403次阅读

    MOSFET晶体管的工艺制造流程

    本文通过图文并茂的方式生动展示了MOSFET晶体管的工艺制造流程,并阐述了芯片的制造原理。 ? MOSFET的工艺流程 芯片制造工艺流程包括
    的头像 发表于 11-24 09:13 ?4509次阅读
    MOSFET晶体管的工艺制造<b class='flag-5'>流程</b>

    数字设计ic芯片流程

    主要介绍芯片的设计流程 ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ?? ? ? ? ? ? ? ? ? ? ? ? ? ? &
    发表于 11-20 15:57 ?0次下载

    浅谈芯片制造的完整流程

    在科技日新月异的今天,芯片作为信息技术的核心部件,其制作工艺的复杂性和精密性令人叹为观止。从一粒普通的沙子到一颗蕴含无数晶体管的高科技芯片,这一过程不仅凝聚了人类智慧的结晶,也展现了现代半导体工业的极致工艺。本文将讲述芯片制造的
    的头像 发表于 10-28 14:30 ?2010次阅读
    浅谈<b class='flag-5'>芯片</b>制造的完整<b class='flag-5'>流程</b>

    【「数字IC设计入门」阅读体验】+ 数字IC设计流程

    :将芯片设计结果交出去进行生产制造。 上述这些只是芯片设计过程中的主要节点,细节还有很多,如果验证测试中不通过,就需要从数字前端设计开始找原因,之后再经历一次全流程测试,可见IC设计流程
    发表于 09-25 15:51