0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

高速线路PCB设计:传输线效应

硬件大熊 ? 来源:硬件大熊 ? 作者:硬件大熊 ? 2022-04-21 10:04 ? 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

在高速线路中,由于传输线阻抗变化的问题,会有一部分的信号能量被反射,假设信号是一个跑步的人,人从A端想要跑到B端,在人经过线路每一块的导体时都会改变其电压值,一开始他在阻抗为50Ω的线路上跑,碰到过孔时阻抗的变化会产生让其速度变慢并产生一定的反弹,一直到终端为1MΩ时,此时几乎带着100%的能量被反弹回A端,反弹到A端时,由于A端为25Ω,会有一部分能量被留住,一部分能量被反弹,反弹的能量约为初始值的1/3。而这1/3的信号再次到达B端后,又会被反射,以此类推。在示波器上可以看到信号的上升沿和下降沿产生振荡直至能量减弱信号幅度随之减小。

8c45b460-c105-11ec-bce3-dac502259ad0.png

基于上述模型,传输线会对整个电路设计带来一下效应:

反射信号、延时和时序错误、多次跨越逻辑电平门限错误、过冲与下冲、串扰、电磁辐射

信号轮廓失真

信号在接收端将被反射,信号轮廓将失真。失真变形的信号对噪声的敏感性、EMI若显著增加,这可能会造成整改系统的失效。

反射信号产生的主要原因:过长的布线、未进行阻抗匹配的接收端、未进行阻抗匹配的传输线(由于过量电容、电感的阻抗失配)

信号延时

信号在逻辑电平的高、低门限之间变化时,信号迟滞不跳变。过多的信号延时可能导致时序错误和元器件功能混乱,通常在多个接收端时会出现问题。

信号延时产生的主要原因:驱动过载、布线过长

信号电平错误

信号的振荡发生在逻辑电平门限附近,在跳变的过程中可能多次跨越逻辑电平门限,导致逻辑功能紊乱。

信号过冲与下冲

布线太长或信号变化太快都可以导致过冲与下冲发生,虽然大多数芯片器件接收端有输入保护二极管,但有时这些过冲电平会远远超过器件的电压范围,导致器件损坏。

信号串扰

在一根信号线上有信号通过时,与之相邻的信号线上会感应出相关信号,异步信号和时钟信号更容易产生串扰。

解决串扰的方法:移开发生串扰的信号或屏蔽被严重干扰的信号。信号距离地平面越近,或者加大线间距,都可以减少串扰的发生。

电磁辐射

电流流过导体会产生磁场。在电磁干扰(EMI)中,包括产生过量的电磁辐射和对电磁辐射的敏感性两个方面。数字系统处理快速的时钟和周期转换率,在系统运行时会向周围环境辐射电磁波,从而使周围环境中正常工作的电子设备收到干扰,而模拟电路,由于本身的高增益,会成为易受影响的电路。

EMI产生的主要原因是电路工作频率太高及布局、布线不合理。

审核编辑 :李倩

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4372

    文章

    23553

    浏览量

    412031
  • 电磁辐射
    +关注

    关注

    5

    文章

    357

    浏览量

    44191
  • 传输线
    +关注

    关注

    0

    文章

    382

    浏览量

    24894

原文标题:高速线路PCB设计:传输线效应

文章出处:【微信号:硬件大熊,微信公众号:硬件大熊】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    知识分享-传输线的返回电流(信号完整性揭秘)

    信号完整性揭秘-于博士SI设计手记3.3传输线的返回电流按照传统的电路理论,电流要流到互连线的末端,然后从另一条路径回流,才能形成电流回路。如果传输线无限长,信号电压施加到传输线上后,信号永远也
    的头像 发表于 05-27 17:36 ?350次阅读
    知识分享-<b class='flag-5'>传输线</b>的返回电流(信号完整性揭秘)

    传输线高频参数之Crosstalk

    是由于电信号在通过传输线时,产生的电场线穿过了相邻的传输线,而导致相邻的传输线上也产生了电信号,如上图所示,用网分测试的时候,差分S参数Sdd31表示近端串扰,Sd
    的头像 发表于 05-22 07:33 ?455次阅读
    <b class='flag-5'>传输线</b>高频参数之Crosstalk

    高频PCB设计中出现的干扰分析及对策

    随着频率的提高,将出现与低频PCB设计所不同的诸多干扰,归纳起来,主要有电源噪声、传输线干扰、耦合、电磁干扰(EM)四个方面。通过分析高频PCB的各种干扰问题,结合工作中实践,提出了有效的解决方案。 纯分享贴,有需要可以直接
    发表于 04-29 17:39

    PCB制板厂加工问题很大啊,高速PCB传输线阻抗一直往上跑

    ,好像懂了,TDR阻抗的上漂量其实是传输线的直流电阻搞得鬼哈!从理论的仿真中就能看出来,哪怕是100欧姆的理想传输线也存在着阻抗上漂的效应,和所谓的加工阻抗波动压根扯不上关系!那大家还是会问了,虽然
    发表于 04-07 17:27

    PCB Layout中的三种走线策略

    电容,反射,EMI等效应在TDR测试中几乎体现不出来,高速PCB设计工程师的重点还是应该放在布局,电源/地设计,走线设计,过孔等其他方面。当然,尽管直角走线带来的影响不是很严重,但并不
    发表于 03-13 11:35

    LVDS连接器PCB设计与制造

    焊盘尺寸和间距是否符合设计要求,提前预防组装问题。 3、线路设计 LVDS信号的线路设计需符合高速信号传输要求。合适的线宽和线间距是确保信号稳定性的关键。abg欧博DFM可以检查走
    发表于 02-18 18:18

    传输线特征阻抗是设计中最重要的因素

    就是要确保信号在传输过程中看到的阻抗尽可能地保持恒定不变。这里主要是指要保持传输线的特征阻抗为常量。所以设计生产制造受控阻抗的PCB板就变得越来越重要。而至于任何其它的设计诀窍诸如最小化金手指长度
    发表于 01-21 07:11

    深度解析:PCB高速信号传输中的阻抗匹配与信号完整性

    GHz的信号,例如时钟信号。在实际应用中,时钟信号并非理想的方波,而是具有上升和下降时间的梯形波。这些高频信号在传输过程中容易出现失真,影响系统的整体性能。因此,保证信号完整性在高速PCB设计中至关重要。 什么是
    的头像 发表于 12-30 09:41 ?771次阅读

    PCB设计中的Stub天线对信号传输的影响

    PCB设计中,Stub(也称为短桩线或残桩线)对信号传输有以下几个主要影响:1.容性效应导致的阻抗偏低:Stub会导致容性
    的头像 发表于 12-24 17:21 ?1462次阅读
    <b class='flag-5'>PCB设计</b>中的Stub天线对信号<b class='flag-5'>传输</b>的影响

    高速PCB设计EMI防控手册:九大关键步骤详解

    的关注。据统计,几乎60%的EMI问题都可以通过优化高速PCB设计来解决。本文将详细介绍高速PCB设计解决EMI问题的九大规则,帮助工程师们在设计中有效减少EMI的产生。
    的头像 发表于 12-24 10:08 ?627次阅读

    高速PCB设计指南

    如今,可以认为大多数PCB存在某种类型的信号完整性问题的风险,这种问题通常与高速数字设计相关。高速PCB设计和布局专注于创建不易受信号完整性、电源完整性和EMI/EMC问题影响的电路板
    的头像 发表于 10-18 14:06 ?1959次阅读
    <b class='flag-5'>高速</b><b class='flag-5'>PCB设计</b>指南

    专业PCB设计,高速PCB设计,PCB设计外包, PCB Layout,PCB Design,PCB画板公司,PCB设计公司,迅安通科技公司介绍

    专业PCB设计,高速PCB设计,PCB设计外包, PCB Layout,PCB Design,
    发表于 10-13 15:48

    平衡传输线标准的重要性

    对于需要长距离通信的系统。本文将探讨平衡传输线标准的重要性。 一、平衡传输线标准的必要性 1. 提高信号完整性 在长距离传输中,信号完整性是一个关键问题。不平衡传输线容易受到电磁干扰(
    的头像 发表于 10-04 17:26 ?794次阅读

    用逻辑驱动传输线

    电子发烧友网站提供《用逻辑驱动传输线.pdf》资料免费下载
    发表于 09-21 11:23 ?0次下载
    用逻辑驱动<b class='flag-5'>传输线</b>

    射频电路pcb设计需要注意事项

    射频(RF)电路的PCB设计是一个复杂且要求精确的过程,涉及到信号完整性、电磁兼容性、热管理、材料选择等多个方面。 射频电路PCB设计概述 1. 信号完整性(SI) 阻抗匹配 :确保传输线的特性阻抗
    的头像 发表于 09-07 10:02 ?1309次阅读