0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

Cadence Integrity 3D-IC平台进行工艺认证

Cadence楷登 ? 来源:Cadence楷登 ? 作者:Cadence楷登 ? 2021-11-19 11:02 ? 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

Integrity 3D-IC 是 Cadence 新一代多芯片设计解决方案,它将硅和封装的规划和实现,与系统分析和签核结合起来,以实现系统级驱动的 PPA 优化。

原生 3D 分区流程可自动智能创建逻辑内存器件的 3D 堆叠配置,优化 3D 堆叠设计的 PPA 结果。

客户可以放心采用 Cadence Integrity 3D-IC 平台和 Samsung Foundry 的多 Die 实现流程,打造新一代超大规模计算、移动、汽车和人工智能应用。

中国上海,2021 年 11 月 18 日——楷登电子(美国 Cadence 公司,NASDAQ:CDNS),作为 Samsung Advanced Foundry Ecosystem(SAFE)的紧密合作伙伴,Cadence 公司于宣布,Samsung Foundry 已经对 Cadence Integrity 3D-IC 平台的 2D-to-3D 原生 3D 分区流程进行了工艺认证

利用新流程,客户可以将现有的 2D 设计分割成 3D 逻辑内存器件(Memory-on-logic)配置,与原来的 2D 设计相比,可以通过同构 3D 堆叠获得更好的功耗、性能和面积(PPA)结果。该流程还为分区设计提供了强大的 3D-IC 系统规划、实现和早期分析能力,是客户打造复杂的新一代超大规模计算、移动、汽车和人工智能应用的理想选择。

由于内存墙限制,RAM 的访问速度跟不上 CPU 的执行速度,导致整个系统因内存延迟而变慢。克服这个问题的方法之一是采用同构的堆叠配置,并将存储器放在逻辑之上。这种配置安装在同一封装中时,可以减少导线长度和面积,加快内存访问速度,因此有助于提高 CPU 核心的性能。

Integrity 3D-IC 平台的 3D 分区功能使用户能够分离出内存宏和标准单元,并将它们放置在 3D 同构堆叠内的两个不同裸片上。自动流程在宏和标准单元之间建立连接的同时,进行 3D 堆栈的分区和完整实现。最终确定每个裸片的内容之后,系统和封装就可以在 Integrity 3D-IC 平台上实现,进行凸点规划、实现、与其他裸片的协同设计,以及热、功耗和静态时序分析(STA)的早期分析。

“对于在 3D-IC 配置方面具有不同自动化分区要求的客户,可以利用 Samsung Foundry MDI 参考流程的这种独特功能来探索芯片堆叠的效果,该流程基于 Cadence 新款 Integrity 3D-IC 平台中的原生 3D 分区功能。”Samsung Electronics 工艺设计技术副总裁 Sangyun Kim 表示,“Cadence 和 Samsung 之间的这种成功合作为客户提供了 3D 堆叠设计的分区、实现和分析流程,使他们能够减小功耗和面积,同时提高整体系统性能。”

“通过与 Samsung Foundry 的持续合作,我们在多裸片设计实现领域进行了合作创新,并提供了自动化的原生 3D 分区流程。”Cadence 公司数字与签核事业部产品工程副总裁 Vivek Mishra 表示,“Samsung Foundry 用于多裸片设计实现的先进封装技术,结合 Cadence 集成化的 Integrity 3D-IC 平台,为我们的共同客户提供了强大的多裸片解决方案。”

Integrity 3D-IC 平台为客户提供了通用的控制面板和数据库、完整的规划系统、无缝集成的设计实现工具、集成化的系统级分析能力和易于使用的界面,并允许用户使用 Virtuoso Design Environment 和 Allegro 封装技术实现协同设计。该平台还包括更广泛的 Cadence 3D-IC 解决方案组合,包括用于电源分配网络(PDN)分析的 Voltus IC Power Integrity Solution、用于 3D 热分析的 Celsius Thermal Solver、用于 3D 签核时序的 Tempus Timing Signoff Solution 和用于电路布局验证(LVS)的 Pegasus Verification System。

责任编辑:haq

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 3D
    3D
    +关注

    关注

    9

    文章

    2961

    浏览量

    111109
  • 驱动
    +关注

    关注

    12

    文章

    1921

    浏览量

    87122
  • Cadence
    +关注

    关注

    67

    文章

    978

    浏览量

    144610

原文标题:Cadence Integrity 3D-IC平台通过Samsung Foundry 5LPE工艺设计堆叠的原生3D分区流程认证

文章出处:【微信号:gh_fca7f1c2678a,微信公众号:Cadence楷登】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    上海立芯亮相第五届RISC-V中国峰会

    上海立芯软件科技有限公司的四款核心产品——LeCompiler(数字设计全流程平台)、LePI(电源完整性平台)、LePV(物理验证与签核平台)及Le3DIC(
    的头像 发表于 07-26 10:42 ?440次阅读

    Cadence Integrity 3D-IC平台解决AI算力困局

    从日常生活中的语音助手和自动驾驶,到工业上的全自动工厂和 AI 辅助设计,人工智能技术正在为我们的世界带来革命性的变化。在人工智能的应用中,无论是文字、语音、还是视频,都需要被转化为一串串的基本的数据单元,以供 AI 处理器识别并进行运算处理。这些单元被称之为 token。
    的头像 发表于 07-25 14:07 ?338次阅读

    Cadence携手台积公司,推出经过其A16和N2P工艺技术认证的设计解决方案,推动 AI 和 3D-IC芯片设计发展

    :CDNS)近日宣布进一步深化与台积公司的长期合作,利用经过认证的设计流程、经过硅验证的 IP 和持续的技术协作,加速 3D-IC 和先进节点技术的芯片开发进程。作为台积公司 N2P、N5 和 N3
    的头像 发表于 05-23 16:40 ?1062次阅读

    3D闪存的制造工艺与挑战

    3D闪存有着更大容量、更低成本和更高性能的优势,本文介绍了3D闪存的制造工艺与挑战。
    的头像 发表于 04-08 14:38 ?1151次阅读
    <b class='flag-5'>3D</b>闪存的制造<b class='flag-5'>工艺</b>与挑战

    Cadence荣获2025中国IC设计成就奖之年度卓越表现EDA公司

    近日,由全球电子技术领域知名媒体集团 ASPENCORE 主办的“2025 中国 IC 领袖峰会暨中国 IC 设计成就奖颁奖典礼”在上海举行。Cadence 楷登电子再次荣获中国 IC
    的头像 发表于 03-31 13:59 ?493次阅读

    西门子Innovator3D IC平台荣获3D InCites技术赋能奖

    此前,2025年33日至6日,第二十一届年度设备封装会议(Annual Device Packaging Conference,简称DPC 2025)在美国亚利桑那州凤凰城成功举办。会上,西门子 Innovator3D
    的头像 发表于 03-11 14:11 ?844次阅读
    西门子Innovator<b class='flag-5'>3D</b> <b class='flag-5'>IC</b><b class='flag-5'>平台</b>荣获<b class='flag-5'>3D</b> InCites技术赋能奖

    基于TSV的3D-IC关键集成技术

    3D-IC通过采用TSV(Through-Silicon Via,硅通孔)技术,实现了不同层芯片之间的垂直互连。这种设计显著提升了系统集成度,同时有效地缩短了互连线的长度。这样的改进不仅降低了信号传输的延时,还减少了功耗,从而全面提升了系统的整体性能。
    的头像 发表于 02-21 15:57 ?1403次阅读
    基于TSV的<b class='flag-5'>3D-IC</b>关键集成技术

    Cadence宣布收购Secure-IC

    近日, 楷登电子(美国 Cadence 公司,NASDAQ:CDNS)近日宣布已就收购领先嵌入式安全 IP 平台提供商 Secure-IC 达成最终协议。Secure-IC 的优秀人才
    的头像 发表于 01-24 09:18 ?972次阅读

    Cadence收购Secure-IC强化嵌入式安全布局

    近日,全球领先的电子设计自动化(EDA)解决方案提供商Cadence宣布,已成功达成最终协议,将收购嵌入式安全IP平台领域的佼佼者Secure-IC
    的头像 发表于 01-23 16:27 ?694次阅读

    2.5D3D封装技术介绍

    整合更多功能和提高性能是推动先进封装技术的驱动,如2.5D3D封装。 2.5D/3D封装允许IC垂直集成。传统的flip-chip要求每个
    的头像 发表于 01-14 10:41 ?1691次阅读
    2.5<b class='flag-5'>D</b>和<b class='flag-5'>3D</b>封装技术介绍

    CoWoS工艺流程说明

    CoWoS(Chip-on-Wafer-on-Substrate),指的是将多个裸片(die)集成在一个TSV转换板(interposer)上,然后将这个interposer连接到一个基板上。CoWoS是一种先进的3D-IC封装技术,用于高性能和高密度集成的系统级封装。
    的头像 发表于 10-18 14:41 ?2894次阅读
    CoWoS<b class='flag-5'>工艺</b>流程说明

    物联网行业中3D打印工艺——SLS(选择性激光烧结)工艺

    3D打印工艺——SLS打印技术简介 工艺全称: 选择性激光烧结,其工作原理是借助红外激光在高温下进行粉末烧结材料,并以逐层堆积的方式成型三维零件的一种快速成型技术。
    的头像 发表于 09-23 15:57 ?1635次阅读
    物联网行业中<b class='flag-5'>3D</b>打印<b class='flag-5'>工艺</b>——SLS(选择性激光烧结)<b class='flag-5'>工艺</b>

    物联网行业中3D打印工艺——FDM(熔融沉积成型技术)工艺

    3D打印工艺—— FDM工艺简介 格融沉积快速成型(Fused Deposion Modeling, FDM)是继光固化快速成型和叠层实体快速成型工艺后的另一种应用比较广泛的快速成型
    的头像 发表于 09-23 15:55 ?1771次阅读
    物联网行业中<b class='flag-5'>3D</b>打印<b class='flag-5'>工艺</b>——FDM(熔融沉积成型技术)<b class='flag-5'>工艺</b>

    Cadence与Samsung Foundry开展广泛合作

    (GAA)节点上 AI 和 3D-IC 半导体的设计速度。Cadence 与 Samsung 的持续合作大大推进了业界要求最苛刻应用中的系统和半导体开发,如人工智能、汽车、航空航天、超大规模计算和移动应用。
    的头像 发表于 08-29 09:24 ?982次阅读

    剖析 Chiplet 时代的布局规划演进

    3D-IC和Chiplet设计所带来的挑战及其对物理布局工具的影响,并讨论EDA(电子设计自动化)供应商如何应对这些挑战。 Part 1 3D-IC 和异构芯片出现对设计带来的影响 3D-IC 和异构芯片的出现要求对物理布局工具
    的头像 发表于 08-06 16:37 ?778次阅读
    剖析 Chiplet 时代的布局规划演进