0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

简谈 IIC总线

FPGA学习交流 ? 2018-08-17 09:52 ? 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

大家好,又到了每日学习的时间了,今天咱们来聊一聊 IIC 总线设计。



一、概述:
IIC 是Inter-Integrated Circuit的缩写,发音为"eye-squared cee" or "eye-two-cee" , 它是一种两线接口。
IIC 只是用两条双向的线,一条 Serial Data Line (SDA) ,另一条Serial Clock (SCL)。
SCL:上升沿将数据输入到每个EEPROM器件中;下降沿驱动EEPROM器件输出数据。(边沿触发)
SDA:双向数据线,为OD门,与其它任意数量的OD与OC门成"线与"关系。

二、输出级

112519piicokk1x5k2kcxs.png


每一个I2C总线器件内部的SDA、SCL引脚电路结构都是一样的,引脚的输出驱动与输入缓冲连在一起。其中输出为漏极开路的场效应管,输入缓冲为一只高输入阻抗的同相器,这种电路具有两个特点:
1)由于SDA、SCL为漏极开路结构(OD),因此它们必须接有上拉电阻,阻值的大小常为 1k8, 4k7 and 10k ,但1k8 时性能最好;当总线空闲时,两根线均为高电平。连到总线上的任一器件输出的低电平,都将使总线的信号变低,即各器件的SDA及SCL都是线"与"关系。
2)引脚在输出信号的同时还将引脚上的电平进行检测,检测是否与刚才输出一致,为"时钟同步"和"总线仲裁"提供了硬件基础。

三、主设备与从设备

系统中的所有外围器件都具有一个7位的"从器件专用地址码",其中高4位为器件类型,由生产厂家制定,低3位为器件引脚定义地址,由使用者定义。主控器件通过地址码建立多机通信的机制,因此I2C总线省去了外围器件的片选线,这样无论总线上挂接多少个器件,其系统仍然为简约的二线结构。终端挂载在总线上,有主端和从端之分,主端必须是带有CPU的逻辑模块,在同一总线上同一时刻使能有一个主端,可以有多个从端,从端的数量受地址空间和总线的最大电容 400pF的限制。

* 主端主要用来驱动SCL line;
* 从设备对主设备产生响应;

二者都可以传输数据,但是从设备不能发起传输,且传输是受到主设备控制的。
112520lr2xkjcx2o6s92la.png



四、速率:

普通模式:100kHz;
快速模式:400kHz;
高速模式:3.4MHz;
没有任何必要使用高速SCL,将SCL保持在100k或以下,然后忘了它吧。



时序部分:

1.空闲状态

I2C总线总线的SDA和SCL两条信号线同时处于高电平时,规定为总线的空闲状态。此时各个器件的输出级场效应管均处在截止状态,即释放总线,由两条信号线各自的上拉电阻把电平拉高。

2.起始位与停止位的定义:

* 起始信号:当SCL为高期间,SDA由高到低的跳变;启动信号是一种电平跳变时序信号,而不是一个电平信号。
* 停止信号:当SCL为高期间,SDA由低到高的跳变;停止信号也是一种电平跳变时序信号,而不是一个电平信号。

113412kv2dc8e9ee85pgp0.png




3.ACK
发送器每发送一个字节,就在时钟脉冲9期间释放数据线,由接收器反馈一个应答信号。 应答信号为低电平时,规定为有效应答位(ACK简称应答位),表示接收器已经成功地接收了该字节;应答信号为高电平时,规定为非应答位(NACK),一般表示接收器接收该字节没有成功。 对于反馈有效应答位ACK的要求是,接收器在第9个时钟脉冲之前的低电平期间将SDA线拉低,并且确保在该时钟的高电平期间为稳定的低电平。 如果接收器是主控器,则在它收到最后一个字节后,发送一个NACK信号,以通知被控发送器结束数据发送,并释放SDA线,以便主控接收器发送一个停止信号P。
113412jugvzny1gsvsgeui.png


如下图逻辑分析仪的采样结果:释放总线后,如果没有应答信号,sda应该一直持续为高电平,但是如图中蓝色虚线部分所示,它被拉低为低电平,证明收到了应答信号。

这里面给我们的两个信息是:
1)接收器在SCL的上升沿到来之前的低电平期间拉低SDA;
2)应答信号一直保持到SCL的下降沿结束;正如前文红色标识所指出的那样。
113412g4q241qaatmohxd1.png


4.数据的有效性:
IIC总线进行数据传送时,时钟信号为高电平期间,数据线上的数据必须保持稳定,只有在时钟线上的信号为低电平期间,数据线上的高电平或低电平状态才允许变化。

我的理解:虽然只要求在高电平期间保持稳定,但是要有一个提前量,也就是数据在SCL的上升沿到来之前就需准备好,因为在前面I2C总线之(一)---概述一文中已经指出,数据是在SCL的上升沿打入到器件(EEPROM)中的。
113413ud9fl666z1gl19l9.png


5.数据的传送:
在I2C总线上传送的每一位数据都有一个时钟脉冲相对应(或同步控制),即在SCL串行时钟的配合下,在SDA上逐位地串行传送每一位数据。数据位的传输是边沿触发。



工作过程

总线上的所有通信都是由主控器引发的。在一次通信中,主控器与被控器总是在扮演着两种不同的角色。

1.主设备向从设备发送数据

主设备发送起始位,这会通知总线上的所有设备传输开始了,接下来主机发送设备地址,与这一地址匹配的slave将继续这一传输过程,而其它slave将会忽略接下来的传输并等待下一次传输的开始。主设备寻址到从设备后,发送它所要读取或写入的从设备的内部寄存器地址; 之后,发送数据。数据发送完毕后,发送停止位:

写入过程如下:

发送起始位
* 发送从设备的地址和读/写选择位;释放总线,等到EEPROM拉低总线进行应答;如果EEPROM接收成功,则进行应答;若没有握手成功或者发送的数据错误时EEPROM不产生应答,此时要求重发或者终止。
* 发送想要写入的内部寄存器地址;EEPROM对其发出应答;
* 发送数据
* 发送停止位.
* EEPROM收到停止信号后,进入到一个内部的写入周期,大概需要10ms,此间任何操作都不会被EEPROM响应;(因此以这种方式的两次写入之间要插入一个延时,否则会导致失败)
113413fw4338hlcao874hd.png


详细:
113413n9q4f3qfwgz2d5qd.png




需要说明的是:①主控器通过发送地址码与对应的被控器建立了通信关系,而挂接在总线上的其它被控器虽然同时也收到了地址码,但因为与其自身的地址不相符合,因此提前退出与主控器的通信;

2.主控器读取数据的过程:
读的过程比较复杂,在从slave读出数据前,你必须先要告诉它哪个内部寄存器是你想要读取的,因此必须先对其进行写入(dummy write):

发送起始位;
* 发送slave地址+write bit set;
* 发送内部寄存器地址;
* 重新发送起始位,即restart;
* 重新发送slave地址+read bit set;
* 读取数据
* 主机接收器在接收到最后一个字节后,也不会发出ACK信号。于是,从机发送器释放SDA线,以允许主机发出P信号结束传输。
* 发送停止位
113414vha4orleob3i4art.png




详细:



今天就聊到这里,各位,加油。
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • FPGA
    +关注

    关注

    1646

    文章

    22096

    浏览量

    620594
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    析Modbus与MQTT的区别

    Modbus和MQTT是工业领域中两种不同的通信协议,在设计目标、应用场景、通信模式等方面存在显著差异,以下从多个维度析两者的区别: 1.设计目标与起源 Modbus 诞生于1979年,由施耐德
    的头像 发表于 07-10 14:10 ?275次阅读

    1553B总线常见三种组网方式

    其技术特点与选型策略。 一、单总线结构:基础架构与成本优势 单总线是1553B系统最简单的组网形式,由一条主干总线连接所有终端设备(最多31个远程终端RT),通过总线控制器(BC)集中
    的头像 发表于 06-21 17:39 ?543次阅读
    1553B<b class='flag-5'>总线</b>常见三种组网方式

    IIC接口的IIC_SCL和IIC_SDA引脚做普通GPIO,程序启动不起来怎么解决?

    想用IIC接口的IIC_SCL和IIC_SDA引脚做普通GPIO,两个引脚对应的是GPIO58和GPIO59,更改代码将设置为普通GPIO引脚模式后,程序启动不起来。问:这种情况如何解决,官方支持这种应用吗?
    发表于 05-06 08:59

    ZYNQ FPGA的PS端IIC设备接口使用

    zynq系列中的FPGA,都会自带两个iic设备,我们直接调用其接口函数即可运用。使用xilinx官方提供的库函数,开发起来方便快捷。
    的头像 发表于 04-17 11:26 ?1196次阅读
    ZYNQ FPGA的PS端<b class='flag-5'>IIC</b>设备接口使用

    巨霖科技IIC Shanghai 2025精彩回顾

    近日,全球半导体行业瞩目的国际集成电路展览会暨研讨会(IIC Shanghai 2025)在上海金茂君悦大酒店盛大开幕。
    的头像 发表于 03-28 11:27 ?620次阅读

    为什么IIC总线会难住这么多人?

    为什么 IIC 总线让很多人头疼?其实可以把它想象成一场复杂的 "设备对话游戏",新手容易在这些地方栽跟头:
    的头像 发表于 03-12 10:14 ?575次阅读
    为什么<b class='flag-5'>IIC</b><b class='flag-5'>总线</b>会难住这么多人?

    DLPC3435 IIC通信时候会干扰到DLPC3435正常工作,导致显示花屏或者画面不动怎么解决?

    0x43,画面即可恢复正常。 原因排查: 目前产品IIC总线上挂了一个Gsensor和DLPC3435,Gsensor采用轮询方式每30ms会读一次数据。 实验一:将IIC总线上挂
    发表于 02-21 09:53

    iic协议与其他总线协议比较

    在现代电子系统中,总线协议扮演着至关重要的角色,它们允许不同的电子组件之间进行通信和数据交换。I2C协议是其中一种流行的总线协议,以其简单性和高效性而闻名。 1. I2C协议概述 I2C协议是一种
    的头像 发表于 02-05 13:36 ?885次阅读

    EE-116:SHARC词DMA

    电子发烧友网站提供《EE-116:SHARC词DMA.pdf》资料免费下载
    发表于 01-05 09:56 ?0次下载
    EE-116:SHARC<b class='flag-5'>简</b>词DMA

    爱芯元智亮相IIC Shenzhen 2024

    近日,国际集成电路展览会暨研讨会(IIC Shenzhen 2024)在深圳福田会展中心拉开帷幕。作为业界最具影响力的系统设计盛会之一,IIC汇聚了国内外电子产业领袖、管理人员、设计精英及决策者。在
    的头像 发表于 11-07 15:41 ?809次阅读

    爱芯元智邀您相约IIC Shenzhen 2024峰会

    11月5日-6日,国际集成电路展览会暨研讨会(IIC Shenzhen 2024)将于深圳福田会展中心7号馆举行。作为集成电路产业洞见趋势的风向标,IIC集行业交流、渠道联动、资源聚合为一体,为半导体产业搭建专业交流平台,助推产业创新发展。
    的头像 发表于 10-31 11:53 ?631次阅读

    MCU通过IIC口控制TLV320AIC3204,请问MCU的IIC接口和TLV320AIC3204的IIC接口对接时需要电平转换吗?

    MCU通过IIC口控制TLV320AIC3204,该芯片的IOVDD接1.8V,MCU的IIC上拉电平是3.3V,请问MCU的IIC接口和TLV320AIC3204的IIC接口对接时
    发表于 10-30 06:02

    IIC信号线需要增加上拉电阻,是因为IIC的IO是什么

    IIC(Inter-Integrated Circuit,即集成电路总线)信号线需要增加上拉电阻,这主要是因为IIC的IO(输入输出)设计采用了开漏(Open-Drain)输出方式。开漏输出方式在
    的头像 发表于 10-06 15:50 ?2241次阅读

    IIC通讯协议解析

    概述 IIC(Inter-Integrated Circuit)其实是IICBus简称,所以中文应该叫集成电路总线,它是一种串行通信总线,使用多主从架构,由飞利浦公司在1980年代为了让主板、嵌入式
    发表于 09-12 16:09

    【龙芯2K0300蜂鸟板试用】+IIC设备读取陀螺仪数据

    总线在数据传输的时候要保证在 SCL 高电平期间,SDA 上的数据稳定,因此 SDA 上 的数据变化只能在 SCL 低电平期间发生。 IIC写时序:首先是给一个起始信号,发送IIC设备地址,读写位,从
    发表于 08-17 21:02