0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

智多晶SGMII IP介绍

智多晶 ? 来源:智多晶 ? 2025-08-07 13:56 ? 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

SGMII简介

SGMII(Serial Gigabit Media Independent Interface) 通过将网络数据与控制接口进行转换,将复杂的GMII接口转换为一对serdes接口,减少了PHY与MAC之间的接口数量。

SGMII IP遵循《Serial-GMII Specification V1.7》与《IEEE 802.3-2008》规范。

SGMII IP特性

支持10/100/1000Mb/s GMII接口

支持自协商同步

支持MDIO控制接口

支持半双工与全双工模式

支持独立的SERDES调试接口

支持运行状态与自协商结果输出

SGMII IP设计

SGMII IP包含了《Serial-GMII Specification V1.7》定义的PCS功能部分与PMA部分。

SERDES实现了PCS部分的8B/10B编解码功能的同时,也实现了PMA部分的数据时钟恢复、数据串行与数据接串功能。

816b4e5e-6dac-11f0-a18e-92fbcf53809c.png

图1 SGMII系统框图

SGMII IP使用

817d0338-6dac-11f0-a18e-92fbcf53809c.png

图2 IP界面配置

818937ac-6dac-11f0-a18e-92fbcf53809c.png

资源占用情况

81a0b0b2-6dac-11f0-a18e-92fbcf53809c.png

典型应用示例

图3展示了一种SGMII的典型应用场景,借助EthMAC IP将用户数据打包为网络数据包,通过光纤将数据传递到电脑端。

81b10fde-6dac-11f0-a18e-92fbcf53809c.png

图3 SGMII典型应用

获取技术文档与demo

技术文档获取:SGMII IP已发布,用户可以在HQFPGA IP Manage中打开SGMII IP界面查看用户指南,或访问智多晶官网下载SGMII IP用户指南。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 接口
    +关注

    关注

    33

    文章

    9057

    浏览量

    154209
  • IP
    IP
    +关注

    关注

    5

    文章

    1820

    浏览量

    153065
  • 时钟
    +关注

    关注

    11

    文章

    1906

    浏览量

    133428

原文标题:“芯”技术分享 | 智多晶 SGMII IP介绍

文章出处:【微信号:智多晶,微信公众号:智多晶】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    GMII、SGMII和SerDes的差异总结

    GMII、SGMII和SerDes的区别和联系? GMII和SGMII区别,上一篇已经介绍了,这一篇重点介绍SGMII和SerDes区别。
    的头像 发表于 10-09 11:31 ?3.3w次阅读
    GMII、<b class='flag-5'>SGMII</b>和SerDes的差异总结

    多晶XSTC_8B10B IP介绍

    XSTC_8B10B IP(XSTC:XiST Transmission Channel)是智多晶开发的一个灵活的,轻量级的高速串行通信的IPIP在具备SerDes(单通道或多通道)
    的头像 发表于 04-03 16:30 ?821次阅读
    智<b class='flag-5'>多晶</b>XSTC_8B10B <b class='flag-5'>IP</b><b class='flag-5'>介绍</b>

    多晶FIFO_Generator IP介绍

    FIFO_Generator是智多晶设计的一款通用型FIFO IP。当前发布的FIFO_Generator IP是2.0版本,相比之前的1.1版本主要新增了非等比输入输出数据位宽支持和异步FIFO跨时钟级数配置功能。
    的头像 发表于 04-25 17:24 ?1062次阅读
    智<b class='flag-5'>多晶</b>FIFO_Generator <b class='flag-5'>IP</b><b class='flag-5'>介绍</b>

    多晶eSPI_Slave IP介绍

    eSPI总线具有低功耗、管脚数量少、高效的数据传输等优点,常用于与EC、BMC、SIO等外设的通信,是PC中CPU与这些外设通信的主流协议。智多晶eSPI_Slave IP符合eSPI标准规范,支持相关协议属性。
    的头像 发表于 05-08 16:44 ?623次阅读
    智<b class='flag-5'>多晶</b>eSPI_Slave <b class='flag-5'>IP</b><b class='flag-5'>介绍</b>

    SGMII模式下在接收路径和发送路径中使用此IP应该注意什么?

    嗨,我正在探索在设置中使用此IP的选项,其中我们向该IP提供GMII输入并从IP获得SGMII输出以连接到PHY(参见PG047仅限SGMII
    发表于 05-18 08:46

    国产智多晶FPGA介绍及应用

    ,包括综合、约束、布局布线、下载编程等。智多晶的芯片使用自主研发的FPGA开发软件“HqFpga”, 完成综合、布局布线、时序分析、配置编程和片内逻辑分析。智多晶的Seal 5000系列FPGA芯片,在
    发表于 06-03 09:32

    vcs-mx 201306模拟器无法编译sgmii网桥IP的原因?

    嗨: 我使用vivado创建sgmii bridge ip,文件gig_ethernet_pcs_pma_v14_0.vhd是一个加密文件,我使用vcs-mx 201306编译文件,设置
    发表于 07-20 10:43

    国产FPGA智多晶

    、约束、布局布线、下载编程等。智多晶的芯片使用自主研发的FPGA开发软件“HqFpga”, 完成综合、布局布线、时序分析、配置编程和片内逻辑分析。智多晶的Seal 5000系列FPGA芯片,在性能
    发表于 09-09 11:59

    88e1111 RGMII to SGMII 模式配置不成功,求助!

    config0-config6配置:111 000 111 111 110 110 010修改寄存器27 配置模式位RGMII to SGMII,可是:ifconfig eth0 设置ip会出
    发表于 04-20 10:40

    多晶硅生产流程是什么_单晶硅与多晶硅的区别

    本文已多晶硅为中心,主要介绍多晶硅的技术特征、单晶硅与多晶硅的区别、多晶硅应用价值以及多晶硅行
    发表于 12-18 11:28 ?6.1w次阅读

    多晶硅太阳能板品牌_多晶硅太阳能板价格

    本文开始介绍了什么是多晶硅太阳能板与多晶硅太阳能板的组件结构,其次介绍多晶硅太阳能板五大品牌,最后介绍
    发表于 01-30 16:54 ?8047次阅读

    多晶DDR Controller介绍

    本期主要介绍多晶DDR Controller的常见应用领域、内部结构、各模块功能、配置界面、配置参数等内容。
    的头像 发表于 01-23 10:29 ?783次阅读
    智<b class='flag-5'>多晶</b>DDR Controller<b class='flag-5'>介绍</b>

    深入解读智多晶FIR IP

    在数字信号处理领域,FIR 滤波器凭借其稳定性强、线性相位等优势,被广泛应用于各类信号处理场景。今天,就带大家深入解读西安智多晶微电子有限公司推出的FIR IP
    的头像 发表于 03-20 17:08 ?591次阅读
    深入解读智<b class='flag-5'>多晶</b>FIR <b class='flag-5'>IP</b>

    多晶LPC_Controller IP介绍

    在FPGA设计领域,西安智多晶微电子有限公司推出的LPC_Controller IP正逐渐崭露头角,为工程师们提供了强大的工具,助力他们在数据传输领域大展身手。今天,就让我们一同揭开LPC_Controller IP的神秘面纱,
    的头像 发表于 04-18 11:52 ?881次阅读
    智<b class='flag-5'>多晶</b>LPC_Controller <b class='flag-5'>IP</b><b class='flag-5'>介绍</b>

    多晶VBO_TX IP产品核心亮点

    在当今数字化世界中,视频数据的高速传输对于众多电子设备和应用场景至关重要。智多晶微电子有限公司推出的 VBO_TX IP(基于 V-by-One HS Standard_Ver 1.4 版本协议技术标准)为这一需求提供了一种高性能、低功耗的解决方案。
    的头像 发表于 07-01 09:46 ?270次阅读
    智<b class='flag-5'>多晶</b>VBO_TX <b class='flag-5'>IP</b>产品核心亮点