0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

如何基于Altera Agilex 7 SoC FPGA实现高精度时间同步

英特尔FPGA ? 来源:英特尔FPGA ? 2025-06-07 14:45 ? 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

精确的时间同步是当今无线接入网 (RAN) 性能和稳定性的基石。无论是协作多点 (CoMP) 传输、低时延调度,还是基站间同步,无线基础设施都高度依赖于精确的频率与相位对齐。

过去,无线 RAN 时间同步需通过全球导航卫星系统 (GNSS)、精确时间协议 (PTP) 和同步以太网 (SyncE) 协议来实现。然而,当 GNSS 信号因城市峡谷效应、室内部署、干扰或欺骗攻击而中断时,系统需要切换至保持模式 (holdover),这往往会导致准确性下降、抖动加剧和服务中断等多重问题。

AI 增强型保持模式:

利用机器学习预测时钟漂移

Altera 创新地引入了由 AI 驱动的时间保持,通过采用经过训练的多层感知器 (MLP) 和长短期记忆 (LSTM) 神经网络,可实时识别并预测时钟漂移模式。这些模型可以直接部署于 Agilex 7 SoC FPGA 上,从而可在 GNSS 信号丢失时以更低时延进行调整。 通过基于环境行为学习动态调整数字锁相环 (DPLL),这种方法能够:

在 GNSS 信号中断期间维持稳定的频率同步;

给功耗与维护需求带来高达 90% 的降幅;

根据温度、电压及振荡器老化导致的漂移而进行调整;

为新一代 RAN 部署提供更精准的实时时钟校正。

助力开放与边缘 RAN 提升弹性

这款解决方案基于 MATLAB 开发,通过 Altera 的 FPGA AI 套件、QuartusPrime 软件及 PTP Servo IP 实现,并经过多日漂移模拟验证和环境变量压力测试。即使在非理想部署环境下,也能持续提供稳定的时间同步弹性,非常适合开放 RAN、5G 专网及远程边缘部署等 GNSS 信号无法保障的场景。

FPGAi:精准部署智能技术

随着网络向边缘进一步延伸,时间同步方面的挑战也日益动态多变,FPGAi 让系统架构师能够将智能技术嵌入到硬件中,以实现自主适应。这种 AI 原生同步解决方案很好地体现了可编程逻辑与神经推理如何协同工作,以提升 RAN 可靠性并降低总体拥有成本 (TCO)。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • FPGA
    +关注

    关注

    1646

    文章

    22094

    浏览量

    620570
  • 英特尔
    +关注

    关注

    61

    文章

    10212

    浏览量

    175421
  • Altera
    +关注

    关注

    37

    文章

    808

    浏览量

    156446
  • AI
    AI
    +关注

    关注

    88

    文章

    35722

    浏览量

    282320

原文标题:当 AI 遇见无线 RAN:如何基于 Altera Agilex? 7 SoC FPGA 实现高精度时间同步?

文章出处:【微信号:英特尔FPGA,微信公众号:英特尔FPGA】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    利用英特尔Agilex FPGA应对PQC与CRA挑战

    当下,半导体行业的安全需求正经历深刻演变,后量子密码学(PQC)与 《网络弹性法案》(CRA)成为绕不开的重要议题。跟随本文一起,深入剖析这两大趋势带来的挑战,并详解 Altera Agilex 3、Agilex 5
    的头像 发表于 08-08 17:11 ?624次阅读
    利用英特尔<b class='flag-5'>Agilex</b> <b class='flag-5'>FPGA</b>应对PQC与CRA挑战

    Altera Agilex? 3 FPGASoC FPGA

    Altera Agilex? 3 FPGASoC FPGA Altera/Intel
    的头像 发表于 08-06 11:41 ?533次阅读
    <b class='flag-5'>Altera</b> <b class='flag-5'>Agilex</b>? 3 <b class='flag-5'>FPGA</b>和<b class='flag-5'>SoC</b> <b class='flag-5'>FPGA</b>

    Altera Stratix 10和Agilex 7 FPGA的电源管理及配置问题案例

    本文主要基于 Altera Stratix 10 和 Agilex 7 FPGA 在客户实际应用中遇到的电源管理及配置问题,系统梳理了典型故障案例、解决方案与调试建议。
    的头像 发表于 06-19 15:29 ?1602次阅读
    <b class='flag-5'>Altera</b> Stratix 10和<b class='flag-5'>Agilex</b> <b class='flag-5'>7</b> <b class='flag-5'>FPGA</b>的电源管理及配置问题案例

    时统设备高精度时间同步解决方案:为数字化时代注入精准时间基因

    协同的场景都依赖高精度时间基准。然而,传统时间同步方案存在精度不足、稳定性差、抗干扰能力弱等问题,难以满足现代科技对
    的头像 发表于 06-06 14:04 ?236次阅读

    Altera Agilex 3 FPGASoC产品介绍

    AlteraAgilex 3 FPGASoC 可在不影响性能的前提下显著提高成本效益。其通过出色的 Hyperflex FPGA
    的头像 发表于 06-03 16:40 ?883次阅读
    <b class='flag-5'>Altera</b> <b class='flag-5'>Agilex</b> 3 <b class='flag-5'>FPGA</b>和<b class='flag-5'>SoC</b>产品介绍

    方案分享 | 高精度时间同步技术的实现与应用

    如何通过硬件级PTSS/CTSS技术实现亚微秒级时间同步,支持多传感器数据精准对齐?PSB+QX550方案采用GPS/PPS/本地时钟冗余设计,具备动态容错功能,适用于自动驾驶测试等需要高精度
    的头像 发表于 05-28 09:49 ?1397次阅读
    方案分享 | <b class='flag-5'>高精度</b><b class='flag-5'>时间</b><b class='flag-5'>同步</b>技术的<b class='flag-5'>实现</b>与应用

    Intel-Altera FPGA:通信行业的加速引擎,开启高速互联新时代

    与战略调整收购背景:2015年,英特尔斥资167亿美元收购Altera,意图通过FPGA技术强化AI、边缘计算等新兴领域布局,但收购后未能实现预期协同效应。战略调整:2025年,英特尔宣布以87.5亿
    发表于 04-25 10:19

    Altera Agilex 7 M系列FPGA正式量产出货

    近日,全球 FPGA 创新技术领导者 Altera 宣布, Agilex 7 M 系列 FPGA 正式量产出货,这是现阶段业界领先的集成高带
    的头像 发表于 04-10 11:00 ?730次阅读

    Altera Agilex 5 D系列FPGA的性能和能效

    随着边缘计算领域的迅速发展,许多应用日益依赖于内存技术来实现更高的性能或每瓦性能。AlteraAgilex 5 D 系列 FPGA 可提供一系列经过精心设计的内存选择,助力用户轻
    的头像 发表于 03-27 13:36 ?699次阅读

    康谋方案 | BEV感知技术:多相机数据采集与高精度时间同步方案

    随着自动驾驶技术的快速发展,车辆准确感知周围环境的能力变得至关重要。BEV Camera数据采集方案有效解决了多相机同步采集和高精度时间同步的难题,还提供了灵活的相机参数配置和高效的数
    的头像 发表于 02-06 13:45 ?3571次阅读
    康谋方案 | BEV感知技术:多相机数据采集与<b class='flag-5'>高精度</b><b class='flag-5'>时间</b><b class='flag-5'>同步</b>方案

    基于Agilex 5 FPGA的模块系统介绍

    基于Agilex 5 FPGA的模块系统(SoM)是一种由英特尔的合作伙伴提供的生产就绪型解决方案,专门针对嵌入式应用。采用先进的Agilex 5 FPGA的SoM可以满足边缘应用日益
    的头像 发表于 12-19 17:10 ?827次阅读
    基于<b class='flag-5'>Agilex</b> 5 <b class='flag-5'>FPGA</b>的模块系统介绍

    基于Altera Agilex? 7 400G Ethernet IP 与FPC202芯片控制使用手册

    * (CXL) v1.1 或 400G 以太网连接的设计提供了一个完整的原型开发和参考平台。 使用 Agilex 7 FPGA I 系列 FPGA 开发套件可以: 使用
    发表于 12-12 10:20 ?1211次阅读
    基于<b class='flag-5'>Altera</b> <b class='flag-5'>Agilex</b>? <b class='flag-5'>7</b> 400G Ethernet IP 与FPC202芯片控制使用手册

    将AFE7769DEVM与Hitek Agilex eSOM7 FPGA连接

    电子发烧友网站提供《将AFE7769DEVM与Hitek Agilex eSOM7 FPGA连接.pdf》资料免费下载
    发表于 12-05 13:51 ?0次下载
    将AFE7769DEVM与Hitek <b class='flag-5'>Agilex</b> eSOM<b class='flag-5'>7</b> <b class='flag-5'>FPGA</b>连接

    Altera推出一系列FPGA软、硬件和开发工具

    近期,英特尔子公司Altera推出了一系列FPGA软、硬件和开发工具,使其可编程解决方案更易应用于广泛的用例和市场。Altera在年度开发者大会上公布了下一代能效与成本优化的Agilex
    的头像 发表于 10-12 10:47 ?1081次阅读

    Agilex 7 FPGASoC的基准测试

    与同类FPGA相比,Agilex 7 FPGA可为OpenCores公开发布的设计提供超过一个速度等级的内核性能提升。
    的头像 发表于 08-30 17:07 ?905次阅读
    <b class='flag-5'>Agilex</b> <b class='flag-5'>7</b> <b class='flag-5'>FPGA</b>和<b class='flag-5'>SoC</b>的基准测试