概述
MAX9312/MAX9314是低扭曲、双路1:5差分驱动器,设计用于时钟和数据分配。这些器件接受两路输入。每个输入再生5路差分输出。差分输入经过调整后,可以允许单端输入,只需将片上VBB电源接到一个输入端作为参考电压即可。
MAX9312/MAX9314具有较低的器件到器件扭曲(30ps)和输出到输出扭曲(12ps),尤其适合于通过背板或电路板上的时钟和数据分配。在与差分HSTL和LVPECL信号接口时,这些器件工作在+2.25V至+3.8V的电源范围,能够实现在+2.5V或+3.3V标称电源的系统中,进行高性能的时钟或数据分配。与差分LVECL接口时,这些器件工作在-2.25V至-3.8V的电源范围。
MAX9312的片上VBB参考输出比正电源电压低1.425V。MAX9314提供的片上VBB参考输出比正电源电压低1.32V。
两种器件都提供节省空间的32引脚5mm x 5mm TQFP、5mm x 5mm QFN和工业标准的32引脚7mm x 7mm TQFP封装。
数据表:*附件:MAX9312 MAX9314双路、1比5差分LVPECL LVECL HSTL时钟和数据驱动器技术手册.pdf
应用
- 低抖动数据中继器
- 精密时钟分配
特性
- 工作于+2.25V至+3.8V差分HSTL/LVPECL
- 工作于-2.25V至-3.8V LVECL
- 30ps (典型)器件到器件扭曲
- 12ps (典型)输出至输出扭曲
- 312ps (典型)传输延迟
- 在3GHz下,差分输出300mV
- 为单端输入提供片上基准电压
- 输入开路时,输出为低
- 引脚兼容于MC100LVEP210 (MAX9312)和MC100EP210 (MAX9314)
- 提供微小的QFN封装(比LQFP引脚小70%)
框图
典型操作特性
引脚配置描述
详细说明
MAX9312/MAX9314是低偏斜的双路1:5差分驱动器,专为时钟和数据分配设计。为了与HSTL和LVPECL信号进行接口,这些器件的工作电压范围为+2.25V至+3.8V,能够在具有标称+2.5V或+3.3V电源的系统中实现高性能的时钟或数据分配。对于差分LVECL工作模式,这些器件的工作电压范围为+2.25V至+3.8V。
差分输入可以配置为接受单端输入,MAX9312的工作电压范围约为VCC - VEE = 3.0V至3.8V,MAX9314的工作电压范围约为VCC - VEE = 2.7V至3.8V。这是通过将VBB连接到芯片上的参考电压来实现的,VBB作为参考电压。例如,将VBB连接到CLKA,并将单端输入连接到CLKA,可得到一个非反相单端输入。同样,将VBB连接到CLKA,并将单端输入连接到CLKA,可得到一个反相单端输入。使用VBB时,差分配置的单端输入可以由Vcc和VEE驱动,或者由单端LVPECL/LVECL信号驱动。
当差分输入配置为单端输入(使用VBB)时,MAX9312的近似电源范围是VCC - VEE = 3.0V至3.8V,因为输入的基极电压VEE必须为1.2V或更高,以确保单端输入(反相端)的高电平输入正常工作。VBB必须至少为VEE + 1.2V,因为它构成了输入摆幅的下限。因此,最小值VBB = VEE + 1.2V。
MAX9312的最小VBB输出为VCC - 1.52V,MAX9314的最小VBB输出为VCC - 1.38V。将每个器件的最小值VBB替换为VEE + 1.2V,可得到MAX9312的电源范围为2.725V,MAX9314的电源范围为2.58V。向上取整到标准电源值,可得到MAX9312的单端工作电源范围为VCC - VEE = 3.0V至3.8V,MAX9314的单端工作电源范围为VCC - VEE = 2.7V至3.8V。
使用VBB参考输出时,通过一个0.01μF陶瓷电容将VBB旁路到Vcc。如果不使用VBB参考电压,可以将其悬空。VBB可以吸收或提供0.5mA电流,这足以驱动同一器件上的两个输入。VBB用作同一器件上输入的参考电压。
差分输入的最大幅度为3.0V或Vcc - VEE(取较小值)。此限制也适用于任何参考电压输入与单端输入之间的差值。
差分输入具有偏置电阻,当输入开路时,会将输出驱动为低电平。反相输入(CLKA和CLKB)通过一个75kΩ上拉电阻偏置到Vcc,并通过一个75kΩ下拉电阻偏置到VEE。同相输入(CLKA和CLKB)通过一个75kΩ下拉电阻偏置到VEE。
差分输入电压的高电平和低电平(VHD - VLD)以及差分输入电压(VIH - VIL)不能同时高于VHD。
输出电平以Vcc为参考,根据Vcc电源的电平,被视为LVPECL或LVECL。Vcc连接到地时,输出为LVPECL。VEE连接到地且Vcc连接到负电源时,输出为LVECL。
单端输入至少为VBB ±95mV或差分输入的摆幅至少为95mV时,可将输出切换到直流电气特性表中规定的VOH和VOL电平。
应用信息
电源去耦
用0.1μF和0.01μF的高频表面贴装陶瓷电容将Vcc旁路到VEE,尽可能将电容靠近器件安装,0.1μF电容最靠近器件。使用多个并联过孔,以最小化电感。使用VBB参考输出时,通过一个0.01μF陶瓷电容将VBB旁路到Vcc(如果不使用VBB参考电压,可以将其悬空)。
走线
输入和输出走线特性会影响MAX9312/MAX9314的性能。将每个差分输入或输出连接到50Ω特性阻抗走线。尽量减少过孔数量,以防止阻抗不连续。通过匹配电缆和连接器保持50Ω特性阻抗,以减少反射。通过匹配差分对内走线的电气长度来减少偏移。
输出端接
通过50Ω电阻将输出端接到Vcc - 2V,或者使用等效的戴维南端接。当单端信号取自差分输出时,需同时端接两个输出。例如,如果QA0用作单端输出,则需同时端接QA0和QA0。
-
驱动器
+关注
关注
54文章
8711浏览量
150351 -
时钟
+关注
关注
11文章
1903浏览量
133365 -
差分驱动器
+关注
关注
0文章
65浏览量
15572
发布评论请先 登录
MAX9312,pdf datasheet (Dual 1:
AD9523-1:低抖动时钟发生器,14路LVPECL/LVDS/HSTL输出或29路LVCMOS输出 数据手册

MAX9314ECJ+ - (Maxim Integrated) - 时钟/计时 - 时钟缓冲器,驱动器

MAX9370/MAX9371/MAX9372 LVTTL/TTL至差分LVPECL/PECL转换器技术手册

评论