0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

台积电研发超大封装技术,实现120x120mm布局

微云疏影 ? 来源:综合整理 ? 作者:综合整理 ? 2024-04-28 11:10 ? 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

据悉,台湾半导体制造公司台积电近期公布了其正在研发的新版CoWoS封装技术,此项技术将助力All-in-One的系统级封装(SiP)尺寸扩大至原有的两倍以上,形成面积达120 x 120 mm的超大型封装模块,且功耗可达千瓦级别。

据台积电官方介绍,新版CoWoS封装技术的硅中介层尺寸约为光掩模(Photomask,又称Reticle,约858平方毫米)的3.3倍。

该技术能够容纳逻辑电路、8个HBM3/HBM3E内存堆栈、I/O及其他芯粒(Chiplets),最大封装面积可达2831平方毫米,基板尺寸则为80 x 80 mm。据了解,AMD的Instinct MI300X以及Nvidia的B200均采用了这一技术。

台积电预计将于2026年推出下一代CoWoS_L,届时硅中介层尺寸将进一步扩大到光掩模的5.5倍,可容纳逻辑电路、12个HBM3/HBM3E内存堆栈、I/O及其他芯粒(Chiplets),最大封装面积可达4719平方毫米。

此外,台积电还计划于2027年进一步提升CoWoS封装技术,使硅中介层尺寸超过光掩模的8倍,提供高达6864平方毫米的封装空间,以容纳4个堆叠式集成系统芯片(SoIC),并搭配12个HBM4内存堆栈和额外的I/O芯片。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 半导体
    +关注

    关注

    335

    文章

    29206

    浏览量

    243119
  • 台积电
    +关注

    关注

    44

    文章

    5763

    浏览量

    170686
  • 封装技术
    +关注

    关注

    12

    文章

    587

    浏览量

    68734
  • CoWoS
    +关注

    关注

    0

    文章

    157

    浏览量

    11193
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    加大投资布局 2纳米制程研发取得积极进展

    近期,(TSMC)执行副总经理暨共同营运长秦永沛在一次公开活动中表示,公司的2纳米制程研发进展顺利,未来将进一步推动技术创新与市场需求
    的头像 发表于 05-27 11:18 ?575次阅读
    <b class='flag-5'>台</b><b class='flag-5'>积</b><b class='flag-5'>电</b>加大投资<b class='flag-5'>布局</b> 2纳米制程<b class='flag-5'>研发</b>取得积极进展

    全球芯片产业进入2纳米竞争阶段:率先实现量产!

    随着科技的不断进步,全球芯片产业正在进入一个全新的竞争阶段,2纳米制程技术研发和量产成为了各大芯片制造商的主要目标。近期,、三星、英
    的头像 发表于 03-25 11:25 ?827次阅读
    全球芯片产业进入2纳米竞争阶段:<b class='flag-5'>台</b><b class='flag-5'>积</b><b class='flag-5'>电</b>率先<b class='flag-5'>实现</b>量产!

    加速美国先进制程落地

    进制程技术方面一直处于行业领先地位,此次在美国建设第三厂,无疑将加速其先进制程技术在当地的落地。魏哲家透露,按照后续增建新厂只需十八个
    的头像 发表于 02-14 09:58 ?613次阅读

    AMD或首采COUPE封装技术

    知名分析师郭明錤发布最新报告,指出台在先进封装技术方面取得显著进展。报告显示,
    的头像 发表于 01-24 14:09 ?966次阅读

    扩大先进封装设施,南科等地将增建新厂

    为了满足市场上对先进封装技术的强劲需求,正在加速推进其CoWoS(Chip-on-Wafer-on-Substrate)等先进
    的头像 发表于 01-23 10:18 ?581次阅读

    超大版CoWoS封装技术:重塑高性能计算与AI芯片架构

    一、技术前沿探索:从微小到宏大的CoWoS封装技术演进 在半导体技术的浩瀚星空中,每一次技术的革新都如同星辰般璀璨夺目。去年
    的头像 发表于 01-17 12:23 ?1371次阅读

    先进封装大扩产,CoWoS制程成扩充主力

    的进一步扩充,在先进封装领域的布局正加速推进。 据悉,CoWoS制程是
    的头像 发表于 01-02 14:51 ?739次阅读

    消息称完成CPO与先进封装技术整合,预计明年有望送样

    12月30日,据台湾经济日报消息称,近期完成CPO与半导体先进封装技术整合,其与博通共同开发合作的CPO关键
    的头像 发表于 12-31 11:15 ?573次阅读

    CoWoS封装A1技术介绍

    进步,先进封装行业的未来非常活跃。简要回顾一下,目前有四大类先进封装。 3D = 有源硅堆叠在有源硅上——最著名的形式是利用的 SoI
    的头像 发表于 12-21 15:33 ?2892次阅读
    <b class='flag-5'>台</b><b class='flag-5'>积</b><b class='flag-5'>电</b>CoWoS<b class='flag-5'>封装</b>A1<b class='flag-5'>技术</b>介绍

    日本晶圆厂年底量产,AI芯片明年或仍短缺

    在日本熊本县的晶圆厂自建设以来就备受关注。此次量产计划的实现,不仅体现了
    的头像 发表于 12-17 10:50 ?811次阅读

    推出“超大版”CoWoS封装,达9个掩模尺寸

    圆上芯片)封装技术,该技术将提供高达9个掩模尺寸的中介层尺寸和12个HBM4内存堆栈。新的封装方法将解决性能要求最高的应用,并让AI(人工智能)和HPC(高性能计算)芯片设计人员能够构
    的头像 发表于 12-03 09:27 ?660次阅读

    计划2027年推出超大版CoWoS封装

    在11月的欧洲开放创新平台(OIP)论坛上,宣布了一项重要的技术进展。据透露,该公司有望在2027年推出超大版本的CoWoS(晶圆上芯
    的头像 发表于 12-02 10:20 ?651次阅读

    加速改造群创台南厂为CoWoS封装

    据业内人士透露,正加速将一座工厂改造成先进的CoWoS封装厂,以满足英伟达对高端封装技术
    的头像 发表于 10-14 16:12 ?791次阅读

    CoWoS产能将提升4倍

    在近日于台湾举行的SEMICON Taiwan 2024国际半导体展会上,展示了其在先进封装技术领域的雄心壮志。据
    的头像 发表于 09-06 17:20 ?1100次阅读

    加速硅光子技术研发,瞄准未来市场蓝海

    中国台湾半导体巨头正携手全球顶尖芯片设计商及供应商,全力推进下一代硅光子技术研发进程,目标直指未来三到五年内的商业化投产。这一雄心勃
    的头像 发表于 09-05 16:59 ?1022次阅读