0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

英诺达发布DFT静态验证工具

英诺达EnnoCAD ? 来源:英诺达EnnoCAD ? 2023-09-13 09:05 ? 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

英诺达发布了自主研发的静态验证EDA工具EnAltius?昂屹? DFT Checker,该工具可以在设计的早期阶段发现与DFT相关的问题或设计缺陷。

(2023年9月13日,四川成都)英诺达(成都)电子科技有限公司发布了自主研发的静态验证EDA工具EnAltius?昂屹? DFT Checker,该工具可以在设计的早期阶段发现与DFT相关的问题或设计缺陷

随着芯片规模和复杂度的提升,芯片各种逻辑和电气功能验证的要求越来越高,多种RTL编码风格、以及存在于电路设计中的结构性和功能性问题更容易成为设计上的缺陷,导致设计不断修改,甚至造成流片失败的风险。此外,设计重用性和IP的高集成度对模块设计在正确性和一致性方面提出了更严格的要求,以提高IP集成的可靠性和成功率。

上述芯片设计的挑战可以通过传统的基于仿真的动态验证工具和技术得到一定程度的解决,然而,现代的SoC设计需要强大的静态验证技术作为补充,以缩短设计时间并提高首次流片的成功率。更为难得的是这种技术可在设计的早期阶段发现设计缺陷,从而避免设计团队大量无效时间和精力的投入。

英诺达是国内第一家专注于开发IC设计代码分析和规则检查为基础的静态验证工具的EDA企业,可提供全面的用于分析、查错和修复的EDA解决方案,可在设计的早期阶段(RTL阶段或逻辑综合阶段)对结构性、功能性和电气性等电路问题进行深入的分析。继EnFortius?凝锋?系列两款低功耗静态验证工具发布之后,英诺达此次发布的昂屹?DFT Checker静态检查工具,可以对RTL或网表设计进行结构性和功能性分析,在设计早期阶段提高IC设计的质量。

DFT(可测试性设计,Design-For-Test)是设计收敛的关键一环,通过在设计上增加逻辑,使芯片的测试更高效和更容易,此外,还可以提高良品率、降低成本。因此,确保芯片设计符合DFT设计规则,提高测试覆盖率是所有设计团队都要面对和解决的问题。当前,DFT测试覆盖率通常要求达到99%以上,因为任何漏掉的测试向量都可能导致芯片在实际应用中出现故障。而在设计后期增加DFT逻辑会对性能、功耗和面积产生较大影响,会导致设计迭代甚至重新设计。所以,在设计的早期阶段提高代码的质量至关重要。

昂屹?DFT Checker基于英诺达首款EDA工具凝锋? LPC的底层架构和先进算法,该款工具可提供早期RTL可测试性分析功能,同时也支持传统的基于网表的流程。除了对可测试性问题的早期分析之外,该工具还可以缩短完成DFT设计的时间,并确保设计在可测试性部分达到交付标准

该款工具涵盖了全面的结构、功能和电路规则检查,可有效提高测试覆盖率。基于先进的SoC设计规则和方法学,昂屹?DFT Checker可验证芯片在不同模式下所有连线的正确性、完整性和集成性。此外,为了提高设计效率,该工具提供以目标为导向的报错信息,帮助设计师快速过滤、定位和调试设计上的问题。对此,益昂半导体副总范学锋表示:“DFT设计是IC设计不可缺少的一环,英诺达DFT Checker可以帮助设计师在设计的早期阶段发现并更正对DFT不友好的设计,使得后期的DFT综合与实现更快速收敛,从而提高设计效率。”

英诺达副总经理熊文表示:“在IC设计早期应用静态验证工具可以帮助IC工程师进行高效的设计验证及关键性的优化,英诺达已发布了两款低功耗领域的静态验证工具,在超大规模电路设计上可以快速完成低功耗设计的检查及功耗的分析与验证。除低功耗设计领域之外,静态验证可应用的领域还有很多,昂屹?DFT Checker就是我们的又一突破创新产品。英诺达将把握这一优势,不断开拓,继续为国产EDA静态验证工具补齐短板,为IC工程师的设计效率和芯片良率保驾护航。”







审核编辑:刘清

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • LPC
    LPC
    +关注

    关注

    8

    文章

    137

    浏览量

    78457
  • IC设计
    +关注

    关注

    38

    文章

    1362

    浏览量

    105952
  • EDA工具
    +关注

    关注

    4

    文章

    273

    浏览量

    32946
  • SoC设计
    +关注

    关注

    1

    文章

    151

    浏览量

    19205
  • DFT
    DFT
    +关注

    关注

    2

    文章

    235

    浏览量

    23446

原文标题:英诺达发布DFT静态验证工具,提高IC设计质量及可靠性

文章出处:【微信号:gh_387c27f737c1,微信公众号:英诺达EnnoCAD】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    2025技术巡回研讨会圆满结束

    继成都首站成功举办后,2025年“左移赋能,功耗突围”技术巡回研讨会于7月22日、24日在北京和上海相继举行。本次巡回研讨会聚焦低功耗设计与静态
    的头像 发表于 07-30 14:50 ?237次阅读

    EDA专题技术研讨会成都站圆满收官

    近日,的EDA专题技术研讨会在成都“芯火”双创基地成功举办,吸引了来自芯片设计企业、科研院所及产业链上下游的三十余家单位参会,共同探索国产EDA工具在芯片设计关键领域的创新突破与
    的头像 发表于 07-21 10:38 ?355次阅读

    推出EnCitius曜奇SVS Cloud公有云服务

    近日,正式推出EnCitius曜奇SVS Cloud公有云服务,该服务将于6月初正式上线,目前,平台注册渠道已火热开启,诚邀设计团队申请注册,享限时特惠。作为专为中小型芯片设计量身打造的硬件
    的头像 发表于 05-27 18:24 ?592次阅读
    <b class='flag-5'>英</b><b class='flag-5'>诺</b><b class='flag-5'>达</b>推出EnCitius曜奇SVS Cloud公有云服务

    本土EDA企业亮相DVcon China 2025

    在上周刚刚结束的DVcon China会议上,本土EDA企业携其EnAltius昂屹 CDC(ECDC)跨域检查工具亮相,并发表主题演讲《Enhancing CDC tool
    的头像 发表于 04-24 09:17 ?565次阅读

    推出RTL功耗优化工具

    (成都)电子科技有限公司隆重推出芯片设计早期RTL级功耗优化工具—EnFortius RTL Power Explorer(ERPE),该工具
    的头像 发表于 03-20 17:06 ?616次阅读

    邀您相约2025中国RISC-V生态大会

    2月27日至28日,2025中国RISC-V生态大会将在北京隆重举行,将出席此次会议并在“高性能计算分论坛”发表主题演讲,深入探讨RISC-V芯片设计中的关键技术挑战,分享
    的头像 发表于 02-19 11:41 ?861次阅读

    入选2024年四川省新经济企业100强

    近日,四川省工业和信息化研究院研究发布了“2024年四川省新经济企业100强榜单”。(成都)电子科技有限公司凭借在电子设计自动化(EDA)领域的开拓创新和快速发展,成功入选该榜单
    的头像 发表于 01-24 10:54 ?816次阅读

    为本土客户提供优质EDA解决方案

    (成都)电子科技有限公司成立于2020年,是一家由行业顶尖资深人士创立的本土EDA企业,公司坚持以客户需求为导向,帮助客户实现价值最大化,为中国半导体产业提供卓越的EDA解决方案。
    的头像 发表于 01-07 11:13 ?822次阅读

    发布全新静态验证产品,提升芯片设计效率

    (成都)电子科技有限公司近日正式推出了两款全新的静态验证EDA工具——EnAltius?C
    的头像 发表于 12-24 16:53 ?816次阅读

    DFT在信号处理中的应用 DFT与FFT的区别

    DFT在信号处理中的应用 离散傅里叶变换(Discrete Fourier Transform,DFT)是信号处理中一个非常重要的工具。它允许我们将信号从时域转换到频域,从而分析信号的频率成分。以下
    的头像 发表于 12-20 09:13 ?3247次阅读

    携两款静态验证EDA工具亮相ICCAD-Expo 2024

    携最新发布的两款静态验证EDA工具亮相ICCAD,
    的头像 发表于 12-17 16:24 ?1059次阅读

    推出两款全新静态验证EDA工具

    (2024年12月5日,四川成都)(成都)电子科技有限公司隆重推出两款全新的静态验证EDA工具
    的头像 发表于 12-05 10:13 ?1143次阅读
    <b class='flag-5'>英</b><b class='flag-5'>诺</b><b class='flag-5'>达</b>推出两款全新<b class='flag-5'>静态</b><b class='flag-5'>验证</b>EDA<b class='flag-5'>工具</b>

    受邀参加IIC Shenzhen 2024

    近日,国际集成电路展览会暨研讨会(IIC Shenzhen)在深圳成功举办,受邀参加并发表了演讲。
    的头像 发表于 11-08 16:46 ?871次阅读

    与清华大学携手,共促国产EDA进步

    10月30日,达官方微信发布消息称,与清华大学近期展开合作,共同深化产学研融合。此次合
    的头像 发表于 10-31 14:15 ?1075次阅读

    低功耗设计研讨会圆满结束

    日前,在深圳成功举办了《低功耗设计挑战与应用》研讨会,为继上海站和武汉站之后的巡回研讨会画上圆满的句号。三地的研讨会吸引了来自企业和高校的工程师、设计人员、学者和技术爱好者,众多与会者纷纷表示出对低功耗设计及国产EDA
    的头像 发表于 09-03 10:17 ?818次阅读