0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

从设计到制造,Chiplet何以成为高性能芯片设计的首选

E4Life ? 来源:电子发烧友网 ? 作者:周凯扬 ? 2023-08-11 01:26 ? 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

电子发烧友网报道(文/周凯扬)随着摩尔定律的失效或者说减弱已成定数,除了稳步发展半导体制造工艺外,半导体产业还涌现了不少继续提高性能的方法,比如Chiplet技术。该技术将复杂的SoC芯片设计分解成模块化的小芯片单元,再通过die-to-die(D2D)技术将其封装在一起。

如此一来设计更高效的重复利用成为现实,借助Chiplet设计芯片的厂商们不仅降低了成本,也极大加快了产品上市周期,更可以改善大型单片SoC的良率。当下Chiplet无论是从设计还是制造,以及标准化上都拥有了较为成熟的生态,从这些生态中我们也可以看出为何越来越多的SoC选择Chiplet设计。

EDA与IP

要说Chiplet生态除了造福下游一众初创半导体企业外,也带动了EDA与IP厂商的创新和发展,甚至说他们是直接受益人也不为过。从IP厂商来说的话,目前被Chiplet生态中利用最多的莫过于接口IP的Chiplet,比如新思等IP厂商的产品。同时,类似以太网等接口IP往往无需用到最先进的工艺,很适合用于节省芯片整体成本。

wKgaomTUu3SAfAclAAHLsU_uXUg656.png
Designware多Die系统解决方案 / 新思


像Blue Cheetah这样的IP厂商,也推出了为Chiplet定制的D2D互联IP方案BlueLynx,支持到5nm、7nm、12nm和16nm的工艺节点,且不少Tier1和初创企业都将该方案用于其数据中心、网络和AI芯片中。

至于相关通用计算类IP在公开Chiplet化的进度上仍较为落后,毕竟这类IP往往是各大厂商最强竞争力的体现。拥有足够优秀IP的厂商往往会选择自研产品,而不是拿出来供市场公开重复利用。但RISC-V架构下的IP厂商倒是对此更加开放,而Arm也有心将其用于特定的应用中去,比如服务器CPU

而EDA厂商目前对Chiplet生态的参与度也相当高,包括新思、Cadence这些本身就有IP业务的厂商在内,本身就有着全流程的EDA工具,自然也都早早参与到Chiplet生态的建设中来。与此同时,多个Chiplet设计的分层测试、诊断维护以及全面检测功能也属于EDA厂商的重心,毕竟这对于制造难易程度和长期系统可靠性来说至关重要。

而国产EDA厂商在Chiplet设计上的进度就有些慢了,目前绝大多数国产EDA厂商并没有提供Chiplet对应的方案,已知开始Chiplet相关技术研发的公司包括华大九天、合见工软等厂商,考虑到国内EDA厂商对这类先进封装方案的研究尚处于开始阶段,也需要更多的时间积累才有概率赶上国际大厂。

制造与封装

同样在半导体制造端,绝大多数厂商都已经开启了Chiplet的进程,出货量也在逐渐上升,对于他们来说对Chiplet的支持反而会给他们带来更多的订单。以台积电为例,Chiplet对于他们来说就是一个与3D堆叠技术完美结合的方案。

为此,台积电于去年在其OIP合作伙伴生态下,成立了新的3DFabric联盟,拉拢EDA/IP、DCA/VCA、内存、OAST、基板与测试厂商,一同推进Chiplet生态的发展。像AMD这样的厂商,早就和台积电合作打造了基于3D Chiplet技术的CPU和APU产品。

wKgaomTUu4WANmzyAAadX2c8ovY459.png
3DFabric联盟 / 台积电


除了3DFabric的3D堆叠和先进封装技术外,台积电还和EDA厂商合作打造了3Dblox这一标准,用于统一设计工具的工作流,让客户在台积电的平台上进行3D Chiplet IC设计时,拥有更高的灵活度和易用性。

与此同时,Chiplet为封装厂商创造了更多的机会,即便是初创企业也都有机会参与到最先进的半导体制造流程中来。今年年初,长电科技宣布其XDFOI Chiplet高密度多维异构集成系列工艺已经进入稳定量产阶段,且同步实现国际客户4nm节点的多芯片系统集成封装产品出货,最大可实现1500mm2的系统级封装面积。

据长电科技公布的数据,其XDFOI Chiplet技术可以实现50μm以内的中介层厚度,40μm的微凸点中心距,可以供客户在更小的单位面积内实现各种高密度工艺的集成,从而做到更小的封装尺寸。至于国际客户的4nm封装订单,则很有可能是来自某个高性能AI芯片。

再以周秀文、戴伟立夫妇二人和前长电科技执行副总裁韩丙濬2021年成立的Silicon Box为例。这家新加坡初创公司在近期宣布,他们耗资20亿美元在本地建立的先进半导体封装厂正式开放,主打解决Chiplet互联技术面临的挑战。

三大创始人的背景则足以证明了Chiplet的潜力,更何况周秀文早前就提出过Mochi这种模块化芯片架构的方案。且据CEO韩丙濬称,早在工厂尚未完工之前,客户就已经开始排队了。Silicon Box表示新封装厂的成立加上其专有的次5μm级互联技术,将帮助AI、数据中心和电动汽车等领域的客户实现更快的芯片上市周期,同时保证他们的IP安全性。

目前已知公开有合作意向的客户就包括了RISC-V AI芯片初创企业Tenstorrent,其两大高层Jim Keller和Raja Koduri都在近期参观了Silicon Box的新封装厂。从Tenstorrent的产品路线图来看,后续AI芯片中的Chiplet封装很可能会交由Silicon Box完成。

联盟与规范

当然了,作为力求席卷行业的一个技术,即便是不开源,也需要有一定的标准规范,比如上文中台积电联合EDA厂商推出的3Dblox。同时也需要行业个体和组织共同推动,比如UCIe联盟。UCIe联盟作为成立尚不足两年的Chiplet标准联盟,已经吸引了一大批巨头和初创企业的加入。

wKgZomTUu5GAOmgDAAKp8EzPgvY384.jpg
UCIe协议栈 / UCIe联盟


在第一版UCIe 1.0规范中,联盟定义了die-to-die I/O的物理层和协议,同时还有利用另外两大行业标准PCIe和CXL的软件栈模型。不过第一版仅仅只针对的是2D和2.5D的芯片封装,并没有对一些3D die-to-die 技术提供定义,毕竟这类3D封装技术还是仅限于部分先进制造厂商,且技术路线各有不同,但UCIe联盟仍在进行相关的努力。

不过即便是只有2D和2.5D封装,UCIe也展现出了可观的带宽性能,根据今年ISC2023上公布的数据,2D封装下的Chiplet可以实现4通道73GB/s的带宽,而2.5D封装下的Chiplet可以实现32通道630GB/s的带宽。这样的密度意味着其能效要远远大于标准的PCIe 5.0板载连接。

近日,UCIe联盟也终于发布了1.1版本的新规范,为Chiplet生态系统又带来了一些改进,尤其是针对汽车行业。比如预测性失效分析和健康度检测等,都是汽车这类高可靠性应用中的关键特性。同时,1.1版本还引入了新的凸点图降低了封装成本。相信随着UCIe规范的发展,以及越来越多的公司加入这一联盟,过去的共享IP池也能逐渐变为未来的共享Chiplet池。

写在最后

即便Chiplet技术对于整个行业来说,是又一次设计效率的蜕变,但我们也需要提防设计创新思维的僵化。未来基于第三方Chiplet打造的芯片会越来越多,却很有可能依然打着“完全自研”的旗号。Chiplet的存在无疑让设计公司对可靠IP的选择变得更加灵活,避免了重复造轮子的问题,即便如此,我们还是应该避免设计同质化的问题,这样对于市场多样性和创新发展来说,也能起到更大的推进作用。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • chiplet
    +关注

    关注

    6

    文章

    461

    浏览量

    13036
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    技术封锁自主创新:Chiplet封装的破局之路

    产业格局角度分析Chiplet技术的战略意义,华芯邦如何通过技术积累推动中国“跟跑”“领跑”。
    的头像 发表于 05-06 14:42 ?360次阅读

    浅谈Chiplet与先进封装

    随着半导体行业的技术进步,尤其是摩尔定律的放缓,芯片设计和制造商们逐渐转向了更为灵活的解决方案,其中“Chiplet”和“先进封装”成为了热门的概念。
    的头像 发表于 04-14 11:35 ?603次阅读
    浅谈<b class='flag-5'>Chiplet</b>与先进封装

    焊锡膏3D堆叠:材料创新如何重塑芯片性能规则?

    在摩尔定律逼近物理极限的当下,先进封装技术正成为半导体行业突破性能瓶颈的关键路径。以系统级封装(SiP)、晶圆级封装(WLP)、3D堆叠、Chiplet异构集成为代表的颠覆性方案,正重
    的头像 发表于 04-10 14:36 ?608次阅读
    <b class='flag-5'>从</b>焊锡膏<b class='flag-5'>到</b>3D堆叠:材料创新如何重塑<b class='flag-5'>芯片</b><b class='flag-5'>性能</b>规则?

    ESP32-C3FH4:高性能物联网芯片的卓越之选,智能门锁安防等应用

    防护,满足物联网设备安全需求 低功耗设计:多种省电模式延长电池设备使用寿命 ESP32-C3FH4以其出色的性能参数和广泛的应用适应性,正成为物联网设备开发者的首选芯片方案。无论是
    发表于 04-03 11:41

    深入解析硅基光子芯片制造流程,揭秘科技奇迹!

    特性,在高速通信、高性能计算、数据中心等领域展现出巨大的应用潜力。本文将深入探讨硅基光子芯片制造技术,其发展背景、技术原理、制造流程
    的头像 发表于 03-19 11:00 ?1220次阅读
    深入解析硅基光子<b class='flag-5'>芯片</b><b class='flag-5'>制造</b>流程,揭秘科技奇迹!

    风华电容的性价比:如何成为国产替代的首选

    的性价比,正逐步成为国产替代的首选。 一、风华电容的性价比优势 性价比是消费者在选择产品时最为关注的因素之一。风华电容之所以能够在国产替代中脱颖而出,很大程度上得益于其卓越的性价比。 高质量与高性能 :风华电容采
    的头像 发表于 02-14 15:37 ?558次阅读
    风华电容的性价比:如何<b class='flag-5'>成为</b>国产替代的<b class='flag-5'>首选</b>?

    解锁Chiplet潜力:封装技术是关键

    的关键钥匙。 Chiplet: 超大规模芯片突破的关键策略 面对全球范围内计算需求的爆炸性增长,高性能芯片市场正以前所未有的速度持续扩张。在这一背景下,
    的头像 发表于 01-05 10:18 ?1027次阅读
    解锁<b class='flag-5'>Chiplet</b>潜力:封装技术是关键

    高性能KPC354x国产光电耦合器:适用于现代应用

    KPC354x国产光电耦合器是一种多功能高效组件,旨在为复杂的电子系统提供可靠的电气隔离和信号传输。其坚固的设计加上高性能规格使其成为工业自动化通信系统和消费电子产品等应用的重要组
    的头像 发表于 12-20 16:39 ?685次阅读
    <b class='flag-5'>高性能</b>KPC354x国产光电耦合器:适用于现代应用

    Chiplet或改变半导体设计和制造

    在快速发展的半导体领域,小芯片技术正在成为一种开创性的方法,解决传统单片系统级芯片(SoC)设计面临的许多挑战。随着摩尔定律的放缓,半导体行业正在寻求创新的解决方案,以提高性能和功能,
    的头像 发表于 12-05 10:03 ?649次阅读
    <b class='flag-5'>Chiplet</b>或改变半导体设计和<b class='flag-5'>制造</b>

    Chiplet技术有哪些优势

    Chiplet技术,就像用乐高积木拼搭玩具一样,将芯片的不同功能模块,例如CPU、GPU、内存等,分别制造成独立的小芯片
    的头像 发表于 11-27 15:53 ?1189次阅读

    Chiplet将彻底改变半导体设计和制造

    本文由半导体产业纵横(ID:ICVIEWS)编译自IDTechEx全球Chiplet市场正在经历显著增长,预计2035年将达到4110亿美元。 在快速发展的半导体领域,小芯片技术正在成为
    的头像 发表于 11-25 09:50 ?430次阅读
    <b class='flag-5'>Chiplet</b>将彻底改变半导体设计和<b class='flag-5'>制造</b>

    BGA芯片的封装类型 BGA芯片与其他封装形式的比较

    在现代电子制造领域,封装技术是连接芯片与外部电路的关键。BGA封装因其高密度、高性能和可靠性而成为许多高性能应用的
    的头像 发表于 11-23 11:40 ?3799次阅读

    IMEC组建汽车Chiplet联盟

    应对现代汽车对高性能计算和高安全性日益增长的需求。 Chiplet是一种可以像积木一样组合起来,形成复杂计算系统的模块化芯片
    的头像 发表于 10-15 13:36 ?685次阅读
    IMEC组建汽车<b class='flag-5'>Chiplet</b>联盟

    名单公布!【书籍评测活动NO.43】 算力芯片 | 高性能 CPU/GPU/NPU 微架构分析

    社会资源和资本力量关注算力芯片的发展,希望我们的国家能够更独立自主地设计制造高性能算力芯片。 内容简介: 本书介绍了超级计算机算力和AI算力的异同,
    发表于 09-02 10:09

    突破与解耦:Chiplet技术让AMD实现高性能计算与服务器领域复兴

    ?改变企业命运的前沿技术? 本期Kiwi Talks 将讲述Chiplet技术是如何改变了一家企业的命运并逐步实现在高性能计算与数据中心领域的复兴。 当我们勇于承担可控的风险、积极寻求改变世界
    的头像 发表于 08-21 18:33 ?2802次阅读
    突破与解耦:<b class='flag-5'>Chiplet</b>技术让AMD实现<b class='flag-5'>高性能</b>计算与服务器领域复兴