0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

Cadence发布基于Integrity 3D-IC平台的新设计流程,以支持TSMC 3Dblox?标准

Cadence楷登 ? 来源:Cadence楷登 ? 2023-05-09 09:42 ? 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

内容提要

1Cadence Integrity 3D-IC 平台是一个完整的解决方案,已通过所有最新 TSMC 3DFabric产品的认证,结合了系统规划、封装和系统级分析功能,提供无缝的设计创建和签核流程

2流程经过精细调整,支持 3Dblox,能加速复杂系统的 3D 前端设计分区

3Cadence 和 TSMC 的技术有助于提高 3D-IC 的设计质量,加快周转时间。3D-IC 常被应用于 5GAI、超大规模计算、物联网手机领域

楷登电子(美国 Cadence 公司,NASDAQ:CDNS)近日宣布推出基于 CadenceIntegrity3D-IC 平台的新设计流程,以支持 TSMC 3Dblox标准。TSMC 3Dblox 标准适用于在复杂系统中实现 3D 前端设计分区。通过此次最新合作,Cadence 流程优化了所有 TSMC 最新 3DFabric供需目录上的产品,包括集成扇出(InFO)、基板上晶圆上芯片(CoWoS)和系统整合芯片(TSMC-SoIC)技术。利用这些设计流程,客户能够加速先进的多芯片封装设计开发,以应对面向新兴的 5G、AI、手机、超大规模计算和物联网应用。

Cadence Integrity 3D-IC 平台结合了系统规划、封装和系统级分析功能,是一个完整的解决方案,且经过了 TSMC 3DFabric 和 3Dblox 1.5 规格认证。基于该平台的流程包含了一些新的功能,如 3D 布通率驱动的 bump 分配和分级 bump 资源规划。

Integrity 3D-IC 平台本身就支持 3Dblox,3Dblox 为 Cadence 系统分析工具提供了一个无缝接口,通过 Cadence VoltusIC Power Integrity Solution 和 CelsiusThermal Solver 系统分析工具进行早期电源供电网络(PDN)和热分析,通过 Cadence QuantusExtraction Solution 和 TempusTiming Signoff Solution 提供提取和静态时序分析,并通过 Cadence PegasusVerification System 提供系统级电路布局验证(LVS)检查。

“3D-IC 技术是满足下一代 HPC 和手机应用在性能、物理尺寸和功耗要求上的关键,”TSMC 设计基础设施管理部门负责人 Dan Kochpatcharin表示,“通过继续与 Cadence 合作,我们的客户能利用全面的 3DFabric 技术和支持 3Dblox 标准的 Cadence 流程,可以显著提高 3D-IC 设计的生产力并加快产品上市。”

“基于 Integrity 3D-IC 平台的 Cadence 流程集合了客户进行 3D-IC 设置所需的一切,让其可以快速使用 TSMC 最新的 3DFabric 技术设计领先的 3D-IC,”Cadence 公司资深副总裁兼数字和签核事业部总经理 Chin-Chi Teng 博士说,“通过与 TSMC 的广泛合作,我们正在共同解决客户经常面临的 3D-IC 设计挑战,帮助他们进入把创新设计引入生活的加速通道。”

Cadence Integrity 3D-IC 平台,包括 Allegro X 封装技术,是公司更广泛的 3D-IC 产品系列中的一员,与Cadence 智能系统设计(Intelligent System Design)战略保持一致,助力实现卓越的系统级芯片(SoC)设计。Cadence 参考流程和教程可在 TSMC Online 上获取。

关于 Cadence

Cadence 是电子系统设计领域的关键领导者,拥有超过 30 年的计算软件专业积累。基于公司的智能系统设计战略,Cadence 致力于提供软件、硬件和 IP 产品,助力电子设计概念成为现实。Cadence 的客户遍布全球,皆为最具创新能力的企业,他们向超大规模计算、5G 通讯、汽车、移动设备、航空、消费电子、工业和医疗等最具活力的应用市场交付从芯片、电路板到完整系统的卓越电子产品。Cadence 已连续九年名列美国财富杂志评选的 100 家最适合工作的公司。

审核编辑:汤梓红

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    460

    文章

    52625

    浏览量

    442849
  • IC
    IC
    +关注

    关注

    36

    文章

    6137

    浏览量

    180022
  • Cadence
    +关注

    关注

    67

    文章

    978

    浏览量

    144615
  • Integrity
    +关注

    关注

    0

    文章

    5

    浏览量

    7861

原文标题:Cadence 发布基于 Integrity 3D-IC 平台的新设计流程,以支持 TSMC 3Dblox? 标准

文章出处:【微信号:gh_fca7f1c2678a,微信公众号:Cadence楷登】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    上海立芯亮相第五届RISC-V中国峰会

    上海立芯软件科技有限公司的四款核心产品——LeCompiler(数字设计全流程平台)、LePI(电源完整性平台)、LePV(物理验证与签核平台)及Le
    的头像 发表于 07-26 10:42 ?440次阅读

    Cadence Integrity 3D-IC平台解决AI算力困局

    从日常生活中的语音助手和自动驾驶,到工业上的全自动工厂和 AI 辅助设计,人工智能技术正在为我们的世界带来革命性的变化。在人工智能的应用中,无论是文字、语音、还是视频,都需要被转化为一串串的基本的数据单元,以供 AI 处理器识别并进行运算处理。这些单元被称之为 token。
    的头像 发表于 07-25 14:07 ?339次阅读

    CADENAS 解决方案的标准化名称:3Dfindit

    高质量数字 Twins 提高客户流程效率的制造商。除了为用户提供更多服务外,零部件制造商还可以通过最大的工程师、设计师和专业规划人员网络之一来推销其产品组合,从而从中获益。中央工程平台 3
    发表于 06-23 15:23

    西门子利用AI来缩小行业的IC验证生产率差距

    工智能相结合,突破了集成电路(IC)验证流程的极限,提高了工程团队的生产效率。 Questa One提供更快的引擎,使工程师的工作速度更快,所需的工作负载更少,能够支持从IP到系统级芯片(SoC)再到系统的最大型、最复杂的设计,
    的头像 发表于 05-27 14:34 ?242次阅读

    Cadence携手台积公司,推出经过其A16和N2P工艺技术认证的设计解决方案,推动 AI 和 3D-IC芯片设计发展

    :CDNS)近日宣布进一步深化与台积公司的长期合作,利用经过认证的设计流程、经过硅验证的 IP 和持续的技术协作,加速 3D-IC 和先进节点技术的芯片开发进程。作为台积公司 N2P、N5 和 N3 工艺节点
    的头像 发表于 05-23 16:40 ?1066次阅读

    Cadence荣获2025中国IC设计成就奖之年度卓越表现EDA公司

    近日,由全球电子技术领域知名媒体集团 ASPENCORE 主办的“2025 中国 IC 领袖峰会暨中国 IC 设计成就奖颁奖典礼”在上海举行。Cadence 楷登电子再次荣获中国 IC
    的头像 发表于 03-31 13:59 ?495次阅读

    KW3-24D24E3R3 KW3-24D24E3R3

    电子发烧友网为你提供AIPULNION(AIPULNION)KW3-24D24E3R3相关产品参数、数据手册,更有KW3-24D24E3R3的引脚图、接线图、封装手册、中文资料、英文资料,KW3-24D24E3R3真值表,KW
    发表于 03-20 18:33
    KW<b class='flag-5'>3-24D24E3R3</b> KW<b class='flag-5'>3-24D24E3R3</b>

    KW3-24D24ER3 KW3-24D24ER3

    电子发烧友网为你提供AIPULNION(AIPULNION)KW3-24D24ER3相关产品参数、数据手册,更有KW3-24D24ER3的引脚图、接线图、封装手册、中文资料、英文资料,KW3-24D24ER3真值表,KW
    发表于 03-20 18:32
    KW<b class='flag-5'>3-24D24ER3</b> KW<b class='flag-5'>3-24D24ER3</b>

    西门子Innovator3D IC平台荣获3D InCites技术赋能奖

    此前,2025年33日至6日,第二十一届年度设备封装会议(Annual Device Packaging Conference,简称DPC 2025)在美国亚利桑那州凤凰城成功举办。会上,西门子 Innovator3D
    的头像 发表于 03-11 14:11 ?845次阅读
    西门子Innovator<b class='flag-5'>3D</b> <b class='flag-5'>IC</b><b class='flag-5'>平台</b>荣获<b class='flag-5'>3D</b> InCites技术赋能奖

    基于TSV的3D-IC关键集成技术

    3D-IC通过采用TSV(Through-Silicon Via,硅通孔)技术,实现了不同层芯片之间的垂直互连。这种设计显著提升了系统集成度,同时有效地缩短了互连线的长度。这样的改进不仅降低了信号传输的延时,还减少了功耗,从而全面提升了系统的整体性能。
    的头像 发表于 02-21 15:57 ?1404次阅读
    基于TSV的<b class='flag-5'>3D-IC</b>关键集成技术

    Cadence宣布收购Secure-IC

    近日, 楷登电子(美国 Cadence 公司,NASDAQ:CDNS)近日宣布已就收购领先嵌入式安全 IP 平台提供商 Secure-IC 达成最终协议。Secure-IC 的优秀人才
    的头像 发表于 01-24 09:18 ?973次阅读

    2.5D3D封装技术介绍

    整合更多功能和提高性能是推动先进封装技术的驱动,如2.5D3D封装。 2.5D/3D封装允许IC垂直集成。传统的flip-chip要求每个
    的头像 发表于 01-14 10:41 ?1691次阅读
    2.5<b class='flag-5'>D</b>和<b class='flag-5'>3D</b>封装技术介绍

    Cadence推出Palladium Z3与Protium X3系统

    楷登电子(Cadence)公司近日宣布,正式推出新一代Cadence? Palladium? Z3 Emulation和Protium? X3 FPGA原型验证系统。这一组合标志着数字
    的头像 发表于 01-07 13:48 ?1144次阅读

    Cadence与Samsung Foundry开展广泛合作

    (GAA)节点上 AI 和 3D-IC 半导体的设计速度。Cadence 与 Samsung 的持续合作大大推进了业界要求最苛刻应用中的系统和半导体开发,如人工智能、汽车、航空航天、超大规模计算和移动应用。
    的头像 发表于 08-29 09:24 ?982次阅读

    剖析 Chiplet 时代的布局规划演进

    来源:芝能芯芯 半导体行业的不断进步和技术的发展,3D-IC(三维集成电路)和异构芯片设计已成为提高性能的关键途径。然而,这种技术进步伴随着一系列新的挑战,尤其是在热管理和布局规划方面。 我们探讨
    的头像 发表于 08-06 16:37 ?780次阅读
    剖析 Chiplet 时代的布局规划演进