0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

Cadence定制设计迁移流程加快台积电N3E和N2工艺技术的采用速度

Cadence楷登 ? 来源:Cadence楷登 ? 2023-05-06 15:02 ? 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

内容提要:

Cadence Virtuoso Design Platform 助力 IC 设计自动迁移到台积电的最新工艺技术

新的生成式设计技术可将设计迁移时间缩短 2.5 倍

相应的 PDK 支持节点到节点设计和版图的轻松迁移

楷登电子(美国 Cadence 公司,NASDAQ:CDNS)近日宣布推出基于 Cadence Virtuoso Design Platform 的节点到节点设计迁移流程,能兼容所有的台积电先进节点,包括最新的 N3E 和 N2 工艺技术。这一新的生成式设计迁移流程由 Cadence 和台积电共同开发,旨在实现定制和模拟 IC 设计在台积电工艺技术之间的自动迁移。与人工迁移相比,已使用该流程的客户成功地将迁移时间缩短了 2.5 倍。

Virtuoso Design Platform 可自动将原理图单元、参数、引脚和连线从一个台积电工艺节点迁移到另一个工艺节点。之后,Virtuoso ADE Product Suite仿真和电路优化环境对新原理图进行调整和优化,确保设计达到所有要求的规格和测量结果。

得益于采用模板的 Virtuoso Layout Suite 生成式设计技术、Virtuoso Design Platform 的台积电模拟映射和布线技术,Cadence 和台积电的客户可以自动识别和提取现有版图中的器件组,并将其应用于新版图中的相似组。

“随着应用需求的增长,许多客户希望将传统的集成电路设计迁移到我们更先进的节点,例如 N3E 和 N2,以充分利用台积电最新技术的更高性能和更低功耗,”台积电设计基础设施管理部负责人 Dan Kochpatcharin表示,“我们与 Cadence 持续合作,对 PDK 和方法进行改进,简化和加快了设计迁移过程,最终缩短上市时间。”

“通过与台积电的最新合作,双方的共同客户可以受益于我们的先进技术,使定制/模拟设计迁移变得更简单、更省时,”Cadence 公司高级副总裁兼定制 IC、IC 封装、PCB 和系统分析事业部总经理 Tom Beckley说道,“Virtuoso Design Platform 的节点到节点生成式设计迁移技术可以将复杂的集成电路设计在节点之间的迁移用时缩短数周,这在竞争激烈的芯片设计市场中至关重要。”

Cadence Virtuoso Design Platform 支持 Cadence 智能系统设计(Intelligent System Design)战略,助力实现系统级芯片(SoC)的卓越设计。

审核编辑:汤梓红

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 台积电
    +关注

    关注

    44

    文章

    5760

    浏览量

    170155
  • IC设计
    +关注

    关注

    38

    文章

    1362

    浏览量

    105986
  • Cadence
    +关注

    关注

    67

    文章

    978

    浏览量

    144594

原文标题:Cadence 定制设计迁移流程加快台积电 N3E 和 N2 工艺技术的采用速度

文章出处:【微信号:gh_fca7f1c2678a,微信公众号:Cadence楷登】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    力旺NeoFuse于N3P制程完成可靠度验证

    力旺电子宣布,其一次性可编程内存(One-Time Programmable, OTP)NeoFuse已于N3P制程完成可靠度验证。N3
    的头像 发表于 07-01 11:38 ?451次阅读

    新思科技携手是德科技推出AI驱动的射频设计迁移流程

    新思科技与是德科技宣布联合推出人工智能(AI)驱动的射频设计迁移流程,旨在加速从公司N6RF+向N
    的头像 发表于 06-27 17:36 ?798次阅读

    Cadence携手公司,推出经过其A16和N2P工艺技术认证的设计解决方案,推动 AI 和 3D-IC芯片设计发展

    :CDNS)近日宣布进一步深化与公司的长期合作,利用经过认证的设计流程、经过硅验证的 IP 和持续的技术协作,加速 3D-IC 和先进节
    的头像 发表于 05-23 16:40 ?1050次阅读

    西门子与合作推动半导体设计与集成创新 包括N3P N3C A14技术

    西门子和在现有 N3P 设计解决方案的基础上,进一步推进针对台
    发表于 05-07 11:37 ?321次阅读

    AMD实现首个基于N2制程的硅片里程碑

    基于先进2nm(N2)制程技术的高性能计算产品。这彰显了AMD与
    的头像 发表于 05-06 14:46 ?280次阅读
    AMD实现首个基于<b class='flag-5'>台</b><b class='flag-5'>积</b><b class='flag-5'>电</b><b class='flag-5'>N2</b>制程的硅片里程碑

    英特尔18A与N2工艺各有千秋

    TechInsights分析,N2工艺在晶体管密度方面表现突出,其高密度(HD)标准单元的晶体管密度高达313MTr/mm?,远超英特
    的头像 发表于 02-17 13:52 ?565次阅读

    苹果M5芯片量产,采用N3P制程工艺

    工艺——N3P。与前代工艺相比,N3P在性能上实现了约5%的提升,同时在功耗方面降低了5%至10%。这一显著的进步意味着,搭载M5芯片的设备将能够提供更强大的处理能力,同时拥有更出色的
    的头像 发表于 02-06 14:17 ?791次阅读

    设立2nm试产线

    设立2nm试产线 已开始在新竹宝山晶圆厂
    的头像 发表于 01-02 15:50 ?935次阅读

    2nm工艺将量产,苹果iPhone成首批受益者

    。然而,最新的供应链消息却透露了一个不同的方向。据悉,A19系列芯片将采用的第三代3nm工艺
    的头像 发表于 12-26 11:22 ?756次阅读

    2纳米制程技术细节公布:性能功耗双提升

    在近日于旧金山举行的IEEE国际电子器件会议(IEDM)上,全球领先的晶圆代工企业揭晓了其备受期待的2纳米(N2)制程
    的头像 发表于 12-19 10:28 ?824次阅读

    2nm制成细节公布:性能提升15%,功耗降低35%

    12月17日消息,在于旧金山举行的 IEEE 国际电子器件会议 (IEDM) 上,全球晶圆代工巨头公布了其备受瞩目的2纳米(N2)制程
    的头像 发表于 12-18 16:15 ?721次阅读

    2纳米制程技术细节公布

    近日,在旧金山举办的IEEE国际电子器件会议(IEDM)上,全球领先的晶圆代工企业揭示了其备受期待的2纳米(N2)制程
    的头像 发表于 12-18 10:35 ?844次阅读

    分享 2nm 工艺深入细节:功耗降低 35% 或性能提升15%!

    下),同时其晶体管密度是上一代3nm制程的1.15倍。这些显著优势主要得益于的全栅极(Gate-All-Around, GAA)纳米片晶体管、
    的头像 发表于 12-16 09:57 ?889次阅读
    <b class='flag-5'>台</b><b class='flag-5'>积</b><b class='flag-5'>电</b>分享 <b class='flag-5'>2</b>nm <b class='flag-5'>工艺</b>深入细节:功耗降低 35% 或性能提升15%!

    N2安变频器的应用及参数设置

    详细介绍N2安变频器的应用及参数设置
    发表于 11-16 13:44 ?0次下载

    谷歌Tensor G系列芯片代工转向

    近日,谷歌Tensor G4将成为该公司最后一款由三星代工的手机芯片。从明年的Tensor G5开始,谷歌将选择作为其新的代工伙伴,并采用
    的头像 发表于 10-24 09:58 ?920次阅读