0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

PCB布线怎么才不会影响到信号的波形

GReq_mcu168 ? 来源:加油射频工程师 ? 作者:加油射频工程师 ? 2022-06-14 10:17 ? 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

在高速数字信号中,PCB布线的目的,就是保证接收端能够正确接收到发射端的信号。正确体现在两个方面:

(1)如果设计到时钟的话,需要保证时序的正确性;

(2)波形幅度需要符合要求,因为数字信号一般对大于VIH的电平判别为高,低于VIL的电平判别为地。所以,当幅度处于VIL~VIH之间的话,则无法判断。

总之,我们希望PCB布线不会影响到信号的波形。

微带线失配,会产生反射,导致波形失真,如下图所示。蓝线为负载端输出信号,红线为源输出信号。接收端信号产生振铃。

以下例子是比较合理的假设,因为一般CMOS的输出阻抗为10~30ohm,而CMOS的输入一般呈容性,容值为5~15pF。

aaea9632-eb77-11ec-ba43-dac502259ad0.png

微带线终端负载对信号波形的影响

终端负载为开路

如下图所示,可以看到,当负载为开路时,其接收端的信号,会先产生振铃,然后再稳定在5V。而在振铃处,最高电压能到11V,最低值在1V左右,高压可能导致芯片的损坏,低压可能导致芯片的误判。

ab0489de-eb77-11ec-ba43-dac502259ad0.png

这些振铃的产生,是因为信号在负载端和源端不断地来回反射,叠加产生的。所以,Γs和ΓL的符号的不同,还会影响叠加信号的波形。

ab3c03f0-eb77-11ec-ba43-dac502259ad0.png

终端负载为容性负载

假设源端做了串联匹配。源端信号为0上升时间的理想阶跃信号,电容在刚开始时,看上去为短路,然后缓慢地变成开路。电容会引入额外的时延。

ab514648-eb77-11ec-ba43-dac502259ad0.png

匹配策略

反射会引起信号失真,而源端和终端的失配会引起反射。那想缓解信号的失真,有效的手段,就是进行匹配。

串联匹配

一般来说,典型的CMOS的输出阻抗都小于PCB的特征阻抗,所以可以在PCB线上加一个电阻,使得Rs+R=Zc,这样,在源端没有反射。

这种匹配方式,即为串联匹配。

ab6d446a-eb77-11ec-ba43-dac502259ad0.png

在串联匹配的情况下,源端输出到微带线的电压为V0/2,而终端负载一般为开路或者类似开路,所以负载反射系数为1,因此在负载处的电压为V0/2+V0/2=V0,信号完整性很好。

而且,对于开路负载,没有电流流入该电阻,所以不额外耗散功率。

并联匹配

并联匹配,即在负载端并联一电阻R,使得负载阻抗为Zc。

ab7a8972-eb77-11ec-ba43-dac502259ad0.png

并联匹配下,接收到的电压会比发射端的电压小,因为并联匹配时,没有负载反射来提高输入波形的电压。而且,即使对于开路负载,并联电阻上也会有电流,因此匹配负载会消耗功率。

那什么时候,可以不care微带线的长度,而且不需要做匹配呢?

假设脉冲信号的上升时间为τr,则该脉冲对应的主要频谱带宽为

abead3e4-eb77-11ec-ba43-dac502259ad0.png

想要微带线的尺寸可以忽略,则需要其长度小于传输信号最大频率时对应波长的十分之一。

abf8977c-eb77-11ec-ba43-dac502259ad0.png

所以,当微带线的长度和传输信号的上升沿时间有如下关系时,微带线上的任意失配基本不会造成信号的失真。

ac22f2c4-eb77-11ec-ba43-dac502259ad0.png

ac31b534-eb77-11ec-ba43-dac502259ad0.png

参考文献:

CLAYTON R. PAUL Introduction to electromagnetic compatibility

审核编辑 :李倩

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 数字信号
    +关注

    关注

    2

    文章

    1005

    浏览量

    48619
  • PCB布线
    +关注

    关注

    22

    文章

    472

    浏览量

    43026

原文标题:高速数字信号的匹配问题

文章出处:【微信号:mcu168,微信公众号:硬件攻城狮】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    超强超全布线经验教程大全

    连通, 然后进行迷宫式布线,先把要布的连线进行全局的 布线路径优化,它可以根据需要断开已布的线。 并试着重新再布线,以改进总体效果。 对目前高密度的PCB设计已感觉
    发表于 05-29 14:38

    高速PCB布局/布线的原则

    目录:一、布线的一般原则1、PCB板知识2、5-5原则3、20H原则4、3W/4W/10W原则(W:Width)5、重叠电源与地线层规则6、1/4波长规则7、芯片引脚布线二、信号走线下
    的头像 发表于 05-28 19:34 ?1470次阅读
    高速<b class='flag-5'>PCB</b>布局/<b class='flag-5'>布线</b>的原则

    时源芯微 PCB 布线规则详解

    PCB 布线规则详解 走线方向控制规则 相邻布线层的走线方向应采用正交结构,避免不同信号线在相邻层沿同一方向走线,以此降低不必要的层间串扰。若因 P
    的头像 发表于 05-20 16:28 ?472次阅读

    高层数层叠结构PCB布线策略

    高层数 PCB布线策略丰富多样,具体取决于 PCB 的功能。这类电路板可能涉及多种不同类型的信号,从低速数字接口到具有不同信号完整性要求
    的头像 发表于 05-07 14:50 ?888次阅读
    高层数层叠结构<b class='flag-5'>PCB</b>的<b class='flag-5'>布线</b>策略

    受控阻抗布线技术确保信号完整性

    核心要点受控阻抗布线通过匹配走线阻抗来防止信号失真,从而保持信号完整性。高速PCB设计中,元件与走线的阻抗匹配至关重要。PCB材料的选择(如
    的头像 发表于 04-25 20:16 ?817次阅读
    受控阻抗<b class='flag-5'>布线</b>技术确保<b class='flag-5'>信号</b>完整性

    解决噪声问题试试从PCB布局布线入手

    ,导致产品延期和开发成本增加。 本文将提供有关印刷电路板(PCB)布局布线的指南,以帮助设计师避免此类噪声问题。作为例子的开关调节器布局采用双通道同步开关控制器 ADP1850,第一步是确定调节器的电流
    发表于 04-22 09:46

    建议收藏,这31条PCB设计布线技巧

    相信大家在做PCB设计时,都会发现布线这个环节必不可少,而且布线的合理性,也决定了PCB的美观度和其生产成本的高低,同时还能体现出电路性能和散热性能的好坏,以及是否可以让器件的性能达到
    发表于 04-19 10:46

    开关电源的 PCB 布线设计有例子

    安装在系统的线路板上。由于开关电源 产生的电磁干扰会影响到其电子产品的正常工作,正确的电源 PCB 排版就变得非常重要。 开关电源 PCB 排版与数字电路 PCB 排版完全不一样。在数
    发表于 03-10 16:54

    ADS8568 采样会影响到输入信号问题,求答疑

    ADS8568 采样会影响到输入信号问题,求答疑 上传我在使用ADS8568所遇到的现象。 ADS采样率500kSPS。由FPGA控制。 注:CH2为ADS8568的BUSY信号,CH3为输入
    发表于 01-21 06:34

    104条关于PCB布局布线的小技巧

    布局布线的基本的原则和技巧,可以让自己的设计完美无缺。 下面涵盖了PCB布局布线的相关基本原理和设计技巧,以问答形式解答了有关PCB布局
    的头像 发表于 01-07 09:21 ?1345次阅读
    104条关于<b class='flag-5'>PCB</b>布局<b class='flag-5'>布线</b>的小技巧

    利用FPGA给dac PCB发送50MHz时钟和十二路数字信号,输出波形有50-80mV的噪声,如何解决?

    利用FPGA给dac PCB发送50MHz时钟和十二路数字信号,后者输入最高频为12.5Mhz。在双层PCB布局布线上,铺地,将地划分为数字地和模拟地(没有区分出电源地),并用磁珠相
    发表于 01-07 08:28

    pcie布线信号传输的影响

    随着计算机技术的发展,数据传输速度的要求越来越高。PCI Express(PCIe)作为一种高速串行计算机扩展总线标准,其性能和可靠性在很大程度上取决于布线设计。 1. 信号完整性(SI) 信号
    的头像 发表于 11-13 10:38 ?1516次阅读

    了解TI基于PCB布线规则的DDR时序规范

    电子发烧友网站提供《了解TI基于PCB布线规则的DDR时序规范.pdf》资料免费下载
    发表于 10-15 11:47 ?3次下载
    了解TI基于<b class='flag-5'>PCB</b><b class='flag-5'>布线</b>规则的DDR时序规范

    tpa3220中低频谐波大,影响到THD+N,这是什么原因引起?

    tpa3220 中低频谐波大,影响到THD+N。8K以上正常, 这是什么原因引起?附上原理图和PCB。谢谢! TPA3220 SCH.pdf
    发表于 10-09 09:02

    AM62 PCB设计逃逸布线应用说明

    电子发烧友网站提供《AM62 PCB设计逃逸布线应用说明.pdf》资料免费下载
    发表于 09-13 09:58 ?0次下载
    AM62 <b class='flag-5'>PCB</b>设计逃逸<b class='flag-5'>布线</b>应用说明