0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

应用材料公司全新系统可改进晶体管布线沉积工艺

半导体芯科技SiSC ? 来源:半导体芯科技SiSC ? 作者:半导体芯科技SiS ? 2022-06-02 15:50 ? 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

加利福尼亚州圣克拉拉——应用材料公司宣布推出一种全新系统,可改进晶体管布线沉积工艺,从而大幅降低电阻,突破了芯片在性能提升和功率降低两方面所面临的重大瓶颈。

Endura? Ioniq? PVD系统是应用材料公司在解决二维微缩布线电阻难题方面所取得的最新突破。Ioniq系统是一种集成材料解决方案?(IMS?),可将表面制备、PVD和CVD工艺同时集中到同一个高真空系统中。

芯片制造商正在利用光刻领域的先进技术将芯片制程缩小至3纳米及以下节点。但随着互连线变细,电阻呈现指数级上升,这不仅降低了芯片性能,还增大了功耗。如果该问题无法得到解决,更为先进的晶体管带来的益处将被指数级上升的布线电阻完全抵消。

芯片布线一般指沉积金属在介电材料上被刻蚀出的沟槽和通孔内的过程。在传统工艺中,布线沉积使用的金属叠层通常由以下几部分构成:阻挡层用于防止金属与介电材料扩散;衬垫层用于提升粘附力;种子层用于促进金属填充;以及导电金属,例如钨或钴用于晶体管触点,铜用于互连线。因为阻挡层和衬垫层很难微缩,所以当沟槽和通孔尺寸减小时,可用于导电材料的空间比例随之降低——互连线越小,电阻越高。

应用材料公司Endura? Ioniq? PVD系统

Ioniq PVD system是一种集成材料解决方案?(IMS?),可将表面制备、PVD和CVD工艺同时集中到同一个高真空系统中。Ioniq PVD给芯片制造商提供了用低阻值的纯钨PVD膜取代高阻值的氮化钛衬垫层和阻挡层的方案,配合后续的纯钨CVD膜制成纯钨的金属触点。该方案解决了电阻难题,让二维微缩得以继续作用于3纳米及以下节点。

应用材料公司半导体产品事业部高级副总裁兼总经理珀拉布?拉贾博士表示:“应用材料公司在解决电阻难题方面所取得的最新突破,是一个材料工程创新使得二维微缩得以延续的绝佳范例。创新的Ioniq PVD系统打破了晶体管性能提升所面临的一个重大瓶颈,使其在运行速度更快的同时降低了功率损失。随着芯片复杂度的提升,在高真空中集成多个工艺的能力对于客户改进布线以达到其性能和功率的目标来说至关重要。”

Endura Ioniq PVD系统现已被全球多家行业领先的客户使用。如需了解更多有关该系统的信息或者其它用于解决关键布线和互连难题的应用材料公司解决方案,请关注应用材料公司在美国时间5月26日举办的“芯片布线和集成的新方法”大师课。

关于应用材料公司

应用材料公司(纳斯达克:AMAT)是材料工程解决方案的领导者,全球几乎每一个新生产的芯片和先进显示器的背后都有应用材料公司的身影。凭借在规模生产的条件下可以在原子级层面改变材料的技术,我们助力客户实现可能。应用材料公司坚信,我们的创新实现更美好的未来。欲知详情,请访问www.appliedmaterials.com。

近期会议

2022年7月5日,由ACT雅时国际商讯主办,《半导体芯科技》&CHIP China晶芯研讨会将在苏州·洲际酒店隆重举行!届时业内专家将齐聚苏州,与您共探半导体制造业,如何促进先进制造与封装技术的协同发展。大会现已启动预约登记,报名请点击://w.lwc.cn/s/maymIv

2022年7月28日 The12th CHIP China Webinar,诚邀您与业内专家学者共探半导体器件检测面临的挑战及应对、工艺缺陷故障、光学检测特性分析与挑战、先进封装半导体检测难点及应用等热门话题,解锁现代检测技术的创新发展和机遇!

关于我们

《半导体芯科技》(Silicon Semiconductor China, SiSC)是面向中国半导体行业的专业媒体,已获得全球知名杂志《Silicon Semiconductor》的独家授权;本刊针对中国半导体市场特点遴选相关优秀文章翻译,并汇集编辑征稿、国内外半导体行业新闻、深度分析和权威评论、产品聚焦等多方面内容。由雅时国际商讯(ACT International)以简体中文出版、双月刊发行一年6期。每期纸质书12,235册,电子书发行15,749,内容覆盖半导体制造工艺技术、封装、设备、材料、测试、MEMSIC设计、制造等。每年主办线上/线下 CHIP China晶芯研讨会,搭建业界技术的有效交流平台。

审核编辑:汤梓红

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 晶体管
    +关注

    关注

    77

    文章

    10057

    浏览量

    142698
  • PVD
    PVD
    +关注

    关注

    4

    文章

    51

    浏览量

    17444
  • 应用材料公司

    关注

    0

    文章

    62

    浏览量

    17040
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    下一代高速芯片晶体管解制造问题解决了!

    在半导体工艺演进到2nm,1nm甚至0.7nm等节点以后,晶体管结构该如何演进?2017年,imec推出了叉片晶体管(forksheet),作为环栅(GAA)晶体管的自然延伸。不过,产
    发表于 06-20 10:40

    2SC5200音频配对功率PNP型晶体管

    深圳市三佛科技有限公司供应2SC5200音频配对功率PNP型晶体管,原装现货 2SC5200是一款PNP型晶体管,2SA1943的补充型。 击穿电压:250V (集射极电压 Vceo
    发表于 06-05 10:24

    薄膜晶体管技术架构与主流工艺路线

    导语薄膜晶体管(TFT)作为平板显示技术的核心驱动元件,通过材料创新与工艺优化,实现了从传统非晶硅向氧化物半导体、柔性电子的技术跨越。本文将聚焦于薄膜晶体管制造技术与前沿发展。
    的头像 发表于 05-27 09:51 ?1048次阅读
    薄膜<b class='flag-5'>晶体管</b>技术架构与主流<b class='flag-5'>工艺</b>路线

    晶体管电路设计(下)

    晶体管,FET和IC,FET放大电路的工作原理,源极接地放大电路的设计,源极跟随器电路设计,FET低频功率放大器的设计与制作,栅极接地放大电路的设计,电流反馈型OP放大器的设计与制作,进晶体管
    发表于 04-14 17:24

    选择性沉积技术介绍

    选择性沉积技术可以分为按需沉积与按需材料工艺两种形式。 随着芯片制造技术的不断进步,制造更小、更快且能效更高的芯片具很大的挑战,尤其是全环绕栅极(Gate-All-Around, GA
    的头像 发表于 12-07 09:45 ?1008次阅读
    选择性<b class='flag-5'>沉积</b>技术介绍

    晶体管电流放大器的原理 晶体管在功放电路中的应用实例

    晶体管电流放大器的原理 晶体管是一种半导体器件,能够对电流进行控制和放大。晶体管的工作原理基于半导体材料的PN结特性。PN结由P型半导体和N型半导体组成,它们在接触时形成一个势垒,阻止
    的头像 发表于 12-03 09:50 ?2297次阅读

    晶体管与场效应的区别 晶体管的封装类型及其特点

    晶体管与场效应的区别 工作原理 : 晶体管晶体管(BJT)基于双极型晶体管的原理,即通过控制基极电流来控制集电极和发射极之间的电流。
    的头像 发表于 12-03 09:42 ?1178次阅读

    晶体管基本原理与工作机制 如何选择适合的晶体管型号

    晶体管基本原理与工作机制 晶体管的发明标志着电子技术的重大突破,它使得电子设备小型化、集成化成为可能。晶体管的工作原理基于半导体材料的PN结特性。 1. 半导体
    的头像 发表于 12-03 09:40 ?2119次阅读

    MOSFET晶体管工艺制造流程

    本文通过图文并茂的方式生动展示了MOSFET晶体管工艺制造流程,并阐述了芯片的制造原理。 ? MOSFET的工艺流程 芯片制造工艺流程包括光刻、刻蚀、扩散、薄膜、离子注入、化学机械研
    的头像 发表于 11-24 09:13 ?4526次阅读
    MOSFET<b class='flag-5'>晶体管</b>的<b class='flag-5'>工艺</b>制造流程

    庆祝在华四十周年 应用材料中国公司举办总部庆典仪式

    ”。应用材料公司总裁兼首席执行官盖瑞·狄克森携全球管理高,应用材料公司副总裁、应用材料中国公司
    发表于 10-18 14:35 ?466次阅读
    庆祝在华四十周年 应<b class='flag-5'>用材料中国公司</b>举办总部庆典仪式

    晶体管和二极的区别是什么

    ,即半导体材料的P型区和N型区的结合部分。 晶体管 晶体管是一种三端器件,具有发射区、基区和集电区三个区域。 它通常由三层半导体材料制成,这些材料
    的头像 发表于 10-15 14:50 ?3526次阅读

    晶体管的输出特性是什么

    晶体管的输出特性是描述晶体管在输出端对外部负载的特性表现,这些特性直接关系到晶体管在各种电路中的应用效果和性能。晶体管的输出特性受到多种因素的影响,包括输入信号、电源电压、温度以及
    的头像 发表于 09-24 17:59 ?1887次阅读

    CMOS晶体管的尺寸规则

    CMOS晶体管尺寸规则是一个复杂且关键的设计领域,它涉及到多个方面的考量,包括晶体管的性能、功耗、面积利用率以及制造工艺等。以下将从CMOS晶体管的基本结构、尺寸对性能的影响、设计规则
    的头像 发表于 09-13 14:10 ?4422次阅读

    NMOS晶体管和PMOS晶体管的区别

    NMOS晶体管和PMOS晶体管是两种常见的金属氧化物半导体场效应晶体管(MOSFET)类型,它们在多个方面存在显著的差异。以下将从结构、工作原理、性能特点、应用场景等方面详细阐述NMOS晶体管
    的头像 发表于 09-13 14:10 ?8159次阅读

    CMOS晶体管和MOSFET晶体管的区别

    CMOS晶体管和MOSFET晶体管在电子领域中都扮演着重要角色,但它们在结构、工作原理和应用方面存在显著的区别。以下是对两者区别的详细阐述。
    的头像 发表于 09-13 14:09 ?4311次阅读