0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

DDR3系列之容性负载补偿

微云疏影 ? 来源:一博科技 ? 作者:周伟 ? 2022-04-07 15:59 ? 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

容性负载?是负载呈容性,还是带容性的负载?呵呵,这不一个意思嘛,中国的语言,难怪老外觉得很难搞懂,自己人都被绕晕了。负载怎么会呈容性呢?这个主要是在多负载的情况下,如下图一所示,由于分支和负载较多,不可避免的会增加过孔来连通信号,普通过孔是呈容性的,其次还有芯片封装上的寄生电容(约0.33~0.44pF),另外还有Die上的寄生电容(约0.77~2.12pF),所有的这些电容会降低信号线的有效特征阻抗(请看高速先生前期的文章:PCB设计中关于反射的那些事系列)。

poYBAGJOmfKAV1bpAAA-4ZOjAxs309.jpg

图一

过孔为什么会呈现容性?这和其本身的结构及尺寸有关,请看下面的近似计算。

以8mil孔径,18mil pad,27mil反焊盘,1.6mm通孔为例计算过孔的参数。

? 过孔寄生电容 :

pYYBAGJOmfKAMhbJAAAgMFK0q84526.jpg

? 过孔寄生电感 :

poYBAGJOmfKAHNYQAAAaU1dnShk562.jpg

? 那么过孔的近似特征阻抗为:

pYYBAGJOmfKABVCfAAAbaBQ89Ps722.jpg

此公式是将过孔等效为传输线的模型来计算的,如果常规我们单端信号是50欧姆的特征阻抗,过孔的阻抗如上计算约为45欧姆,拉低了整体的特征阻抗,所以说呈现容性效应。

同样,如果再考虑封装电容及Die电容的容性,那么整个负载的有效阻抗就会更低于PCB的设计阻抗,这样就会导致整体的阻抗不连续。

通常我们有两种方法来进行容性负载的补偿(相对于单端50欧姆的目标阻抗来说),其一是减小主干线路(变粗)的阻抗,其二是加大分支处(变细)的线路阻抗,使得整体的负载阻抗维持在50欧姆左右。

好了,口说无凭,让我们来联系下实际吧。

还是拿芯片行业的龙头老大来举例,如果大家经常看Intel的设计指导,就会看到他们关于DDR3的主干线路阻抗(40欧姆左右)控制都比50欧姆小,而且通常这样的设计负载又很多(DIMM条就更不用说了),这个不正是降低主干线路阻抗的一种印证嘛!请看如下表所示。

poYBAGJOmfKARRJLAAA5SxFheSs222.jpg

出自Intel Romley PDG

第二种处理方式就是内存条的设计了,如下图二为内存条的设计图。

pYYBAGJOmfKAexu8AACjuVbrs9g302.jpg

图二 内存条设计

从上图可以看到,地址信号的主干线路线宽为7.5mil,而到了颗粒端就变成了3mil,除了布线密度上面的考虑外,主要还是为了补偿容性负载。

同时,高速先生也做了仿真来验证容性负载补偿是否真的有效,拓扑结构如下图三所示。

poYBAGJOmfKAcwY7AAA8qdbAUtY467.jpg

图三 仿真拓扑结构

在正常控制PCB板上阻抗为50欧姆的情况下(不做容性负载补偿),仿真波形如下图所示。

pYYBAGJOmfOALZ4ZAADVg0Zu18Y742.jpg

将主干线路的阻抗控制为42欧姆(有容性负载补偿),仿真波形如下图所示。

poYBAGJOmfOAVorWAACxsXbeZ2Q839.jpg

为了方便比较所以采用眼图的方法,可知做了补偿的眼图有更大的眼高,两者相差180mV左右,相当于提升了12%的系统裕量。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 电容
    +关注

    关注

    100

    文章

    6300

    浏览量

    155040
  • 阻抗
    +关注

    关注

    17

    文章

    975

    浏览量

    47695
  • 容性负载
    +关注

    关注

    1

    文章

    25

    浏览量

    15085
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    AD设计DDR3时等长设计技巧

    本文紧接着前一个文档《AD设计DDR3时等长设计技巧-数据线等长 》。本文着重讲解DDR地址线、控制信号线等长设计,因为地址线、控制信号线有分支,SOC有可能带有2片DDR或者更多,我们叫做T型分支
    发表于 07-29 16:14 ?0次下载

    AD设计DDR3时等长设计技巧

    的讲解数据线等长设计。? ? ? 在另一个文件《AD设计DDR3时等长设计技巧-地址线T型等长》中着重讲解使用AD设计DDR地址线走线T型走线等长处理的方法和技巧。
    发表于 07-28 16:33 ?0次下载

    在Vivado调用MIG产生DDR3的问题解析

    下面是调用的DDR3模块的,模块的倒数第二行是,模块的时钟输入,时钟源来自PLL产生的系统时钟的倍频。
    的头像 发表于 05-03 10:21 ?787次阅读
    在Vivado调用MIG产生<b class='flag-5'>DDR3</b>的问题解析

    TPS51116 完整的DDRDDR2、DDR3DDR3L、LPDDR3DDR4 电源解决方案同步降压控制器数据手册

    TPS51116为 DDR/SSTL-2、DDR2/SSTL-18、DDR3/SSTL-15、DDR3L、LPDDR3
    的头像 发表于 04-29 16:38 ?519次阅读
    TPS51116 完整的<b class='flag-5'>DDR</b>、<b class='flag-5'>DDR</b>2、<b class='flag-5'>DDR3</b>、<b class='flag-5'>DDR3</b>L、LPDDR<b class='flag-5'>3</b> 和 <b class='flag-5'>DDR</b>4 电源解决方案同步降压控制器数据手册

    LP2996A 1.5A DDR 终端稳压器,带关断引脚,用于 DDR2/3/3L数据手册

    LP2996A 线性稳压器旨在满足 JEDEC SSTL-2 规范 DDR-SDRAM 终止。该器件还支持 DDR2、DDR3DDR3L VTT 总线端接,带 V~DDQ~最小为
    的头像 发表于 04-26 15:02 ?420次阅读
    LP2996A 1.5A <b class='flag-5'>DDR</b> 终端稳压器,带关断引脚,用于 <b class='flag-5'>DDR</b>2/<b class='flag-5'>3</b>/<b class='flag-5'>3</b>L数据手册

    DDR3 SDRAM配置教程

    DDR3 SDRAM(Double-Data-Rate ThreeSynchronous Dynamic Random Access Memory)是DDR SDRAM的第三代产品,相较于DDR2,
    的头像 发表于 04-10 09:42 ?3224次阅读
    <b class='flag-5'>DDR3</b> SDRAM配置教程

    灿芯半导体推出DDR3/4和LPDDR3/4 Combo IP

    灿芯半导体(上海)股份有限公司(灿芯股份,688691)宣布推出基于28HKD 0.9V/2.5V 平台的DDR3/4, LPDDR3/4 Combo IP。该IP具备广泛的协议兼容,支持D
    的头像 发表于 03-21 16:20 ?596次阅读

    三大内存原厂或将于2025年停产DDR3/DDR4

    据报道,业内人士透露,全球三大DRAM内存制造商——三星电子、SK海力士和美光,有望在2025年内正式停产已有多年历史的DDR3DDR4两代内存。 随着技术的不断进步和消费级平台的更新换代
    的头像 发表于 02-19 11:11 ?1974次阅读

    感性负载,负载,阻负载介绍

    感性负载负载,阻负载的定义 线圈负载叫感性,
    的头像 发表于 02-10 09:26 ?2796次阅读
    感性<b class='flag-5'>负载</b>,<b class='flag-5'>容</b><b class='flag-5'>性</b><b class='flag-5'>负载</b>,阻<b class='flag-5'>性</b><b class='flag-5'>负载</b>介绍

    DDR3DDR4、DDR5的性能对比

    DDR3DDR4、DDR5是计算机内存类型的不同阶段,分别代表第三代、第四代和第五代双倍数据速率同步动态随机存取存储器(SDRAM)。以下是它们之间的性能对比: 一、速度与带宽 DDR3
    的头像 发表于 11-29 15:08 ?1.2w次阅读

    如何选择DDR内存条 DDR3DDR4内存区别

    见的两种内存类型,它们在性能、功耗、容量和兼容等方面存在显著差异。 DDR3DDR4内存的区别 1. 性能 DDR4内存条相较于DDR3
    的头像 发表于 11-20 14:24 ?7307次阅读

    什么是负载箱?

    负载箱是用于模拟电网中感性负载的装置,通常由电容器、电抗器等元件组成。在电力系统中,负载箱被广泛应用于测试和评估各种电气设备的性能,如变
    发表于 09-25 10:51

    led灯是负载还是感性负载

    LED灯,即发光二极管灯,是一种半导体照明设备,广泛应用于各种照明场合。 负载与感性负载
    的头像 发表于 09-19 11:03 ?7270次阅读

    如果运放驱动大负载,该选择什么运放呢?

    如果运放驱动大负载,该选择什么运放呢?我看ADI公司有驱动“无限大”负载的运放,TI
    发表于 09-12 07:46

    DDR3寄存器和PLL数据表

    电子发烧友网站提供《DDR3寄存器和PLL数据表.pdf》资料免费下载
    发表于 08-23 11:06 ?2次下载
    <b class='flag-5'>DDR3</b>寄存器和PLL数据表