0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

三星丢失大客户高通,3nm工艺量产能否如期而至

lPCU_elecfans ? 来源:电子发烧友网 ? 作者:电子发烧友网 ? 2022-03-01 09:16 ? 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

电子发烧友网报道(文/李弯弯)三星在3nm领先台积电的愿望又要落空了。据外媒日前报道,因为担心三星的良率过低,大客户高通已将3nm AP处理器代工订单交给台积电。

台积电和三星是全球领先的两大芯片代工厂商,正在推进3nm工艺,按照计划,三星预计在今年上半年实现3nm代工量产,而台积电预计在今年下半年实现量产。

台积电在先进制程上一直领先三星,获得了不少大客户的信赖,苹果、AMD英特尔联发科等在3nm上都倾向于将订单给台积电,而三星仅有大客户高通,如今连高通也丢失了。

3nm工艺量产能否如期而至?

三星在2021年6月便已经顺利实现流片,并表示将在今年上半年实现量产,然而有研究机构预计,三星的3nm制程工艺不大可能在2023年前量产。

三星3nm工艺采用的是全环绕栅极晶体管(GAA)技术,而不是沿用之前成熟的鳍式场效应晶体管(FinFET)技术,业界人士认为,三星在该新技术的研发方面仍然面临挑战,还有关键技术问题尚未得以解决。

三星在先进制程方面的良率是个很大的问题,最近该公司还陷入了一桩丑闻,部分在职员工、前员工涉嫌伪造和虚报5nm、4nm、3nm工艺制程的良品率。

高通之所以将3nmAP处理器转单台积电,正是因为对三星的代工良率失去信任。据悉,由三星代工的高通Snapdragon 8 Gen 1成品率仅为35%左右。高通在去年就已经将4nm AP处理器Snapdragon 8 Gen 1部分代工订单给了台积电。

一直以来,三星在工艺制程、产品良率、客户方面都不及台积电,不甘落后的三星,在7nm、5nm工艺未能领先,便对3nm寄予厚望。而如今几乎没有什么大的芯片厂商倾向于采用三星的3nm代工,而且技术和良率上还有待突破,三星或许真的无法如期量产3nm,一旦如此,三星赶上台积电的梦想也只能看更先进制程2nm了。

不过毕竟是比较新的工艺,不仅三星,台积电也传出不能按预期量产3nm。据知情人士透露,台积电在3nm工艺上也遭遇了良率难题,为了达到满意的良品率,目前台积电也在不断修正,这也可能影响AMD、英伟达等部分客户的产品路线,不过台积电并未对此回应。

此前台积电曾多次对外表示在按计划推进,在今年1月份的财报分析师电话会议上,台积电CEO魏哲家就表示,3nm制程工艺在按计划推进,将在今年下半年量产,明年一季度将看到3nm工艺的营收。

台积电3nm是全新节点的工艺,与加强版5nm工艺、4nm工艺和N4X工艺有着本质上的区别,在晶体管数量方面,其逻辑密度可以提升1.7倍,从而带来11%的性能提升;功耗方面,3nm工艺也将实现同等性能下可以降低 25%-30%。

与三星不同的是,台积电仍然采用成熟的鳍式场效晶体管(FinFET)结构,这会比三星采用新的全环绕栅极晶体管(GAA)技术更容易推进,而且据行业人士透露,虽然没有采用更新的技术,台积电依然能够实现超高性能和良好的功耗表现。

将在2nm工艺领先台积电?

在3nm工艺上尝试采用全环绕栅极晶体管(GAA)技术,而不是像台积电那样沿用原本成熟的鳍式场效晶体管(FinFET)架构,这或许也从另一方面透露出,三星或许并不是想在3nm上领先台积电,它的目标应该是2nm。

现如今,鳍式场效晶体管(FinFET)结构的潜力已经几乎被挖掘殆尽,随着工艺节点发展到3nm后,晶体管沟道进一步缩短,FinFET结构将遭遇量子隧穿效应的限制。

根据国际器件和系统路线图(IRDS)规划,2021-2022年以后,鳍式场效晶体管(FinFET)架构将逐步被全环绕栅极晶体管(GAA)所取代。

对于台积电来说,为了减少生产工具以及客户设计的变更,3nm沿用鳍式场效晶体管(FinFET)结构,然而到了2nm,将不得不采用类似全栅场效应晶体管(GAAFET)结构。

全栅场效应晶体管(GAAFET)结构可以通过更大的闸极接触面积,提升对电晶体导电通道的控制能力,从而降低操作电压、减少疏漏电流,有效降低芯片运算功耗与操作温度,比如,GAAFET技术将沟道四侧全部包裹,FinFET的栅极仅包裹沟道三侧。

据悉,三星3nm GAAFET工艺采用多桥式-沟道场效应晶体管(MBCFET)晶体管结构,与当前的5nm工艺相比,面积减少35%,性能提高30%,功耗降低50%。

三星优先于台积电在3nm时使用GAAFET技术,可能并不是想要在3nm工艺上领先台积电,而更多的是提前掌握和熟悉该技术,这样可以在后续的2nm、1nm工艺上具有领先优势。

三星在3nm工艺上想要超越台积电是很难的,首先采用的是新的GAAFET技术,这需要更多时间、更多人力、财力去研究,而良率在刚开始的时候,估计不会很高,成本必然也不低,三星自己应该早就意识到这一点,以新技术去与台积电的成熟技术对抗,在时间、成本、良率方面都不占优势,更何况大的芯片厂商苹果、AMD、联发科、英伟达、英特尔等都倾向于信赖台积电。

而如果是把领先的目标定在2nm,可能性或许就高了很多,当台积电在2nm才首次转入GAAFET工艺时,三星已经在该技术上有多年经验了,这就更可能取得突破,抢到客户。

不过虽然想象是美好的,三星要想实现超越台积电还是很有难度,毕竟台积电长期在人才、技术、良率、客户方面的积累足够深厚,即使是从FinFET技术转向GAAFET架构,可能也会比三星更容易、更快实现。

总结

简言之,3nm工艺整体可能推迟量产,三星良率过低、丢失大客户高通,都将让其在与台积电的竞争中,处于更为不利的位置,而提前尝试新技术,能否让其在2nm甚至1nm工艺上领先也是未知数,对于三星来说可谓前路漫漫。

原文标题:良率堪忧,三星3nm丢失大客户高通!领先台积电还看2nm?

文章出处:【微信公众号:电子发烧友网】欢迎添加关注!文章转载请注明出处。

审核编辑:汤梓红

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    460

    文章

    52740

    浏览量

    444272
  • 工艺
    +关注

    关注

    4

    文章

    692

    浏览量

    29599
  • 三星
    +关注

    关注

    1

    文章

    1706

    浏览量

    32993

原文标题:?良率堪忧,三星3nm丢失大客户高通!领先台积电还看2nm?

文章出处:【微信号:elecfans,微信公众号:电子发烧友网】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    三星代工大变革:2nm全力冲刺,1.4nm量产延迟2029年

    在全球半导体代工领域的激烈竞争中,三星电子的战略动向一直备受瞩目。近期,有消息传出,三星代工业务在制程技术推进方面做出重大调整,原本计划于2027年量产的1.4nm制程
    的头像 发表于 07-03 15:56 ?317次阅读

    三星在4nm逻辑芯片上实现40%以上的测试良率

    似乎遇到了一些问题 。 另一家韩媒《DealSite》当地时间17日报道称,自 1z nm 时期开始出现的电容漏电问题正对三星 1c nm DRAM 的开发量产造成明显影响。
    发表于 04-18 10:52

    千亿美元打水漂,传三星取消1.4nm晶圆代工工艺

    在先进制程领域目前面临重重困难。三星?3nm(SF3)GAA?工艺自?2023?年量产以来,由于良率未达预期,至今尚未
    的头像 发表于 03-23 11:17 ?1472次阅读

    千亿美元打水漂,传三星取消1.4nm晶圆代工工艺?

    在先进制程领域目前面临重重困难。三星 3nm(SF3)GAA 工艺自 2023 年量产以来,由于良率未达预期,至今尚未获得
    的头像 发表于 03-22 00:02 ?2033次阅读

    三星量产第四代4nm芯片

    据外媒曝料称三星量产第四代4nm芯片。报道中称三星自从2021年首次量产4nm芯片以来,每年都
    的头像 发表于 03-12 16:07 ?1.2w次阅读

    三星2025年晶圆代工投资减半

    工厂和华城S3工厂。尽管投资规模有所缩减,但三星在这两大工厂的项目推进上并未止步。 平泽P2工厂方面,三星计划将部分3nm生产线转换到更为先进的2n
    的头像 发表于 01-23 11:32 ?722次阅读

    三星1c nm DRAM开发良率里程碑延期

    据韩媒MoneyToday报道,三星电子已将其1c nm(1-cyano nanometer)DRAM内存开发的良率里程碑时间从原定的2024年底推迟2025年6月。这一变动可能对三星
    的头像 发表于 01-22 14:27 ?735次阅读

    三星重启1b nm DRAM设计,应对良率与性能挑战

    近日,据韩媒最新报道,三星电子在面对其12nm级DRAM内存产品的良率和性能双重困境时,已于2024年底作出了重要决策。为了改善现状,三星决定在优化现有1b nm
    的头像 发表于 01-22 14:04 ?1013次阅读

    英伟达、通或转单三星2纳米工艺

    近日,据SamMobile的最新消息,英伟达和通两大芯片巨头正在考虑对其2纳米工艺芯片的生产策略进行调整。具体来说,这两家公司正在评估将部分原计划在台积电生产的2纳米工艺订单转移至三星
    的头像 发表于 01-06 10:47 ?471次阅读

    消息称台积电3nm、5nm和CoWoS工艺涨价,即日起效!

    )计划从2025年1月起对3nm、5nm先进制程和CoWoS封装工艺进行价格调整。 先进制程2025年喊涨,最高涨幅20% 其中,对3nm、5nm
    的头像 发表于 01-03 10:35 ?745次阅读

    苹果iPhone 17或沿用3nm技术,2nm得等到2026年了!

    有消息称iPhone17还是继续沿用3nm技术,此前热议的2nm工艺得等到2026年了……
    的头像 发表于 12-02 11:29 ?1089次阅读

    台积电产能爆棚:3nm与5nm工艺供不应求

    台积电近期成为了高性能芯片代工领域的明星企业,其产能被各大科技巨头疯抢。据最新消息,台积电的3nm和5nm工艺产能利用率均达到了极高水平,其
    的头像 发表于 11-14 14:20 ?1051次阅读

    三星电子:18FDS将成为物联网和MCU领域的重要工艺

    电子发烧友网报道(文/吴子鹏)今年上半年,三星在FD-SOI工艺上面再进一步。3月份,意法半导体(STMicroelectronics)宣布与三星联合推出18
    发表于 10-23 11:53 ?718次阅读
    <b class='flag-5'>三星</b>电子:18FDS将成为物联网和MCU领域的重要<b class='flag-5'>工艺</b>

    三星或将HBM产能目标下调至每月17万颗

    据业内人士透露,三星电子已对其2025年底的带宽内存(HBM)最大产能目标进行了调整,下调幅度超过10%,从原先计划的每月20万颗减至17万颗。这一变动主要归因于向主要客户
    的头像 发表于 10-14 16:00 ?922次阅读

    三星加速2nm及1.4nm制程投资

    三星正加速其在先进制程领域的投资步伐,计划于明年第一季度在平泽一厂的“S3”代工线建成一条月产能达7000片晶圆的2nm生产线。此举标志着三星
    的头像 发表于 10-11 16:09 ?714次阅读