0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

新突破 中国第一个解决2纳米问题

汽车玩家 ? 来源:今日头条 ? 作者:微事百科 ? 2020-03-23 16:58 ? 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

我国终于打破了芯片制造被别国封锁的局面,研制出了很多东西,就像超高级高模级红外芯片、华为公司自主研发的麒麟990 5G芯片。它们都一步一步的打破了别国对中国的芯片制造封锁局面,在华为研发出5G芯片之后中国又在芯片制造上获突破,成为全球第一个解决芯片2纳米问题的国家。

在这方面我们起步晚,又没有相应的技术支持,再加上没有其他国家的一些援助力量,所以几乎都是自己在进行,而这样的研发过程当中就会做很多的弯路。因此也会更加的艰难,在半导体的制造上也一直是我国的一个弱点,但是现在我国取得了一些突破性的胜利。

报道指出,为了打破日韩美等国芯片制造技术的垄断地位,我国早在2016年就开始着手对2nm芯片制程展开相关研究。目前,这项晶体管已经获得多项发明专利授权。

并被看作未来2nm及以下工艺的主要技术候选。与此同时,在我国成功将此项技术掌握在自己手里后,意味着未来我国在先进芯片的制造上不用再依赖美企。

据中科院透露,2纳米级的芯片在2024年就能够投入生产了,此外,根据中芯国际公布的数据显示,我国14纳米芯片也将投入量产,其第一条生产线已经在上海建立并投入使用了。据资料显示,我国最新的12纳米级芯片的订单也已经成功导入,更加先进的制程工艺让其能耗相比上代下降20%左右,性能提高10%。

就在全球处于7纳米芯片的进一步研发制造时,近日中科院成功攻克了2纳米级芯片所需的关键技术——垂直纳米环栅晶体管,为今后我国2纳米级半导体的研发提前打下了基础,堪称全球首创。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    460

    文章

    52837

    浏览量

    445950
  • 华为
    +关注

    关注

    216

    文章

    35330

    浏览量

    257393
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    HRTIM变频控制输出的第一个周期频率异常的原因?

    在使用STM32G474CBT6的HRTIM_Mater、HRTIM_TIMER_B和HRTIM_TIMER_D输出同步互补的四路输出时,关闭4路输出和三定时器的计数后,再次开启时第一个周期的频率
    发表于 04-25 06:17

    HRTIM变频控制输出的第一个周期频率异常的原因?

    在使用STM32G474CBT6的HRTIM_Mater、HRTIM_TIMER_B和HRTIM_TIMER_D输出同步互补的四路输出时,关闭4路输出和三定时器的计数后,再次开启时第一个周期的频率
    发表于 04-22 12:08

    使用两DLP4500,根据用户手册将第一个DLP的J14引脚的2,6分别接到第二DLP的J11引脚的2,6引脚,为什么不起作用?

    您好,我需要使用两DLP4500,想用第一个DLP的Trigger out 触发第二DLP的 trigger in, 根据用户手册将第一个DLP 的J14引脚的
    发表于 02-24 07:59

    原生鸿蒙第一个出圈的,为什么是安全?

    属于更加安全、可信、便捷的数字未来,也属于今天的你我
    的头像 发表于 01-11 15:53 ?4427次阅读
    原生鸿蒙<b class='flag-5'>第一个</b>出圈的,为什么是安全?

    ADS1274用DRDY+TDM输出模式下,读到的第一个字节是无效的,为什么?

    今天调试中发现问题,1274在用DRDY+TDM输出模式下,读到的第一个字节是无效的! 配置是4通道,在DRDY下降沿产生后,等待5us(采样率25K,即间隔40us)给出SPI的SCLK
    发表于 01-08 08:17

    蓝桥杯的第一个项目,点亮LED

    第一节IO简介GPIO是通用输入/输出端口的简称,是STM32可控制的引脚。GPIO的引脚与外部硬件设备连接,可实现与外部通讯、控制外部硬件或者采集外部硬件数据的功能。每个GPIO内部都有这样的
    的头像 发表于 01-02 21:02 ?816次阅读
    蓝桥杯的<b class='flag-5'>第一个</b>项目,点亮<b class='flag-5'>一</b><b class='flag-5'>个</b>LED

    ADS1299在DAISY-CHAIN模式下只能配置第一个AD吗,那后面几个都是要怎么配置寄存器,都和第一个样吗?

    大家: 1ADS1299在DAISY-CHAIN 模式下只能配置第一个AD么,那后面几个都是要怎么配置寄存器,都和第一个样么? 2 手册上写了有关时钟配置的问题,ADS1299在
    发表于 12-20 06:47

    DAC8734只能把第一个接收到的数字数据输出,有哪些原因导致的呢?

    一个发送的数据时序没问题。但DAC8734只能把第一个接收到的数字数据输出,我用的是TI公司自己的DAC8734EVM。可能有哪些原因导致的呢?是上电顺序的原因吗?
    发表于 12-19 09:17

    ADS1194标识芯片的第一个只读寄存器读取数据数据错误,为什么?

    采用ADS1194,MCUSTM32L4系列. 问题描述如下: 1. 标识芯片的第一个只读寄存器读取数据数据错误 2. 读取的数据每一个通道多了一个字节,把多出的字节去掉后位正确
    发表于 12-03 06:59

    韩国无晶圆厂初创公司Panmnesia展示第一个支持CXL的AI集群

    在2024?OCP全球峰会上,开发CXL交换机SoC和CXL IP的韩国无晶圆厂初创公司Panmnesia展示了第一个支持CXL的AI集群,该集群采用CXL 3.1交换机。 OCP全球峰会由世界上
    的头像 发表于 11-28 11:04 ?963次阅读

    ADS131A04在复位后以READY字进行响应,在第一个帧中接收到的响应不正确,为什么?

    帧,则在第一个帧中接收到的响应不正确,而后续响应是正确的。为什么复位后第一个帧中的 READY 响应不正确?
    发表于 11-25 08:11

    AMD推出了Versal Premium Series Gen 2,这是业界第一个支持CXL 3.1和PCIe Gen6的FPGA平台。

    AMD推出了Versal Premium Series Gen 2,这是业界第一个支持CXL 3.1和PCIe Gen6的FPGA平台。 ? AMD为数据中心、航空航天、通信和T M市场设计了
    的头像 发表于 11-21 15:59 ?1490次阅读
    AMD推出了Versal Premium Series Gen <b class='flag-5'>2</b>,这是业界<b class='flag-5'>第一个</b>支持CXL 3.1和PCIe Gen6的FPGA平台。

    LMK1C1104第一个cycle在CLKOUT中丢失,为什么?

    LMK1C1104: CLKIN的第一个cycle在CLKOUT中丢失,详情请参照关联问题
    发表于 11-11 07:12

    THS3001用第一个电路输入峰峰值为2V正弦波时,输出为峰峰值0.2V,这是什么原因?

    第一个电路输入峰峰值为2V正弦波时,输出为峰峰值0.2V,这是什么原因?
    发表于 09-26 06:07

    【xG24 Matter开发套件试用体验】第一个LED测试工程

    /SiliconLabs/gecko_sdk/releases/tag/v4.4.4 开始第一个点灯工程 查看电路图,LED0引脚PA04: 2.创建LED测试工程: 首先使用Type-C连接xG24设备
    发表于 09-02 23:48