0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

赛灵思扩展SmartConnect技术为16nm UltraScale+器件实现性能突破

Xilinx赛灵思官微 ? 来源:djl ? 作者:赛灵思 ? 2019-07-30 16:08 ? 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

Vivado Design Suite 2016.1 现提供 SmartConnect 技术支持,能解决高性能数百万系统逻辑单元设计中的系统互联瓶颈问题。

All Programmable技术和器件的全球领先企业赛灵思公司(Xilinx, Inc. (NASDAQ:XLNX))今天宣布推出 Vivado Design Suite2016.1 的 HLx 版本。该全新套件新增了SmartConnect技术支持,能为 UltraScale 和 UltraScale+ 产品组合带来前所未有的高性能。Vivado Design Suite2016.1 版本包含 SmartConnect 技术扩展,可解决高性能数百万系统逻辑单元设计中的系统互联瓶颈,从而让 UltraScale 和 UltraScale+ 器件组合在实现高利用率的同时,还能将性能进一步提升20%-30%。

赛灵思 UltraScale+ 产品组合是业界唯一的一款基于 FinFET 的可编程技术。其包括 Zynq、Kintex和 VirtexUltraScale+ 器件,相对于 28nm 产品而言,性能功耗比提升 2-5 倍,能支持 5G 无线、软件定义网络和下一代高级驾驶员辅助系统等市场领先应用。

赛灵思 SmartConnect 技术包括系统互联 IP 以及 UltraScale+ 芯片技术创新所带来的最新优化:

AXI SmartConnect IP:赛灵思的新型系统连接生成器将外设与用户设计整合在一起。SmartConnect 创建的定制互联功能能最好地满足用户的系统性能要求,从而能以更少的占用面积和功耗实现更高的系统吞吐量。现在,用户可通过 Vivado Design Suite2016.1 版本中的 Vivado IP Integrator 抢先体验。

借用时间和有用的歪斜优化:这些优化技术得到新型 UltraScale+ 精细时钟延迟插入功能的支持。这些全自动化功能通过将时序裕量从设计的高速路径转移到关键路径上,能够缓解大的线路延迟,并让设计运行在更高时钟频率上。

流水线分析与重定时:这些方法通过在设计中增加额外的流水线级,并运用自动寄存器重定时优化技术,让设计人员能够进一步提高性能。

供货情况

Vivado Design Suite HLx 版本和嵌入式软件开发工具 2016.1 版本现已开始供货,欢迎下载。如需了解有关赛灵思软件开发环境的更多信息,敬请访问赛灵思软件开发人员专区。

16nm UltraScale+ 系列FPGA、3D IC 和 MPSoC 凭借新型存储器、3D-on-3D和多处理 SoC(MPSoC)技术,继续保持着“领先一代”的价值优势。为实现前所未有的高的性能和集成度,UltraScale+ 系列还采用了全新的 SmartConnect 互联优化技术。通过系统级的优化,UltraScale+ 系列提供的价值远远超过了传统工艺节点移植所带来的价值,系统级性能功耗比相比 28nm 器件提升了 2-5倍,还实现了遥遥领先的系统集成度和智能化,以及最高级别的保密性与安全性。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 赛灵思
    +关注

    关注

    33

    文章

    1797

    浏览量

    132477
  • 可编程逻辑
    +关注

    关注

    7

    文章

    526

    浏览量

    44817
  • 16nm
    +关注

    关注

    0

    文章

    32

    浏览量

    28207
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    芯科携羽处理器亮相2025 RISC-V中国峰会

    第五届RISC-V中国峰会于16日在上海张江开幕,会上睿芯科展示了中国首款全自研高性能RISC-V服务器处理器——羽处理器,凭借全栈自主设计、极致
    的头像 发表于 07-21 09:15 ?1299次阅读

    基于AMD Versal器件实现PCIe5 DMA功能

    Versal是AMD 7nm的SoC高端器件,不仅拥有比16nm性能更强的逻辑性能,并且其PS系统中的CPM PCIe也较上一代MPSoC
    的头像 发表于 06-19 09:44 ?737次阅读
    基于AMD Versal<b class='flag-5'>器件</b><b class='flag-5'>实现</b>PCIe5 DMA功能

    AMD Spartan UltraScale+ FPGA 开始量产出货

    高 I/O、低功耗及先进的安全功能,适用于成本敏感型边缘应用 AMD 很高兴宣布,Spartan UltraScale+ 成本优化型系列的首批器件现已投入量产! 三款最小型的器件——SU10P
    的头像 发表于 06-18 10:32 ?1304次阅读
    AMD Spartan <b class='flag-5'>UltraScale+</b> FPGA 开始量产出货

    Xilinx Ultrascale系列FPGA的时钟资源与架构解析

    Ultrascale开发的支持包含步进功能的增强型FPGA架构,相比7系列的28nm工艺,Ult
    的头像 发表于 04-24 11:29 ?1140次阅读
    Xilinx <b class='flag-5'>Ultrascale</b>系列FPGA的时钟资源与架构解析

    邀您相约2025上海国际汽车工业展览会

    第二十一届上海国际汽车工业展览会将于2025年4月23日至5月2日在国家会展中心上海举行。作为专注于FPGA芯片领域的创新型企业,易将携基于16nm钛金系列FPGA开发的汽车相关解决方案亮相本次车展,展位号为 2BC104
    的头像 发表于 04-16 09:18 ?513次阅读
    易<b class='flag-5'>灵</b><b class='flag-5'>思</b>邀您相约2025上海国际汽车工业展览会

    AI 应用场景全覆盖!解码超高端 VU+ FPGA 开发平台 AXVU13F

    UltraScale+ XCVU13P(16nm工艺)FPGA 芯片,但从原先最大支持 16G DDR4 SODIMM 内存条插槽升级最大支持 32G ,并且支持多达 4 个 FM
    的头像 发表于 02-13 17:56 ?591次阅读
    AI 应用场景全覆盖!解码超高端 VU+ FPGA 开发平台 AXVU13F

    南京芯麒电子-基于KU15P的双路100G光纤加速卡

    ? ? ? ? 该平台是由16nm工艺的的Kintex UltraScale+系列主器件XCKU15P构建的一款加速卡平台,支持 PCIE Gen3x16 模式,支持 2组 72-bi
    的头像 发表于 01-15 10:11 ?564次阅读
    南京芯麒电子-基于KU15P的双路100G光纤加速卡

    今日看点丨美国拟管制16nm;Meta今年或开发出AI编程智能体

    1. 美国拟管制16nm ! ? 美国计划扩大制程技术的管制范围,包括16纳米成熟制程,这可能对台积电等全球晶圆代工厂商产生影响。外媒报道指出拜登政府将从现行7纳米先进制程,延伸至16
    发表于 01-13 10:40 ?663次阅读

    低温失效的原因,有没有别的方法或者一些见解?

    低温失效的原因,有没有别的方法或者一些见解。就是芯片工作温度在100°--40°区间,然后呢我们到了0°以下就不工作了,然后在低温的情况下监测了电流和电压都正常,频率也都正常,频率不是FPGA的频率是晶振的频率,焊接的话七
    发表于 12-30 16:28

    Zynq UltraScale+ MPSoC数据手册

    电子发烧友网站提供《Zynq UltraScale+ MPSoC数据手册.pdf》资料免费下载
    发表于 12-30 14:37 ?2次下载

    ALINX 发布 AXVU13P:AMD Virtex UltraScale+ 高端 FPGA PCle 3.0 综合开发平台

    ALINX 正式发布 AMD Virtex UltraScale+ 系列 FPGA PCIe 3.0 综合开发平台?AXVU13P! 这款搭载 AMD 16nm 工艺 XCVU13P 芯片的高性能
    的头像 发表于 12-20 16:46 ?877次阅读
    ALINX 发布 AXVU13P:AMD Virtex <b class='flag-5'>UltraScale+</b> 高端 FPGA PCle 3.0 综合开发平台

    时序约束一主时钟与生成时钟

    一、主时钟create_clock 1.1 定义 主时钟是来自FPGA芯片外部的时钟,通过时钟输入端口或高速收发器GT的输出引脚进入FPGA内部。对于7系列的器件,主时钟必须手动
    的头像 发表于 11-29 11:03 ?1497次阅读
    时序约束一主时钟与生成时钟

    AMD/Xilinx Zynq? UltraScale+ ? MPSoC ZCU102 评估套件

    Zynq UltraScale+ MPSoC 器件,具有四核 Arm? Cortex-A53、双核 Cortex-R5 实时处理器和基于 AMD/Xilinx 16nm FinFET+ 可编程逻辑
    的头像 发表于 11-20 15:32 ?1690次阅读
    AMD/Xilinx Zynq? <b class='flag-5'>UltraScale+</b> ? MPSoC ZCU102 评估套件

    在米尔电子MPSOC实现12G SDI视频采集H.265压缩SGMII万兆以太网推流

    4K UHD音视频广播领域的优势 1.高性能与低功耗的结合:Zynq UltraScale+ MPSoC采用了16nm FinFET工艺,集成了多核处理器和可编程逻辑,能够在提高性能
    发表于 11-01 16:56

    在米尔电子MPSOC实现12G SDI视频采集H.265压缩SGMII万兆以太网推流

    协议。 3.MPSoC与VCU架构在4K UHD音视频广播领域的优势 高性能与低功耗的结合 :Zynq UltraScale+ MPSoC采用了16nm FinFET工艺,集成了多核处理器和可编程逻辑
    发表于 10-14 17:42