0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

技术 | 如何解决PCB设计中的阻抗匹配问题

LUZq_Line_pcbla ? 来源:YXQ ? 2019-06-21 17:03 ? 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

在高速PCB设计时为了防止反射就要考虑阻抗匹配,但由于PCB的加工工艺限制了阻抗的连续性而仿真又仿不到,在原理图的设计时怎样来考虑这个问题?另外关于IBIS模型,不知在那里能提供比较准确的IBIS模型库。我们从网上下载的库大多数都不太准确,很影响仿真的参考性。

在设计高速PCB电路时,阻抗匹配是设计的要素之一。而阻抗值跟走线方式有绝对的关系, 例如是走在表面层(microstrip)或内层(stripline/double stripline),与参考层(电源层或地层)的距离,走线宽度,PCB材质等均会影响走线的特性阻抗值。也就是说要在布线后才能确定阻抗值。一般仿真软件会因线路模型或所使用的数学算法的限制而无法考虑到一些阻抗不连续的布线情况,这时候在原理图上只能预留一些terminators(端接),如串联电阻等,来缓和走线阻抗不连续的效应。真正根本解决问题的方法还是布线时尽量注意避免阻抗不连续的发生。 IBIS模型的准确性直接影响到仿真的结果。基本上IBIS可看成是实际芯片I/O buffer等效电路的电气特性资料,一般可由SPICE模型转换而得 (亦可采用测量, 但限制较多),而SPICE的资料与芯片制造有绝对的关系,所以同样一个器件不同芯片厂商提供,其SPICE的资料是不同的,进而转换后的IBIS模型内之资料也会随之而异。也就是说,如果用了A厂商的器件,只有他们有能力提供他们器件准确模型资料,因为没有其它人会比他们更清楚他们的器件是由何种工艺做出来的。如果厂商所提供的IBIS不准确, 只能不断要求该厂商改进才是根本解决之道。

在高速PCB设计时我们使用的软件都只不过是对设置好的EMC、EMI规则进行检查,而设计者应该从那些方面去考虑EMC、EMI的规则?怎样设置规则?

一般EMI/EMC设计时需要同时考虑辐射(radiated)与传导(conducted)两个方面。 前者归属于频率较高的部分(》30MHz)后者则是较低频的部分(《30MHz)。 所以不能只注意高频而忽略低频的部分。 一个好的EMI/EMC设计必须一开始布局时就要考虑到器件的位置 PCB迭层的安排 重要联机的走法 器件的选择等 如果这些没有事前有较佳的安排 事后解决则会事倍功半 增加成本。 例如时钟产生器的位置尽量不要靠近对外的连接器 高速信号尽量走内层并注意特性阻抗匹配与参考层的连续以减少反射 器件所推的信号之斜率(slew rate)尽量小以减低高频成分 选择去耦合(decoupling/bypass)电容时注意其频率响应是否符合需求以降低电源层噪声。 另外 注意高频信号电流之回流路径使其回路面积尽量小(也就是回路阻抗loop impedance尽量小)以减少辐射。 还可以用分割地层的方式以控制高频噪声的范围。 最后 适当的选择PCB与外壳的接地点。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4371

    文章

    23526

    浏览量

    410857
  • 阻抗
    +关注

    关注

    17

    文章

    974

    浏览量

    47537

原文标题:如何解决PCB设计中的阻抗匹配问题

文章出处:【微信号:Line_pcblayout,微信公众号:Line_pcblayout】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    村田贴片电容的阻抗匹配问题如何解决?

    村田贴片电容在阻抗匹配问题上的解决方案需结合其高频特性优化与具体应用场景设计, 核心策略包括利用低ESL/ESR特性实现高频阻抗控制、通过温度稳定材料保障参数一致性、采用多层堆叠技术满足高速信号需求
    的头像 发表于 07-25 15:23 ?115次阅读

    如何确保模拟示波器的输入阻抗匹配

    : 同一信号源不要同时连接 1 MΩ 和 50 Ω 示波器输入。 定期校准: 示波器输入阻抗可能随时间漂移,建议每年校准一次。 参考手册: 查阅示波器与信号源的技术手册,确认阻抗匹配要求。 六
    发表于 04-08 15:25

    BNC 接头阻抗匹配:接线的关键技术与注意事项

    阻抗匹配贯穿 BNC 连接器接线全程,依托德索的优质产品、先进技术与专业指导,掌握关键技术,遵循注意事项,才能保障信号高质量传输,为依赖 BNC 连接的系统稳定运行筑牢根基。
    的头像 发表于 03-12 10:42 ?830次阅读
    BNC 接头<b class='flag-5'>阻抗匹配</b>:接线<b class='flag-5'>中</b>的关键<b class='flag-5'>技术</b>与注意事项

    阻抗匹配怎么设计?

    阻抗匹配设计有什么资料吗?求推荐
    发表于 03-10 07:37

    Aigtek:功率放大器如何进行阻抗匹配

    )和电容(C)组成。在功率放大器,输入和输出端口的阻抗通常是不同的,因此需要进行阻抗匹配,以确保信号的有效传输。 阻抗匹配的目标是使功率放大器的输入
    的头像 发表于 03-05 11:02 ?477次阅读
    Aigtek:功率放大器如何进行<b class='flag-5'>阻抗匹配</b>

    电源滤波器的阻抗匹配问题:源阻抗和负载阻抗匹配时的优化策略

    在电子设备,电源滤波器的性能受到源阻抗和负载阻抗匹配的影响。谐振现象可能导致电感和电容元件形成共振回路,影响滤波器的滤波效果和电路元件的稳定性。优化滤波器设计采用 L 型
    的头像 发表于 02-10 11:02 ?725次阅读
    电源滤波器的<b class='flag-5'>阻抗匹配</b>问题:源<b class='flag-5'>阻抗</b>和负载<b class='flag-5'>阻抗</b>不<b class='flag-5'>匹配</b>时的优化策略

    深度解析:PCB高速信号传输阻抗匹配与信号完整性

    一站式PCBA智造厂家今天为大家PCB设计什么是高速信号?PCB设计为什么高频会出现信号失真。在电子设备制造,高速信号的处理成为
    的头像 发表于 12-30 09:41 ?718次阅读

    利用两个元件实现 L 型网络阻抗匹配

    本文要点L型网络阻抗匹配是一个简单的滤波器,由两个电抗元件组成。L型滤波器具有较宽的带宽,但在载波频率下响应速度缓慢。设计人员可以组合多个L型滤波器,实现更稳健的响应以及更高的品质因数。阻抗匹配
    的头像 发表于 12-20 18:57 ?1532次阅读
    利用两个元件实现 L 型网络<b class='flag-5'>阻抗匹配</b>

    Cadence技术解读 天线的阻抗匹配技术

    本文要点 天线的阻抗匹配技术旨在确保将最大功率传输到天线,从而使天线元件能够强烈辐射。 天线阻抗匹配是指将天线馈线末端的输入阻抗与馈线的特
    的头像 发表于 12-16 15:44 ?2259次阅读
    Cadence<b class='flag-5'>技术</b>解读 天线的<b class='flag-5'>阻抗匹配</b><b class='flag-5'>技术</b>

    100M到200M的ADC在PCB设计时,要进行严格的阻抗匹配吗?

    100M到200M的ADC在PCB设计时,要进行严格的阻抗匹配
    发表于 12-06 06:50

    阻抗匹配计算和差分走线设置

    ad,cadense 阻抗匹配计算和差分走线设置
    发表于 10-17 16:59 ?2次下载

    阻抗匹配50欧姆好像是一个很特殊的值,为什么呢?

    阻抗匹配50欧姆好像是一个很特殊的值,为什么呢?各种的阻抗匹配情况是怎样考虑的?因为最近的一个问题对阻抗匹配的原理开始模糊起来,请专家指教。
    发表于 09-19 07:26

    OPA847与OPA861之间没有阻抗匹配,实际做成电路会有问题吗?

    下面是我连的一个电路,先电压放大,再电压转电流,OPA847与OPA861之间没有阻抗匹配,实际做成电路会有问题吗?如果要阻抗匹配,是不是B端之间并联一个50欧电阻,但是这样会分压,电流达不到我的要求,有其他实现阻抗匹配的方法
    发表于 09-09 06:22

    请问阻抗匹配后反相比例放大器的输入阻抗是怎么计算?

    阻抗匹配后反相比例放大器的输入阻抗是怎么计算?谢谢!
    发表于 08-28 08:26

    请问为什么阻抗匹配会损失6dB?

    1、在有的帖子,或资料上看到,运放的输入,输出进行阻抗匹配后会损失6dB的增益,这是为什么呢? 2、如图:
    发表于 08-14 08:18