0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

Efinity RISC-V IDE入门使用-5

XL FPGA技术交流 ? 2025-07-23 12:42 ? 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

一、Efinity工程

io_memoryClk是与存储器接口共用的时钟,需要连接正确。

UART

由于钛金系列是有片上晶振的,所以有些客户可能会选择片上晶振作为SOC的系统时钟或者选择片上晶振作为PLL的参考时钟,再由该PLL的输出时钟作为SOC的系统时钟,但是由于片上晶振频率偏差比较大,所以UART的波特率是不准确的,这也是为什么UART出问题的原因。

FLASH

flash管脚interface设置。

flash出问题也是一个很常见的问题,

之前遇到有客户反馈riscv 烧写到flash启动不了,原因是 riscv 必须要控制flash,因为bootloader会读取flash中的数据用于加载APP;

(2)flash的IO输入输出都要添加IO寄存器,之前遇到有客户不能读写flash的情况。

Instance Name

Ext_flash_clk

Ext_flash_cs

Mode

output

output

I/O Standard

1.8V LVCMOS

1.8V LVCMOS

Connection Type

--

--

Register Option

register

register

Double Data

I/O Option

none

none

Enable Serialization

No

No

Clock Pin Name

soc_clk

soc_clk

Pull Option

-

-

Drive Strenght

4

4

Instance Name

Ext_falsh_dx

Base

Output

Mode

inout

Constant Output

none

I/O Standard

1.8V lvcmos

Register Option

register

Input

Double Dat

none

Connection Type

normal

Enable Serialization

No

Register Option

register

Drive Strength

4

Clock

Clk

Enable Slew Rate

No

Double data

None

Static Delay Setting

0

Pull Option

None

Output Enable

Enable Schmitt

No

Register Option

Register

Enable bus hold

No

Oputput Clock

Static Delay setting

0

Pin Name

Clk

Inverted

No

二、RISCV 工程

自从新版本的Efinity RISC-V IDE发布之后,这直没有时间操作一下,它为RISC-V ' C '和' c++ '软件开发提供了一个完整、无缝的环境;今天终于安装了,但安装自不必多说,一路点击下去就可以了。来体验一把。

2.1 打开IDE自带工程。
(1)首先打开软件。

step1:选择工程的工作空间。如果工作空间长时间不变可以勾选Use this as the default and do not ask agin。

与老版本的区别是,新版本可以将该选择到任何地方。

wKgZO2iAaM6AIm67AAA8wCRMokg103.png

step2:生成sapphire的example。

step2: Import工程。选择Import Projectes... 或者在Project Explorer中右击,然后选择Import... 或者File -> Import.

wKgZO2iAaM6AQ62JAACJ9INM2GA184.pngwKgZO2iAaNOAU3jbAABk4BX1kow155.png

step3:在打开的Import对话框中选择Efinix Projects-> Efinix Makefile Project可以导入。

wKgZO2iAaNOABaneAABXU7mAWD8920.png

step4:选择bsp位置,这里我选择

D:FPGA_Prj9_T120F3241_RISCV_DEMOT120F324_devkitembedded_swefx_socbsp

如果是FreeRTOS的话,两个都要输入。

wKgZO2iAaNOAfKmxAABG_kdJ-oo773.png

setp5:选择下一步,然后勾选相应工程前面的方框,点击finish即可以导入相应的demo工程。

wKgZO2iAaNSAZwNzAABZHJHSNj0381.png

step6:右键选择build Project.

step7:run或者debug。

从2022版本之后,只要把路径转换到soc之后,不需要再设置debug路径

wKgZO2iAaNSAB5YlAAE5R-_iV_c088.png

这里以gpioDemo为例。

wKgZO2iAaNSATFgrAAEp7MCpW0Q602.png

进入debug调试界面。

wKgZO2iAaNSARc3fAADvZVUjs7o116.png

查看串口打印信息,在Window->Show View ->Terminal-> open the termianl。选择Serial Terminal设置相关的串口信息。

wKgZO2iAaNSAP-sjAAC0aXXk6o8947.pngwKgZO2iAaNSAJ6xAAAEHgylua_c372.png

2.2 Debug优化设置

OpenOCD有三个环境变量,DEBUG,BENCH,DEBUG_OG.

wKgZO2iAaNWABD_mAADrSBOU_wg448.png

在IP生成时,可以通过Application Debug Mode设置Debug开关状态,在/embedded_sw/bsp/efinix/EfxSapphireSoc/include/soc.mk

wKgZO2iAaNWAdba6AAI5qrP8mNU969.png

下面是osc.mk关于DEBUG与DEBUG_OG的设置。

wKgZO2iAaNWANyLlAABebr6ydsI602.png

当然也可以在Window -> Preferences进行修改。

wKgZO2iAaNWAXiN1AAIvobx0HAc214.png

或者在工程的makefile中修改

wKgZO2iAaNWAItndAACKd41tqF0375.png

在调试完成后推荐的设置是

DEBUG = NO

DEBUG_OG = NO

BENCH = no/yes[-O3生成的文件会比-Os大,速度会快一点,但是也是个位数百分比的]

2.3 debug问题补充

其实在Debug时经常会报出以下问题:

Error: no device found

Error: unable to open ftdi device with vid 0403, pid 6014, description 'ELITES-232DL', serial '*' at bus location '*'

wKgZO2iAaNWAQCKZAAAftk-Lsas664.png

这个错误其实并不陌生,文档也有一个相关的记录.

目前易灵思的下载器使用的是FTDI的 FT232,FT2232和FT4232方案。下图是FT2232和FT4232芯片的原理图,FT2232有channel 0,1两个通道,在下图已经标出。FT4234有channel 0,1,2,3共4个通道;而ELITES-232DL使用的是FT232,它只有channel 0.所以在使用不同的下载噐方案时,尤其是在对RISCV进行debug时就是使用不同的配置参数;否则就会报上面的错误。

wKgZO2iAaNaABaKgAAE_pydHTFs399.pngwKgZO2iAaNaAL-Z-AAD3-lbscJU378.png

那么怎么区别下载器使用的是什么芯片方案及对应的JTAG channel号呢?这个在打开programmer之后,就可以看到相应的ID.位置如下图所示。而channel号是由易灵思的驱动来指定的,下表中列出JTAG使用的channel号。

wKgZO2iAaNaAOsUVAACdMxE7IG8531.png
FTDI器件 ID JTAG channel
FT232 0403:6014 0
FT2232 0403:6010 1
FT4232 0403:6011 1

在上面的图中我们还把USB Target用红色框框了出来,因为不同的下载器名字是不一样的,也是要修改的。

知道了上面的信息之后,我们就可以很清楚的知道我们的下载器使用的器件情况。

到现在我们可以对上面的报错进行修改了,出现上面的报错时应该怎么样修改呢?这里还要分两种情况,一种是hard jtag,另一种是soft的JTAG。区别在于修改的文件不同。

对于hard jtag,我们需要把embedded_swsoc_xxbspefinixEfxSapphireSocopenocdftdi.cfg(或者ftdi_ti.cfg,其中ftdi.cfg用于trion系列,而ftdi_ti.cfg 用于钛金系列)修改成下载器读出来的名字,这里包括ftdi_device_descftdi_vid_pidftdi_channel三个参数,只需要按照上面的说明配置即可。

wKgZO2iAaNaAKelnAAEjZ-mSpd4863.png

比如以YLS_DL下载器为例,

wKgZO2iAaNeASrQkAAlwTBLck-A482.png它使用的是FT2232的方案。修改结果如图。

wKgZO2iAaNeARgx2AACw7Tipux4260.png

对于soft jtag,老版本的EFinity修改的是c232hm_ddhsl_0.cfg文件,而在2023.1版本的RISCV中已经没有c232hm_ddhsl_0.cfg文件了。代之的是一个external.cfg文件。里面的内部与上面的是一样的。

另外也遇到过修改了上面的问题还是存在问题的,经过确认客户安装的驱动是libusb-win32,可以用zadig的libusbk试试。

wKgZO2iAaNeAGc-uAABf2fd-SPs029.png

2.4、新建工程

File -> New -> Project...

wKgZO2iAaNeASkx1AAA4pq4Jf9U843.png

可以选择Standalone也可以选择FreeRTOS

wKgZO2iAaNeAOLTnAABZ0v0Rddo531.png

三、接口操作

APB3接口

请在公众号中搜索"APB3接口应用"

GPIO

请在公从号中搜索"SOC GPIO操作”

四、逻辑文件与RISCV工程文件合并烧写

在programmer中点击Combine Multiple Image Files。打开Combine Multiple Image Files对话框,

wKgZO2iAaNeATFNSAAAkdBkQopo432.png

选择Generic Image Combination.并选择右侧的“*”添加文件,逻辑文件是生成的hex文件,RISCV工程生成的是bin文件。

wKgZO2iAaNeAebBZAABTTedU2Ug852.png

输入output file 文件名。指定地址,逻辑文件地址为0,

软核的起始地址是大工程中指定的起始文件,最后点击Aplly。

wKgZO2iAaNeAQTrpAABp2jsN-EI173.png

把合成的文件烧写到flash。

最后:

我们会为各种应用提供相应的demo,欢迎关注我们的硬件平台

wKgZO2iAaNiAGfIiAAka5tretWA045.png


声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • IDE
    IDE
    +关注

    关注

    0

    文章

    353

    浏览量

    47805
  • RISC-V
    +关注

    关注

    46

    文章

    2597

    浏览量

    48942
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    FPGA与RISC-V浅谈

    全球半导体产业竞争格局正在经历深刻变革,物联网、边缘计算等新兴技术的蓬勃发展,让RISC-V凭借其开源、精简以及模块化的灵活优势,日益成为业界焦点,也为全球半导体产业注入新的活力与挑战
    发表于 04-11 13:53 ?375次阅读
    FPGA与<b class='flag-5'>RISC-V</b>浅谈

    关于RISC-V芯片的应用学习总结

    RISC-V芯片作为一种基于精简指令集计算(RISC)原则的开源指令集架构(ISA)芯片,近年来在多个领域展现出了广泛的应用潜力和显著优势。以下是对RISC-V芯片应用的总结。 RISC-V
    发表于 01-29 08:38

    如何使用 RISC-V 进行嵌入式开发

    RISC-V指令集等因素。 安装IDE :可以选择基于Eclipse的Nuclei Studio IDE,它支持RISC-V架构的嵌入式开发
    的头像 发表于 12-11 17:32 ?2001次阅读

    关于RISC-V学习路线图推荐

    架构(ISA)、流水线、内存层次结构等。 编程语言 : 熟悉C/C++或Rust等编程语言,这些是RISC-V架构下常用的编程语言。C语言必须好好学习,这是基础哦。 二、RISC-V架构入门
    发表于 11-30 15:21

    RISC-V MCU入门

    RISC-V MCU入门哪个厂家的资料比较全?
    发表于 11-27 16:51

    Efinity RISC-V IDE入门使用-4

    原文标题:Efinity RISC-V IDE入门使用-4
    的头像 发表于 11-01 11:06 ?1030次阅读

    RISC-V,即将进入应用的爆发期

    RISC-V是一种开放标准指令集架构 (ISA),最初由加州大学伯克利分校的研究人员于2010年开发。业界称,这种开源特性为芯片设计者提供了极大的灵活性,可以根据具体需求定制AI加速器。 而AI
    发表于 10-31 16:06

    加入全球 RISC-V Advocate 行列,共筑 RISC-V 的未来 !

    加入RISC-VAdvocate行列!我们正在寻找来自世界各地的RISC-V爱好者,通过全球推广和参与,成为支持RISC-V进步的关键参与者。作为一名RISC-VAdvocate,您将
    的头像 发表于 09-10 08:08 ?916次阅读
    加入全球 <b class='flag-5'>RISC-V</b> Advocate 行列,共筑 <b class='flag-5'>RISC-V</b> 的未来 !

    RISC-V Summit China 2024 青稞RISC-V+接口PHY,赋能RISC-V高效落地

    沁恒在历届峰会上分享RISC-V在MCU领域的创新成果,和大家共同见证了本土RISC-V产业的成长。早在第一届RISC-V中国峰会上,沁恒就公开了青稞RISC-V系列量产芯片的关键技术
    的头像 发表于 08-30 18:18 ?2414次阅读
    <b class='flag-5'>RISC-V</b> Summit China 2024  青稞<b class='flag-5'>RISC-V</b>+接口PHY,赋能<b class='flag-5'>RISC-V</b>高效落地

    RISC-V Summit China 2024 | 青稞RISC-V+接口PHY,赋能RISC-V高效落地

    MounRiver Studio IDE(MRS)不仅在工具链层面为青稞RISC-V的免表中断和指令扩展提供支持,还通过一键工程创建、多种运行库、数学库、本地/远程调试、免复位问题定位等实用功能,让RISC-V
    发表于 08-30 17:37

    2024 RISC-V 中国峰会:abg欧博电子助力RISC-V生态!

    第四届RISC-V中国峰会(RISC-V Summit China 2024)于8月21日至23日在杭州盛大召开,成为RISC-V领域的一次重要盛会
    的头像 发表于 08-26 18:33 ?1645次阅读
    2024 <b class='flag-5'>RISC-V</b> 中国峰会:abg欧博电子助力<b class='flag-5'>RISC-V</b>生态!

    2024 RISC-V 中国峰会:abg欧博电子助力RISC-V生态!

    第四届RISC-V中国峰会(RISC-V Summit China 2024)于8月21日至23日在杭州盛大召开,成为RISC-V领域的一次重要盛会。峰会汇聚了RISC-V国际基金会的
    发表于 08-26 16:46

    risc-v的发展历史

    RISC-V的发展历史可以追溯到2006年左右,当时David Patterson和其他研究者开始探索创建一个开放和可扩展的指令集架构(ISA)。以下是RISC-V发展的主要里程碑: 一、起源与初步
    发表于 07-29 17:20

    rIsc-v的缺的是什么?

    RISC-V作为一种开源的指令集架构(ISA),自其诞生以来就受到广泛关注和应用,但它也存在一些不足之处。以下是RISC-V架构目前存在的主要缺点: 1. 性能问题 相对于专用ISA的性能差距:尽管
    发表于 07-29 17:18

    为什么要有RISC-V

    。 2017年5月第六届RISC-V研讨会上RISC-V基金会的企业成员按年销售额排名。左栏公司的年销售额均超过500亿美元,中间栏目公司的销售额低于500亿美元但超过50亿美元,右栏的销售额低于50亿美元但
    发表于 07-27 15:05