0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

芯华章RISC-V敏捷验证方案再升级

芯华章科技 ? 来源:芯华章科技 ? 2025-07-21 17:03 ? 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

7月17-18日,在中国规模最大、规格最高的RISC-V峰会上,芯华章向数千名专业用户展示其面向RISC-V指令集打造的完整敏捷验证方案,其中最新发布的GalaxSim Turbo 3.0创新性地结合事件驱动和周期驱动双引擎在仿真性能上的优势,以自动负载调度算法提升并行仿真效率,在周期加速场景中,相比于传统商业仿真器相比可实现十倍以上的验证效率提升。

GalaxSim Turbo 3.0

双仿真引擎兼顾性能和易用性

随着现在设计复杂性的提高,传统的逻辑仿真器产品在很多场景下受限于事件的异步行为,设计的分割(Partition)和线程同步有较大的限制,往往无法支持高速的并行仿真,从而大大限制了验证的场景和规模。

GalaxSim Turbo高速仿真模式让用户在不需要修改验证环境的情况下,大幅提高了仿真并行度。同时混合仿真模式兼顾了传统仿真器对SystemVerilog语法和UVM特性的支持,结合XEDB波形合并、功能覆盖率分析等一系列实用的调试工具,有效确保了验证流程的连贯性。

使用门槛更低

支持Verilog/SystemVerilog全语法,额外支持SVA,Functional Coverage等Verilator没有的功能,同时可在原先的仿真用例上可以一键切换;

易用性更强

不局限C Testbench,验证环境的移植平滑,维护成本大大降低;

并行效率高

Verilator线程数目需要编译前指定,Turbo的线程数目可以在RunTime的时候根据服务器资源指定,大大提高多线程的管理效率;

仿真运行速度更快

在拆分设计之前对设计描述方式和信号同步机制进行深度优化,同时可以根据客户设计特点进行特殊的定向优化;

运行资源管理优化

运行时可以自动寻找合适的CPU资源,并得到计算资源,通讯资源的优化匹配;

调试能力强

支持并行下载芯华章波形文件格式XEDB,波形文件大幅减小,下载速度显著提升,得到完整的一体化Debug体验。

表1:RISC-V开源项目实践,验证效率显著提升

380ba9aa-65cf-11f0-a6aa-92fbcf53809c.png

芯华章科技联席CEO谢仲辉表示:“在科技竞争异常激烈的今天,我们以AI赋能EDA技术革新的同时,也在积极地探索具有巨大潜能的应用场景,以更敏捷、更充分、更完备的验证方案,保障基于RISC-V架构相关产品的稳定性,从而助力RISC-V其获得大规模的商业部署,发展中国自主可控的RISC-V架构芯片服务于市场。”

芯华章在与芯来、开芯院、国家集成电路设计自动化技术创新中心、中国科学院计算技术研究所等多家客户深度合作中,产品也在不断升级,帮助客户解决从IP高度定制化到系统软硬件协同验证等一系列挑战。

RISC-V 具有高度可定制化和场景复杂的特点,在AI芯片定制当中,设计者为了提高计算效率、支持如浮点运算、AI算子等特定应用需求,往往会对传统处理器指令(如RISC-V)进行扩展定制,而其计算复杂度高,验证难度大,使用传统验证方法难以做到有效完备验证。

GalaxEC

面向EDA 2.0目标,芯华章运用新一代形式化求解算法和并行计算技术打造高性能求解引擎,GalaxEC基于形式化底层技术,能一站式满足用户全流程等价性验证需求,避免多工具切换成本,帮助工程师确保不同层次设计之间的一致性,同时,GalaxEC HEC可完备验证RISC-V处理器算子实现的正确性,包括算术逻辑单元ALU、整数运算单元及浮点运算单元等C++算法模型到RTL实现的等价性,可支持原生云部署,更好地满足敏捷验证与设计需要。

基于RISC-V的应用系统需要系统级验证及软件适配,更多软件生态需要移植到RISC-V处理器,但由此带来的bug是软件问题还是硬件问题?定位和调试困难,需要更强大的软件代码-硬件电路联合调试手段。

HuaPro P3

HuaPro P3采用最新一代可编程SoC芯片,结合自研的HPE Compiler工具链 ,可支持容量更大、速度更快、更多最新高速接口的用户芯片设计;同时,对基于RISC-V等多种异构处理器架构的定制化高性能应用芯片,HuaPro P3的软硬件系统可支持自动化和智能化的实现流程、支持灵活模块化扩展和云部署,有效减少用户人工投入、缩短芯片验证周期,兼顾验证性能和深度调试的需求。

关于第五届RISC-V中国峰会

RISC-V中国峰会是全球三大RISC-V专业会展之一,也是中国规模最大的RISC-V年度活动。

本届由上海开放处理器产业创新中心(SOPIC)主办,旨在协同RISC-V产业链上下游企业,共建RISC-V关键共性技术平台,用开放的硬件平台构建开源的软件生态,从而有力促进RISC-V技术的产业化应用和商业化落地。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • soc
    soc
    +关注

    关注

    38

    文章

    4398

    浏览量

    223003
  • 仿真器
    +关注

    关注

    14

    文章

    1040

    浏览量

    85471
  • RISC-V
    +关注

    关注

    46

    文章

    2597

    浏览量

    48951
  • 芯华章
    +关注

    关注

    0

    文章

    184

    浏览量

    11664

原文标题:芯华章RISC-V敏捷验证方案再升级,总体可达数量级效率提升

文章出处:【微信号:X-EPIC,微信公众号:芯华章科技】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    院采用华章P2E硬件验证平台加速RISC-V验证

    近日,系统级验证 EDA 解决方案提供商华章科技与北京开源芯片研究院(以下简称 “开院”)宣布,双方基于
    的头像 发表于 07-18 10:08 ?495次阅读
    开<b class='flag-5'>芯</b>院采用<b class='flag-5'>芯</b><b class='flag-5'>华章</b>P2E硬件<b class='flag-5'>验证</b>平台加速<b class='flag-5'>RISC-V</b><b class='flag-5'>验证</b>

    华章邀您共赴2025 RISC-V中国峰会

    作为中国规模最大的RISC-V年度盛会,2025 RISC-V中国峰会将于7/16-7/19在上海张江科学会堂举办。
    的头像 发表于 07-16 15:00 ?372次阅读

    来科技携手芒科技发布RISC-V CPU系统仿真平台

    专业RISC-V处理器IP及解决方案公司来科技与杭州芒科技深入合作,共同研发推出来全系列RISC-
    的头像 发表于 03-19 14:36 ?862次阅读

    公司荣获RISC-V联盟2024年度IP创新奖

    近日,2025年中国RISC-V生态大会在北京举办,智公司作为中国开放指令(RISC-V)联盟会员单位之一受邀出席。会上,智公司RISC-V
    的头像 发表于 03-06 14:57 ?692次阅读

    来科技亮相RISC-V Day Tokyo 2025

    RISC-V Day Tokyo 2025春季会议于日前在东京大学ITO国际研究中心顺利举行。The RISC-V Day Tokyo作为日本最大的RISC-V活动,汇集了众多优秀的RISC-
    的头像 发表于 03-03 14:07 ?617次阅读

    启源亮相首届RISC-V产业发展大会

    近日,主题为“发挥标准优势,繁荣产业发展”的首届 RISC-V产业发展大会在北京盛大召开。启源作为RISC-V工作委员会副会长单位积极支持并亮相本次盛会。启源在大会上展示了国内首款
    的头像 发表于 12-30 17:40 ?838次阅读

    华章推出新一代高性能FPGA原型验证系统

    不断发展的SoC和Chiplet芯片创新,特别是基于RISC-V等多种异构处理器架构的定制化高性能应用芯片,对硬件验证平台的性能、容量、高速接口、调试能力都提出了更高要求,因此作为国产EDA公司的
    发表于 12-10 10:49 ?617次阅读
    <b class='flag-5'>芯</b><b class='flag-5'>华章</b>推出新一代高性能FPGA原型<b class='flag-5'>验证</b>系统

    国产EDA公司华章科技推出新一代高性能FPGA原型验证系统

    新品发布 XEPIC 不断发展的SoC和Chiplet芯片创新,特别是基于RISC-V等多种异构处理器架构的定制化高性能应用芯片,对硬件验证平台的性能、容量、高速接口、调试能力都提出了更高要求,因此
    发表于 12-10 09:17 ?726次阅读
    国产EDA公司<b class='flag-5'>芯</b><b class='flag-5'>华章</b>科技推出新一代高性能FPGA原型<b class='flag-5'>验证</b>系统

    RISC-V能否复制Linux 的成功?》

    个角度来看,RISC-V ISA是推动RISC-V发展的关键因素。回想20年前,基于Linux内核的实现方案非常多,远远超过今天基于RISC-V ISA的实现
    发表于 11-26 20:20

    思尔加入甲辰计划,共推RISC-V生态

    近日,国内领先的数字EDA解决方案提供商思尔(S2C)宣布了一项重要战略举措——正式加入甲辰计划(RISC-V Prosperity 2036),标志着其在推动RISC-V开源架构生
    的头像 发表于 09-10 16:38 ?772次阅读

    加入全球 RISC-V Advocate 行列,共筑 RISC-V 的未来 !

    加入RISC-VAdvocate行列!我们正在寻找来自世界各地的RISC-V爱好者,通过全球推广和参与,成为支持RISC-V进步的关键参与者。作为一名RISC-VAdvocate,您将
    的头像 发表于 09-10 08:08 ?916次阅读
    加入全球 <b class='flag-5'>RISC-V</b> Advocate 行列,共筑 <b class='flag-5'>RISC-V</b> 的未来 !

    RISC-V Summit China 2024 | 青稞RISC-V+接口PHY,赋能RISC-V高效落地

    RISC-V内核+接口底层根技术”的自研体系,深度剖析了全栈研发模式在推动RISC-V应用落地上的原生优势。 青稞RISC-V将芯片技术自主进一步深入到内核自主,凭借由核到、由内而
    发表于 08-30 17:37

    思尔亮相RISC-V中国峰会,展示架构建模与混合仿真验证方法

    NEWS2024RISC-V中国峰会2024年8月21-23日,思尔亮相第四届RISC-V中国峰会,与全球RISC-V生态伙伴共同探讨了AI时代R
    的头像 发表于 08-30 12:44 ?624次阅读
    思尔<b class='flag-5'>芯</b>亮相<b class='flag-5'>RISC-V</b>中国峰会,展示架构建模与混合仿真<b class='flag-5'>验证</b>方法

    2024 RISC-V 中国峰会:abg欧博电子助力RISC-V生态!

    技术未来发展方向的宝贵机会。 abg欧博电子<电子发烧友>作为RISC-V中国峰会的核心媒体社区合作伙伴,深度参与此次峰会。通过其广泛的影响力,积极推广前沿的RISC-V创新方案
    发表于 08-26 16:46

    创引领RISC-V工业国产化浪潮

    ▼点击马上预约:共建RISC-V生态系列直播国产化浪潮中的匠创:RISC-V与工业芯片的未来8月6日(周二)20:00精彩开播直播环节及流程活动背景【共建RISC-V生态系列直播】致
    的头像 发表于 08-06 08:36 ?540次阅读
    匠<b class='flag-5'>芯</b>创引领<b class='flag-5'>RISC-V</b>工业<b class='flag-5'>芯</b>国产化浪潮