概述
HMC7044B 是 [HMC7044]的修订版本,是一款高性能、双环路、整数 N 抖动衰减器,能够为具有并行或串行(JESD204B 和 JESD204C 类型)接口的高速数据转换器执行参考选择和超低相位噪声频率生成。在 HMC7044B 中,温度和电源电压等边缘情况下的输出相位对齐得到了改善。HMC7044B 具有两个整数模式 PLL 和重叠片上 VCO,它们可通过 SPI 选择,具有分别约 2.5 GHz 和 3 GHz 的宽调谐范围。该设备旨在满足 GSM 和 LTE 基站设计的要求,并提供广泛的时钟管理和分配功能,以简化基带和无线电卡时钟树设计。HMC7044B 提供 14 个低噪声和可配置输出,可灵活地与许多不同的组件(包括数据转换器、现场可编程门阵列 (FPGA) 和混频器本振 (LO))连接。
HMC7044B 的 DCLK 和 SYSREF 时钟输出可配置为支持信号标准,例如 CML、LVDS、LVPECL 和 LVCMOS,以及不同的偏置设置,以抵消不同的电路板插入损耗。
数据表:*附件:HMC7044B支持JESD204B和JESD204C的高性能、3.2GHz、14输出抖动衰减器技.pdf
应用
- JESD204B 和 JESD204C 时钟产生
- 蜂窝基础设施(多载波 GSM、LTE、W-CDMA)
- 数据转换器时钟同步
- 微波基带卡
- 相位阵列参考分布
特性 - 超低均方根抖动:2457.6 MHz 时典型值为 44 fs(12 kHz 至 20 MHz)
- 本底噪声:2457.6 MHz 时为 ?156 dBc/Hz
- 低相位噪声:800 kHz、983.04 MHz 输出时为 ?141.7 dBc/Hz
- 来自 PLL2 的最多 14 个 LVDS、LVPECL 或 CML 类型设备时钟 (DCLK)
- 最大 CLKOUTx 和 SCLKOUTx 频率高达 3200 MHz
- JESD204B 和 JESD204C 兼容系统参考 (SYSREF) 脉冲
- 窄带,双核心 VCO
- 25 ps 模拟和 ? VCO 周期数字延迟,可在每个 14 个时钟输出通道上独立编程
- SPI 可编程相位噪声与功耗
- SYSREF 有效中断可简化 JESD204B 和 JESD204C 同步
- 最多 2 个缓冲压控晶体振荡器 (VCXO) 输出
- LVDS、LVPECL、CMOS 和 CML 模式下最多 4 个输入时钟
- 频率保持模式可维持输出频率
- 信号丢失 (LOS) 检测和无中断参考切换
- 4× GPIO 警报/状态指示器,用于确定系统的健康状况
- 外部 VCO 输入支持高达 6000 MHz
- 板载调节器可实现优秀的 PSRR
- 10 mm × 10 mm 68 引脚 LFCSP 封装
框图
引脚配置描述
典型性能特征
典型应用电路
详细框图
-
衰减器
+关注
关注
4文章
726浏览量
35284 -
数据转换器
+关注
关注
1文章
375浏览量
29171 -
环路
+关注
关注
0文章
51浏览量
12285
发布评论请先 登录
替代HMC7044超低噪高性能时钟抖动消除器支持JESD204B
JESD204B的系统级优势
JESD204B串行接口时钟的优势
JESD204C的标准和新变化
如何采用系统参考模式设计JESD204B时钟
JESD204B的优势
HMC7044: 带 JESD204B 接口的高性能、3.2 GHz、14 路输出抖动衰减器

LTC6952:超低抖动、4.5 GHz PLL,带11个输出和JESD204B/JESD204C支持数据表

LTC6953:超低抖动、4.5 GHz时钟分配器,带11个输出和JESD204B/JESD204C支持数据表

AD9207: 12-Bit, 6 GSPS, JESD204B/JESD204C Dual ADC Data Sheet AD9207: 12-Bit, 6 GSPS, JESD204B/JESD204C Dual ADC Data Sheet

从JESD204B升级到JESD204C时的系统设计注意事项

JESD204B使用说明

LTC6953具有11个输出并支持JESD204B/JESD204C协议的超低抖动、4.5GHz时钟分配器技术手册

评论