0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

HMC7044B支持JESD204B和JESD204C的高性能、3.2GHz、14输出抖动衰减器技术手册

要长高 ? 2025-04-16 11:27 ? 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

概述
HMC7044B 是 [HMC7044]的修订版本,是一款高性能、双环路、整数 N 抖动衰减器,能够为具有并行或串行(JESD204B 和 JESD204C 类型)接口的高速数据转换器执行参考选择和超低相位噪声频率生成。在 HMC7044B 中,温度和电源电压等边缘情况下的输出相位对齐得到了改善。HMC7044B 具有两个整数模式 PLL 和重叠片上 VCO,它们可通过 SPI 选择,具有分别约 2.5 GHz 和 3 GHz 的宽调谐范围。该设备旨在满足 GSM 和 LTE 基站设计的要求,并提供广泛的时钟管理和分配功能,以简化基带和无线电卡时钟树设计。HMC7044B 提供 14 个低噪声和可配置输出,可灵活地与许多不同的组件(包括数据转换器、现场可编程门阵列 (FPGA) 和混频器本振 (LO))连接。

HMC7044B 的 DCLK 和 SYSREF 时钟输出可配置为支持信号标准,例如 CML、LVDS、LVPECL 和 LVCMOS,以及不同的偏置设置,以抵消不同的电路板插入损耗。
数据表:*附件:HMC7044B支持JESD204B和JESD204C的高性能、3.2GHz、14输出抖动衰减器技.pdf

应用

  • JESD204B 和 JESD204C 时钟产生
  • 蜂窝基础设施(多载波 GSM、LTE、W-CDMA
  • 数据转换器时钟同步
  • 微波基带卡
  • 相位阵列参考分布
    特性
  • 超低均方根抖动:2457.6 MHz 时典型值为 44 fs(12 kHz 至 20 MHz)
  • 本底噪声:2457.6 MHz 时为 ?156 dBc/Hz
  • 低相位噪声:800 kHz、983.04 MHz 输出时为 ?141.7 dBc/Hz
  • 来自 PLL2 的最多 14 个 LVDS、LVPECL 或 CML 类型设备时钟 (DCLK)
  • 最大 CLKOUTx 和 SCLKOUTx 频率高达 3200 MHz
  • JESD204B 和 JESD204C 兼容系统参考 (SYSREF) 脉冲
  • 窄带,双核心 VCO
  • 25 ps 模拟和 ? VCO 周期数字延迟,可在每个 14 个时钟输出通道上独立编程
  • SPI 可编程相位噪声与功耗
  • SYSREF 有效中断可简化 JESD204B 和 JESD204C 同步
  • 最多 2 个缓冲压控晶体振荡器 (VCXO) 输出
  • LVDS、LVPECL、CMOS 和 CML 模式下最多 4 个输入时钟
  • 频率保持模式可维持输出频率
  • 信号丢失 (LOS) 检测和无中断参考切换
  • 4× GPIO 警报/状态指示器,用于确定系统的健康状况
  • 外部 VCO 输入支持高达 6000 MHz
  • 板载调节器可实现优秀的 PSRR
  • 10 mm × 10 mm 68 引脚 LFCSP 封装

框图
image.png

引脚配置描述
image.png

image.png

典型性能特征
image.png

典型应用电路
image.png

详细框图
image.png

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 衰减器
    +关注

    关注

    4

    文章

    726

    浏览量

    35284
  • 数据转换器
    +关注

    关注

    1

    文章

    375

    浏览量

    29171
  • 环路
    +关注

    关注

    0

    文章

    51

    浏览量

    12285
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    替代HMC7044超低噪高性能时钟抖动消除支持JESD204B

    1. 概述PC7044是一款高性能双环路的整数时钟抖动消除,可以为具有并行或串(JESD204B型)接口的高速数据转换
    发表于 05-08 15:57

    JESD204B的系统级优势

    JESD204B产品组合的更多详情,其中包括 12 位、4GSPS ADC12J4000 模数转换 (ADC);16 位、双通道、250MSPS ADS42JB69 ADC;16 位、4 通道、2.5GSPS DAC38J84 数模转换
    发表于 09-18 11:29

    JESD204B串行接口时钟的优势

    多地数模转换接口是JESD204B subclass1。其最大传输速率可达12.5Gbps,支持多链路和多器件的同步以及固定时差的测量。下表是各版本之间的差异: 在JESD204
    发表于 06-19 05:00

    JESD204C的标准和新变化

    的应用的更高带宽需求。该标准的最新版本JESD204C于2017年底发布,以继续支持当前和下一代多千兆数据处理系统性能要求的上升趋势。JESD204C 小组委员会为该标准的新修订版制定
    发表于 01-01 07:44

    如何采用系统参考模式设计JESD204B时钟

    LMK04821系列器件为该话题提供了很好的范例研究素材,因为它们是高性能的双环路抖动清除,可在具有器件和SYSREF时钟的子类1时钟方案里驱动多达七个JESD204B转换
    发表于 11-18 06:36

    JESD204B的优势

    的青睐和关注也就不足为奇了,它具备如下系统级优势:更小的封装尺寸与更低的封装成本:JESD204B 不仅采用 8b10b 编码技术串行打包数据,而且还有助于支持高达 12.5Gbps
    发表于 11-23 06:35

    ADI时钟抖动衰减器优化JESD204B串行接口功能

    全球领先的高性能信号处理解决方案供应商,最近推出一款高性能时钟抖动衰减器HMC7044,其支持
    发表于 09-09 11:20 ?1654次阅读
    ADI时钟<b class='flag-5'>抖动</b><b class='flag-5'>衰减器</b>优化<b class='flag-5'>JESD204B</b>串行接口功能

    HMC7044: 带 JESD204B 接口的高性能3.2 GHz14输出抖动衰减器

    HMC7044: 带 JESD204B 接口的高性能3.2 GHz14
    发表于 03-21 11:14 ?12次下载
    <b class='flag-5'>HMC7044</b>: 带 <b class='flag-5'>JESD204B</b> 接口的<b class='flag-5'>高性能</b>、<b class='flag-5'>3.2</b> <b class='flag-5'>GHz</b>、<b class='flag-5'>14</b> 路<b class='flag-5'>输出</b><b class='flag-5'>抖动</b><b class='flag-5'>衰减器</b>

    LTC6952:超低抖动、4.5 GHz PLL,带11个输出JESD204B/JESD204C支持数据表

    LTC6952:超低抖动、4.5 GHz PLL,带11个输出JESD204B/JESD204C支持
    发表于 04-22 15:52 ?9次下载
    LTC6952:超低<b class='flag-5'>抖动</b>、4.5 <b class='flag-5'>GHz</b> PLL,带11个<b class='flag-5'>输出</b>和<b class='flag-5'>JESD204B</b>/<b class='flag-5'>JESD204C</b><b class='flag-5'>支持</b>数据表

    LTC6953:超低抖动、4.5 GHz时钟分配器,带11个输出JESD204B/JESD204C支持数据表

    LTC6953:超低抖动、4.5 GHz时钟分配器,带11个输出JESD204B/JESD204C支持
    发表于 05-19 15:23 ?14次下载
    LTC6953:超低<b class='flag-5'>抖动</b>、4.5 <b class='flag-5'>GHz</b>时钟分配器,带11个<b class='flag-5'>输出</b>和<b class='flag-5'>JESD204B</b>/<b class='flag-5'>JESD204C</b><b class='flag-5'>支持</b>数据表

    理解JESD204B协议

    理解JESD204B协议
    发表于 11-04 09:52 ?4次下载
    理解<b class='flag-5'>JESD204B</b>协议

    AD9207: 12-Bit, 6 GSPS, JESD204B/JESD204C Dual ADC Data Sheet AD9207: 12-Bit, 6 GSPS, JESD204B/JESD204C Dual ADC Data Sheet

    电子发烧友网为你提供ADI(ADI)AD9207: 12-Bit, 6 GSPS, JESD204B/JESD204C Dual ADC Data Sheet相关产品参数、数据手册,更有AD9207
    发表于 10-16 19:02
    AD9207: 12-Bit, 6 GSPS, <b class='flag-5'>JESD204B</b>/<b class='flag-5'>JESD204C</b> Dual ADC Data Sheet AD9207: 12-Bit, 6 GSPS, <b class='flag-5'>JESD204B</b>/<b class='flag-5'>JESD204C</b> Dual ADC Data Sheet

    JESD204B升级到JESD204C时的系统设计注意事项

    电子发烧友网站提供《从JESD204B升级到JESD204C时的系统设计注意事项.pdf》资料免费下载
    发表于 09-21 10:19 ?6次下载
    从<b class='flag-5'>JESD204B</b>升级到<b class='flag-5'>JESD204C</b>时的系统设计注意事项

    JESD204B使用说明

    JESD204B IP核作为接收端时,单独使用,作为发送端时,可以单独使用,也可以配合JESD204b phy使用。 JESD204B通常配合AD或DA使用,替代LVDS,提供更高的通讯速率,抗干扰
    的头像 发表于 12-18 11:31 ?1720次阅读
    <b class='flag-5'>JESD204B</b>使用说明

    LTC6953具有11个输出支持JESD204B/JESD204C协议的超低抖动、4.5GHz时钟分配器技术手册

    LTC6953 是一款高性能、超低抖动JESD204B/JESD204C 时钟分配 IC。LTC6953 的 11 个输出可配置为最多
    的头像 发表于 04-16 14:28 ?482次阅读
    LTC6953具有11个<b class='flag-5'>输出</b>并<b class='flag-5'>支持</b><b class='flag-5'>JESD204B</b>/<b class='flag-5'>JESD204C</b>协议的超低<b class='flag-5'>抖动</b>、4.5<b class='flag-5'>GHz</b>时钟分配器<b class='flag-5'>技术</b><b class='flag-5'>手册</b>