0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

减少PCB寄生电容的方法

凡亿PCB ? 来源:Altium ? 2025-03-17 11:31 ? 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

电子系统中的噪声有多种形式。无论是从外部来源接收到的,还是在PCB布局的不同区域之间传递,噪声都可以通过两种方法无意中接收:寄生电容和寄生电感。寄生电感相对容易理解和诊断,无论是从串扰的角度还是从板上不同部分之间看似随机噪声的耦合

处理寄生电容并不一定更难,但确实需要理解PCB布局几何形状将如何影响互电容。在高频操作的系统中,或者在高dV/dt节点可以创建电容耦合噪声的地方,一些简单的PCB布局选择可以帮助减少寄生元件。在本文中,将一般性地描述如何减少寄生电容,并提供一些在高频路由以及在开关转换器中的例子。

识别并减少寄生电容

虽然没有单一公式用于寄生电容,但它有一个一般定义:

- 寄生电容是两个通过绝缘体分隔的导电结构之间存在的非故意电容(通常是不希望的)。

有时,这种非预期的电容实际上是有益的,在这种情况下,我们不使用“寄生”这个词来描述它。以电源-地平面对为例;这种简单结构有助于提供一个大的电荷储备,以支持具有高输入/输出数量的高速组件,因为它具有固有的电容性。另一个例子是在共面波导中,基本上是利用寄生电容来将互连的阻抗设置为所需的值。

在PCB中,寄生电容几乎可以出现在任何地方。看看下面的布局;我指出了一些寄生电容明显的区域。这只显示了顶层产生的电容,但任何层都可能有电容。

327a87a2-fd94-11ef-9310-92fbcf53809c.png

正如上面的定义所暗示的,寄生电容出现在任何由介电体分隔的导体对之间,我们可以快速识别上述示例中出现寄生电容的多个区域。每当在PCB布局中有寄生电容时,它可以通过两种方式出现:

- 作为自身电容,它表现为导体与不同导体(通常是GND)之间的高不希望的电容。

- 互相电容是指两个导电结构之间的电容,它们各自参考第三个导电结构;这实际上是导致两条走线之间产生电容耦合的电容形式。

为什么高寄生电容很重要?这很重要,因为每当两个电容耦合的导体之间存在变化的电位时,这会导致每个导体上流动一些位移电流。这是设计师应该熟悉的一种串扰形式。通常,当一个切换信号在受害走线上诱导其信号时,我们称之为串扰,但同样的机制在存在一些寄生电容时也可以在任何其他结构上诱导噪声。

虽然永远无法完全消除它,但在某些情况下,尝试减少它是有益的。要了解如何减少寄生电容的一些策略,看一些例子会有所帮助。

示例:开关调节器中的高dV/dt节点

下面的调节器示例部分展示了一个强dV/dt节点的位置,以及为什么这种布局会有更大的耦合进入其反馈回路,而不是到系统的任何附近部分。在开关调节器中,dV/dt节点出现在开关阶段的输出上,但在整流/滤波阶段之前。在下面的示例中,SW_OUT节点是我们的高dV/dt节点,由PWM信号驱动。

这个节点对附近的地面区域有一些寄生电容。如果附近有其他组件或电路,这些电路的寄生电容会导致开关噪声出现在这些电路中。附近的地面有一些帮助,但真正防止噪声耦合的是从SW_OUT回到调节器芯片的大电容器。这个大电容器为高dV/dt开关噪声提供了一个低阻抗路径回到开关阶段的高侧,有效地将开关阶段的输出与GND解耦。

328ac806-fd94-11ef-9310-92fbcf53809c.png

dV/dt 节点可能会导致 PCB 布局中的噪声耦合。一个有意放置的电容器可以防止这种情况

另一种减少SW_OUT与附近走线或电路之间寄生电容的策略是利用下一层的GND平面。将GND平面靠近高dV/dt节点,将通过创建更强的电场与GND的耦合,相比于PCB布局中的某些其他节点,减少相互电容。换句话说,会希望在这块板子的L1和L2之间有一个更薄的介电层。

示例:两条走线之间的相互电容

电容性串扰是走线之间两种耦合类型之一(另一种是感应性),其中一条走线上的信号可以在另一条走线上产生噪声。在逐渐增高的频率下,这主要由相互电容主导。在PCB布局中,假设已经按照最佳实践在GND区域上布线,基本上有两种减少这种类型寄生电容的选择:

- 在保持阻抗目标不变的情况下,使地线更靠近信号线,同时使信号线更窄

- 增加信号线之间的间距

几乎能找到的所有关于减少串扰的建议都会推荐选项#2,但实际上选项#1同样有效。这是因为它使地平面中的镜像电荷/电流更靠近信号线。不应该尝试像短接保护信号线这样的操作,因为这会在地线上产生不希望的寄生电容,并且在某些配置中实际上会增加串扰。

32abac4c-fd94-11ef-9310-92fbcf53809c.png

仿真结果显示,两个50欧姆走线之间的寄生电容如何受与GND平面的距离(记作H)的影响。

总结

对于自电容形式的寄生电容,需要分开导体或使导体变小。对于互电容形式的寄生电容,需要通过增加自电容远超过互电容来减少耦合。在上述例子中,我们看到,仅仅通过将地平面靠近我们的互电容信号线,就大大减少了它们的互电容,而无需对PCB布局中的其他导体进行任何改变。

本文转载自作者 Zachariah Peterson,来源:Altium

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4371

    文章

    23527

    浏览量

    410888
  • 寄生电容
    +关注

    关注

    1

    文章

    299

    浏览量

    19827
  • 调节器
    +关注

    关注

    5

    文章

    877

    浏览量

    47932
  • 开关转换器
    +关注

    关注

    0

    文章

    53

    浏览量

    13819

原文标题:如何在PCB布局中减少寄生电容

文章出处:【微信号:FANYPCB,微信公众号:凡亿PCB】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    PCB布线设计时寄生电容的计算方法

    PCB布线设计时寄生电容的计算方法PCB上布两条靠近的走线,很容易产生寄生电容。由于这种寄生电容
    发表于 09-30 15:13 ?2.9w次阅读
    <b class='flag-5'>PCB</b>布线设计时<b class='flag-5'>寄生电容</b>的计算<b class='flag-5'>方法</b>

    PCB寄生电容的影响 PCB寄生电容计算 PCB寄生电容怎么消除

    寄生电容有一个通用的定义:寄生电容是存在于由绝缘体隔开的两个导电结构之间的虚拟电容(通常不需要的),是PCB布局中的一种效应,其中传播的信号表现得好像就是
    的头像 发表于 01-18 15:36 ?4969次阅读
    <b class='flag-5'>PCB</b><b class='flag-5'>寄生电容</b>的影响 <b class='flag-5'>PCB</b><b class='flag-5'>寄生电容</b>计算 <b class='flag-5'>PCB</b><b class='flag-5'>寄生电容</b>怎么消除

    CAN通信节点多时,如何减少寄生电容和保障节点数量?

    导读在汽车电子与工业控制等领域,CAN通信至关重要。本文围绕CAN通信,阐述节点增多时如何减少寄生电容的策略,同时从发送、接收节点等方面,讲解保障节点数量及通信可靠性的方法。如何减少
    的头像 发表于 01-03 11:41 ?3140次阅读
    CAN通信节点多时,如何<b class='flag-5'>减少</b><b class='flag-5'>寄生电容</b>和保障节点数量?

    一种减少VDMOS寄生电容的新结构

    一种减少VDMOS寄生电容的新结构     0 引 言    VDMOS与双极晶体管相比,它的开关速度快,开关损耗小,输入电阻高,驱动
    发表于 01-11 10:24 ?1915次阅读

    寄生电容,寄生电容是什么意思

    寄生电容,寄生电容是什么意思 寄生的含义  寄身的含义就是本来没有在那个地方设计电容,但由于布线构之间总是有互容,互
    发表于 03-23 09:33 ?3074次阅读

    寄生电容产生的原因_寄生电容产生的危害

    本文首先介绍了寄生电容的概念,其次介绍了寄生电容产生的原因,最后介绍了寄生电容产生的危害。
    发表于 04-30 15:39 ?3.1w次阅读

    什么是寄生电感_PCB寄生电容和电感计算

    寄生电感一半是在PCB过孔设计所要考虑的。在高速数字电路的设计中,过孔的寄生电感带来的危害往往大于寄生电容的影响。它的寄生串联电感会削弱旁路
    发表于 10-11 10:36 ?2.1w次阅读

    什么是寄生电容_寄生电容的危害

    寄生的含义就是本来没有在那个地方设计电容,但由于布线之间总是有互容,互容就好像是寄生在布线之间的一样,所以叫寄生电容,又称杂散电容
    的头像 发表于 09-17 11:56 ?3.3w次阅读

    什么是寄生电容,什么是寄生电感

    本来没有在那个地方设计电容,但由于布线之间总是有互容,互容就好像是寄生在布线之间的一样,所以叫寄生电容 寄生电容: 本质上还是电容,满足i=
    的头像 发表于 07-27 14:23 ?1.9w次阅读
    什么是<b class='flag-5'>寄生电容</b>,什么是<b class='flag-5'>寄生</b>电感

    引入空气间隙以减少前道工序中的寄生电容

    可以减少器件的开关延迟。减少寄生电容方法之一是设法降低栅极和源极/漏极之间材料层的有效介电常数,这可以通过在该位置的介电材料中引入空气间隙来实现。这种类型的方式过去已经用于后道工序
    的头像 发表于 03-28 17:19 ?1273次阅读
    引入空气间隙以<b class='flag-5'>减少</b>前道工序中的<b class='flag-5'>寄生电容</b>

    引入空气间隙以减少前道工序中的寄生电容

    和晶体管的源极/漏极接触之间的寄生电容可以减少器件的开关延迟。减少寄生电容方法之一是设法降低栅极和源极/漏极之间材料层的有效介电常数,这可
    的头像 发表于 06-02 17:31 ?805次阅读
    引入空气间隙以<b class='flag-5'>减少</b>前道工序中的<b class='flag-5'>寄生电容</b>

    技术资讯 | 在高速设计中如何消除寄生电容

    本文要点寄生电容的定义寄生电容影响电路机理消除寄生电容方法当你想到寄生虫时,你可能会想到生物学上的定义——一种生活在宿主身上或在宿主体内的
    的头像 发表于 05-31 11:09 ?4745次阅读
    技术资讯 | 在高速设计中如何消除<b class='flag-5'>寄生电容</b>?

    PCB寄生电容的影响、计算公式和消除措施

    寄生电容有一个通用的定义:寄生电容是存在于由绝缘体隔开的两个导电结构之间的虚拟电容(通常不需要的),是 PCB 布局中的一种效应,其中传播的信号表现得好像就是
    的头像 发表于 07-24 16:01 ?1.5w次阅读
    <b class='flag-5'>PCB</b><b class='flag-5'>寄生电容</b>的影响、计算公式和消除措施

    pcb连线寄生电容一般多少

    电容可能会对电路的性能和稳定性产生影响。因此,在 PCB 布线设计中,充分了解寄生电容的产生原因和处理方法是非常必要的。 什么是 PCB
    的头像 发表于 08-27 16:19 ?3264次阅读

    寄生电容对MOS管快速关断的影响

    寄生电容对MOS管快速关断的影响 MOS(Metal Oxide Semiconductor)管是一种晶体管,它以其高性能和可靠性而广泛应用于许多电子设备,如功率放大器和开关电源。尽管MOS管具有
    的头像 发表于 09-17 10:46 ?4506次阅读