0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

技术资讯 | CMOS 噪声容限值

深圳(耀创)电子科技有限公司 ? 2025-03-14 18:14 ? 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

在描述高速运行的数字系统时,噪声容限是最重要的参数之一。通常情况下,噪声容限定义了 I/O 引脚上或接口中可接受的噪声水平。在数字电子技术领域,噪声容限是指 I/O 引脚上出现但不会导致接收逻辑状态出错的噪声水平。这个值在时域中经常调用,用于测量比特误码率。

如果您正在设计高速 PCB 并需要执行串扰检查,首先应明确评估成功的具体标准。从数字器件的 CMOS 噪声容限值入手是个不错的选择,因为这些器件很可能是采用 CMOS 工艺制造的。


逻辑系列的噪声容限值

电子产品中使用的所有逻辑系列都具有用于定义二进制逻辑状态的高阈值和低阈值。在每种状态下,信号电平都有一个可接受的电压范围,这决定了接口上的噪声容限,而噪声容限是逻辑系列的函数。对于采用 CMOS 工艺制造的较新器件,噪声容限也是电源电压的函数,并随着核心电压值的降低逐渐下降。

下表总结了不同逻辑系列的部分噪声容限值。由于高电平和低电平状态下的噪声容限值不同,通常取两者中的较小值作为器件 I/O 引脚上可接受的噪声电平。

2b7d1e7a-00bd-11f0-9434-92fbcf53809c.png

核心电压已降至 1.8V 以下(例如 1.2V、1.0V 和 0.8V),这些器件的噪声容限也随着核心电压的降低而下降。大多数采用 CMOS 工艺制造的常见数字 ASIC微控制器都在 LVCMOS 核心电压水平下运行。

噪声容限的应用

在 PCB 设计中,噪声容限主要用于分析以下三个特定 SI 问题:

地弹

串扰

电源轨噪声

地弹和串扰可以在时域中分析,并与所允许的噪声容限进行比较。例如,在简单的串扰仿真中,可以将计算得出的串扰脉冲幅度与噪声容限进行比较,以快速评估串扰是否超出可接受范围。

例如,下图中的串扰仿真示例显示串扰比率(受害者峰值电压与攻击者峰值电压)为 8.46%。当攻击者的峰值信号水平为 1.8V 时,峰值串扰为 152 mV,略低于此示例接口的噪声容限。

2b8cb61e-00bd-11f0-9434-92fbcf53809c.png

对于地弹问题,通常使用示波器进行测量。当 I/O 引脚暴露在 PCB 上时,使用带宽足够高的示波器探头便可直接测量地弹。

上述问题中的最后一项(即电源轨噪声的 I/O 噪声)较难理解,因为电源轨噪声并不会以 1:1 的比例传输至 I/O 输出。这是由 CMOS 缓冲电路的性质所决定的,其中涉及半导体裸片上的诸多晶体管和无源元件。正因如此,业界开发了兼顾电源影响的 SI 仿真工具,以更精确地分析电源轨噪声对 SI 的影响。目前,I/O 上的噪声必须作为注入电源轨噪声的函数进行测量。这种测量方法较为复杂,无法直接适用于所有 PCB 堆叠。

低于 1.8V 的高速接口

在高速接口中,眼图通常用于评估信号完整性,因为它是在接收器件的 I/O 引脚上测量的。即使在信号电压高达 1.8V 的接口中,噪声容限也不会直接用于评估,而是包含在眼图的另一项评估指标中,即眼图模板或眼开度。眼图模板对信号电平的上升时间和噪声设定了限制,如下图所示。

2ba97b82-00bd-11f0-9434-92fbcf53809c.png

高级信号完整性仿真器允许用户指定眼图模板,以便根据仿真数据计算比特误码率。这些仿真器可以直接处理 PCB 布局数据,并确定串扰、ISI 和抖动的合理准确估计值。虽然噪声容限是这些仿真的一项输入参数,但无需手动检查眼图中的每条轨迹,即可判断通道的合规性。

如需加快 CMOS 接口噪声容限的分析速度,可以使用 Cadence 的系统分析工具组合评估高速数字系统。新一代 Sigrity X 可以与 Clarity 3D Solver 配合工作,并与 Allegro X PCB Designer 和 Allegro X Advanced Package Designer 工具紧密集成。这一全新特性可以帮助 PCB 和 IC 封装设计师将端到端、multi-fabric 和多电路板系统(从发射端到接收端或从电源到耗电端)相结合,确保 SI/PI 成功签核。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 电子产品
    +关注

    关注

    6

    文章

    1224

    浏览量

    59519
  • CMOS
    +关注

    关注

    58

    文章

    6056

    浏览量

    239344
  • pcb
    pcb
    +关注

    关注

    4372

    文章

    23547

    浏览量

    411786
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    什么是噪声容限

    电路分析
    电子学习
    发布于 :2022年12月09日 12:55:16

    TTL电平和CMOS电平标准

    几点:(1)ttl的Vth在Vcc变化时基本不跟随改变,cmos的Vth=Vcc/2(2)cmos噪声容限比ttl的高不论(哪里来的)什么信号,只要>=Vih就是逻辑“1”,<
    发表于 07-21 10:22

    CY8C21334的噪声容限不匹配

    所有其他设备规格VDD * 0.7沃(分钟)。但cy8c21334具有vdd-1,VIL = 0.8V,体积= 0.75。如果使用VDD = 3.3V逻辑高= -0.01噪声容限。另外一个装置相同
    发表于 03-06 16:00

    LTC4313的典型应用具有高噪声容限的2线总线缓冲器

    LTC4313的典型应用是热插拔2线总线缓冲器,提供双向缓冲,同时保持低失调电压和高达0.3的高噪声容限?VCC
    发表于 05-09 07:27

    抖频要要有效降低开关电源EMI噪声容限技术

    抖频要要有效降低开关电源EMI噪声容限技术:从傅氏级数及空间交变电磁场的角度对采用抖频技术如何来减小EMI进行了分析遥并在一款60W采用集成有抖频功能的TOP249的开关电源,进
    发表于 06-20 08:45 ?145次下载

    噪音容限,噪音容限是什么意思

    噪音容限,噪音容限是什么意思 噪音容限UNL、UNH 低电平噪声容限VNL= Voff–VIL,输出高电平可以得到保障;
    发表于 03-08 11:09 ?4815次阅读

    cmos电平与rs485_rs485通信与DP的区别

    噪声容限为1.8V,高于3.5V为高电平,噪声容限高为1.8V。比TTL有更高的噪声容限。 2、RS485标准 逻辑1的电平为+2~+6V,逻辑0的电平为-2~-6V, 双向传输,半双工通讯
    发表于 08-26 17:08 ?1.8w次阅读
    <b class='flag-5'>cmos</b>电平与rs485_rs485通信与DP的区别

    浅谈CMOS反相器中的噪声容限

    参考上面的CMOS反相器图,由于CMOS器件输入端的电压在5伏和0伏之间变化,因此PMOS和NMOS的状态将相应地不同。
    的头像 发表于 01-21 11:37 ?1.4w次阅读
    浅谈<b class='flag-5'>CMOS</b>反相器中的<b class='flag-5'>噪声容限</b>

    LTC4315:具有高噪声容限的双线总线缓冲器数据表

    LTC4315:具有高噪声容限的双线总线缓冲器数据表
    发表于 05-12 10:47 ?5次下载
    LTC4315:具有高<b class='flag-5'>噪声容限</b>的双线总线缓冲器数据表

    LTC4313:具有高噪声容限的双线总线缓冲器数据表

    LTC4313:具有高噪声容限的双线总线缓冲器数据表
    发表于 05-12 12:05 ?1次下载
    LTC4313:具有高<b class='flag-5'>噪声容限</b>的双线总线缓冲器数据表

    FS153是一款低功耗,高速,高噪声容限,EPROM/ROM基于8位CMOS工艺制造的单片机

    概叙FS153是一款低功耗,高速,高噪声容限,EPROM/ROM基于8位CMOS工艺制造的单片机,采用RISC指令集,共有42条指令,除分支指令为两个周期指令以外其余为单周期指令。这种易用、易记
    发表于 11-30 20:36 ?0次下载
    FS153是一款低功耗,高速,高<b class='flag-5'>噪声容限</b>,EPROM/ROM基于8位<b class='flag-5'>CMOS</b>工艺制造的单片机

    TTL与CMOS电平的标准与区别

    TTL器件输出低电平要小于0.8V,高电平要大于2.4V。输入,低于1.2V就认为是0,高于2.0就认为是1。于是TTL电平的输入低电平的噪声容限就只有(0.8-0)/2=0.4V,高电平的噪声容限为(5-2.4)/2=1.3V。
    的头像 发表于 08-22 10:10 ?1.3w次阅读

    TTL电平与RS232电平的区别

    什么是TTL电平、CMOS电平、RS232电平?它们有什么区别呢?一般说来,CMOS电平比TTL电平有着更高的噪声容限
    的头像 发表于 02-07 14:58 ?6268次阅读

    CMOS门电路的输入端为什么不能悬空?

    CMOS(互补金属氧化物半导体)门电路是数字电子系统中广泛使用的基础构件,因其低功耗、高噪声容限和良好的扩展性而备受青睐。
    的头像 发表于 05-28 16:37 ?6127次阅读

    TTL电平噪声容忍度分析

    TTL电平噪声容忍度,即TTL电路的噪声容限,是指在前一极输出为最坏的情况下,为保证后一极正常工作,所允许的最大噪声幅度。以下是对TTL电平噪声容忍度的分析: 一、TTL电平标准 TT
    的头像 发表于 01-16 10:26 ?1230次阅读