0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

国产RFSoC 47DR/28DR/27DR核心板

jf_60352890 ? 来源:jf_60352890 ? 作者:jf_60352890 ? 2024-09-03 17:08 ? 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

采用FDW复旦微电子FMZQ28DR- RFSoC处理器,兼容Gen1 ZU28/27、Gen3 ZU48/47DR RFSoC,拥有8个RF-ADC、8个RF-DAC通道。提供完整的应用示例源代码和性能分析工具, 主要用于小尺寸、低功耗、实时处理RF系统的快速集成与应用部署,缩短产品开发周期。

wKgaombW0Y6AE6QbAAJuG8EIVac400.pngwKgZombW0Y-AORQHAAJGsoPZNQY043.png

主要技术指标:
? 核心处理器:Gen3 ZU48(47)DR- 2FSVG1517I RFSoC
? 8xADCs, 14-bit up to 5GSPS;

? 8x SD-FEC硬核(47无此硬核)8

? x DACs, 14-bit up to 9.85GSPS;

? RF Input Freq. Max:6GHz;

? Quad-core Arm Cortex-A53 MPCore with CoreSight;

? Dual-core Arm Cortex-R5F with CoreSight;

? PS I/O:支持UARTCAN2.0B,USB2.0,I2C,GigeE10/100/1000,SDIO,SPI 协议;
? 4x PS-GTR:支持PCIe Gen1/2、Serial ATA 3.1、DisplayPort 1.2a、USB 3.0 和 SGMII 协议;
? 16x PL-GTY:PCIe Gen4、100G Ethernet、150G Interlaken 等协议;
? 72x PL-GPIO:用户自定义 IO;

? 调试接口:JTAG、usb2UART、PMBus;
? 适配 Gen1 ZU28(27)DR RFSoC 芯片时,变化参数如下:
? 8x ADCs, 12-bit up to 4.096GSPS
? 8x DACs, 14-bit up to 6.554GSPS

? RF Input Freq. Max:4GHz

? 8x SD-FEC 硬核(27无此硬核)

? 16x PL-GTY:支持PCIe Gen3、100G Ethernet、150G Interlaken 等协议

? 板载存储:
? 2 组 4GB 64bit DDR4 @ Programmable Logic

? 32GB eMMC Persistent Storage

? 4GB 64bit DDR4 @ Processor Subsystem

? 1Gb QSPI Boot Storage

? 独立时钟管理网络
? 超低抖动可编程时钟网络:外部或板载参考 100MHz(可更换)可选;

? 支持板间时钟同步;

? 33.33MHz@PS、200MHz@PL 独立工作时钟;

wKgaombW0a-AOyYXAAIdUJF2VxY396.png

? 机械结构与供电
? 12V 供电,过压、过流、超温监测与管理;

? 机械尺寸:127.0mm * 101.6mm(老款),77.1mm*101.6mm(新款);

? 信号接口:2xRFMC,FMC+

? 配套明细
? 参考例程:ADC/DAC 例程;PL 例程;PS 例程;OS 镜像;时钟管理例程;

? RF Analyzer(ADC 性能评估软件);

? PCIE 规范标准测试用底板(选配)

应用领域

? 相控阵雷达
? 5G大规模MIMO
? 混合波束成形
? 卫星通信
? 空间信号检测与干扰
? 多通道射频仪表
? 宽域频谱监测与射电天文

审核编辑 黄宇

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 处理器
    +关注

    关注

    68

    文章

    19935

    浏览量

    236304
  • 核心板
    +关注

    关注

    5

    文章

    1179

    浏览量

    30983
  • RFSoC
    +关注

    关注

    0

    文章

    41

    浏览量

    2930
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    PZSDR/璞致【PZ-ZU47DR-KFB】——RFSoC 架构下的超宽带软件无线电开发平台标杆

    璞致电子科技推出PZ-ZU47DR-KFB开发,基于Xilinx ZYNQ UltraScale+ RFSoC XCZU47DR芯片,集成8通道5Gsps ADC和8通道9.85Gs
    的头像 发表于 07-23 09:28 ?200次阅读
    PZSDR/璞致【PZ-ZU<b class='flag-5'>47DR</b>-KFB】——<b class='flag-5'>RFSoC</b> 架构下的超宽带软件无线电开发平台标杆

    搭载ARM,NPU,FPGA三种核心的开发—米尔安路DR1M90飞龙派

    JPEG编解码。带有外部看门狗。 FPGA带有95K个LUTs,这个规模已经相当不错了。 配置上带有1GB DDR3内存,8GB eMMC,32MB QSPI Flash。 米尔YM90X的核心板
    发表于 06-13 17:02

    XILINX XCZU67DR FPGA完整原理图

    电子发烧友网站提供《XILINX XCZU67DR FPGA完整原理图.pdf》资料免费下载
    发表于 05-30 15:29 ?0次下载

    请问CCG5中怎么做DR_SWAP?

    请教个问题,在 CCG5代码中怎么实现DR_SWAP?我们配置了端口 0 作为源对外充电,但是我们希望 PORT0 做了 UFP。我们是这样写的代码:案例 APP_EVT_PD_合同谈判_完成
    发表于 05-26 07:23

    安路科技DR1FPSoC多路以太网扩展方案

    随着物联网、工业4.0及汽车电子等领域的快速发展,对嵌入式系统的网络通信能力提出了更高要求。安路科技,作为国内领先的FPGA及FPSoC解决方案提供商,现推出基于DR1FPSoC系列器件的多路以太网
    的头像 发表于 04-03 09:10 ?389次阅读
    安路科技<b class='flag-5'>DR</b>1FPSoC多路以太网扩展方案

    NW2-05D05DR3 NW2-05D05DR3

    电子发烧友网为你提供AIPULNION(AIPULNION)NW2-05D05DR3相关产品参数、数据手册,更有NW2-05D05DR3的引脚图、接线图、封装手册、中文资料、英文资料,NW2-05D05DR3真值表,NW2-05
    发表于 03-20 18:30
    NW2-05D05<b class='flag-5'>DR</b>3 NW2-05D05<b class='flag-5'>DR</b>3

    NW1-24D15DR3 NW1-24D15DR3

    电子发烧友网为你提供AIPULNION(AIPULNION)NW1-24D15DR3相关产品参数、数据手册,更有NW1-24D15DR3的引脚图、接线图、封装手册、中文资料、英文资料,NW1-24D15DR3真值表,NW1-24
    发表于 03-19 18:56
    NW1-24D15<b class='flag-5'>DR</b>3 NW1-24D15<b class='flag-5'>DR</b>3

    onsemi NCV84090DR2G为汽车和工业应用设计的可靠负载开关驱动器

    onsemi NCV84090DR2G为汽车和工业应用设计的可靠负载开关驱动器
    的头像 发表于 03-19 16:50 ?1156次阅读
    onsemi NCV84090<b class='flag-5'>DR</b>2G为汽车和工业应用设计的可靠负载开关驱动器

    DLPC3439的中的3DR引脚的作用是什么?

    请问一下 1.DLPC3439的中的3DR引脚的作用是什么? 2.该引脚该如何配置?只要给它输入一个高电平就可以了吗? 3.对于双控制器来说,是不是主控制器和从控制器的3DR引脚配置相同? 非常感谢
    发表于 02-24 08:28

    米尔-安路飞龙DR1M90 -国产FPGA核心板开发

    MYC-YM90X核心板及开发安路飞龙DR1M90 ,国产FPGA芯选择最新一代FPSOC工业级64位MPU,2xCortex-A35@1GHz集成0.4 TOPS NPU,完整端侧
    发表于 01-15 14:57 ?3次下载

    米尔国产FPGA SoC芯选择,安路飞龙DR1M90核心板重磅发布

    FPGA正以强劲的势头推动技术创新,安路DR1M90核心板及其开发作为代表性产品,为边缘计算和人工智能应用提供了强大的技术支持。米尔电子将继续以客户需求为中心,提供高品质、高可靠性的国产
    发表于 01-10 14:32

    Dr Peter一起学KiCad 4.8:设计规则检查(DRC)

    Dr Peter一起学KiCad 4.8:设计规则检查(DRC)
    的头像 发表于 12-25 14:55 ?1964次阅读
    和<b class='flag-5'>Dr</b> Peter一起学KiCad 4.8:设计规则检查(DRC)

    请问SN65HVD230D和SN65HVD230DR中D和DR分别代表什么含义?有什么区别呢?

    问一个芯片后缀的含义的问题,SN65HVD230D和SN65HVD230DR中D和DR分别代表什么含义,有什么区别呢
    发表于 12-09 06:20

    基于RFSOC 2747DR 8路ADC + 8路DA 6U VPX板卡

    基于RFSOC 2747DR 8路ADC + 8路DA 6U VPX板卡
    的头像 发表于 10-10 18:18 ?1463次阅读
    基于<b class='flag-5'>RFSOC</b> <b class='flag-5'>27</b>或<b class='flag-5'>47DR</b> 8路ADC + 8路DA 6U VPX板卡

    求助,LM2904DR的波形问题求解

    我有LM2904DR的问题 方块图如下 当我输入是72V时,我的NCP431会产生约2.2V出来给2904的N- 目前我量测R4电阻(黄框)的端点波形时,量测到下图 请问此波型是否能优化为正常的方波?抑或2904的比较波形即是如此?
    发表于 08-12 07:23