0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

PCIe控制器(FPGA或ASIC),PCIe-AXI-Controller

axpro ? 来源:axpro ? 作者:axpro ? 2024-02-21 15:15 ? 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

PCIe-AXI-Controller

PCIe-AXI-Controller兼容PCI Express Base Specification Revision 3.1,实现PCIe PHY Layer,Data Link Layer以及Transaction Layer的所有功能特性,不仅内置DMA控制器,而且具备AXI4用户接口,提供一个高性能,易于使用,可定制化的PCIe-AXI互连解决方案,同时适用于ASICFPGA

PCIe接口

PHY Interface for PCI Express(PIPE):PIPE 4.4和PIPE 5.1

可与PIPE兼容的PHY集成

AXI接口:

1个AXI4-Lite Master接口:访问外部寄存器

1个AXI4-Lite Slave接口:访问内部Bridge配置寄存器

1个AXI4-MM Master描述符接口:访问AXI域的SGDMA描述符

4个AXI4-MM Master接口:访问AXI4 Slave设备,比如内存;C2H和H2C传输

4个AXI4-MM Slave接口:被AXI4 Master设备访问

4个AXI4-Stream Master接口:访问AXI4 Stream Slave设备,比如FIFO;H2C传输

4个AXI4-Stream Slave接口:被AXI4 Stream Master设备访问,C2H传输

PCIe特性:

支持PCIe Gen1(2.5GT/s),PCIe Gen2(5.0GT/s)和PCIe Gen3(8.0GT/s)

支持PCIe x16,x8,x4,x2和x1

支持Endpoint和Rootport模式

支持最大4KB payload size

1个Virtual Channel,最多32个Physical Functions

可配置的接收和发送缓冲区大小

支持SR-IOV功能,VF可达512个

支持32个MSI和INT消息

支持MSI-X

支持ASPM:L0s和L1

DMA特性:

8个独立的DMA引擎

支持CDMA和SGDMA

最大128个outstanding write和read request

可配置的DMA Source、Destination和Descriptor Type

DMA长度无限制

可交付资料:

详细的用户手册

Design File:Post-synthesis EDIF netlist or RTL Source

Timing and layout constraints,Test or Design Example Project

技术支持:邮件,电话,现场,培训服务

Email:neteasy163z@163.com

PCIe-AXI-Controller结构框图

wKgZomXVomuAWA5hAADiDHK4KfA998.png

审核编辑 黄宇

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • PCIe
    +关注

    关注

    16

    文章

    1350

    浏览量

    85560
  • dma
    dma
    +关注

    关注

    3

    文章

    576

    浏览量

    103473
  • AXI
    AXI
    +关注

    关注

    1

    文章

    136

    浏览量

    17325
  • 控制器
    +关注

    关注

    0

    文章

    28

    浏览量

    3274
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    PCIe协议分析仪能测试哪些设备?

    /ASIC加速 测试场景:分析专用AI推理加速与主系统的PCIe通信,优化数据传输和指令下发效率。 应用价值:提高推理吞吐量,确保加速
    发表于 07-25 14:09

    nvme IP开发之PCIe

    数据,Posted类型的事务请求不需要使用 完成报文。 PCIe总线协议定义了基于地址的路由、基于ID的路由和隐式路由三种TLP路由 方式。其中,存储读写和I/O读写TLP采用基于地址的路由,该类
    发表于 05-18 00:48

    nvme IP开发之PCIe

    体系架构 RC是PCIe体系树形结构中的根节点。RC主要负责配置PCIe总线上的所有设备,分配资源、处理传输请求,并管理数据流动。在处理系统中,RC是负责连接CPU与PCIe系统的桥
    发表于 05-17 14:54

    NVMe控制器IP设计之接口转换

    这是NVMe控制器IP设计系列博客之一,其他的见本博客csdn搜用户名:tiantianuser。相关视频见B站用户名:专注与守望。 接口转换模块负责完成AXI4接口与控制器内部的自
    发表于 05-10 14:33

    JESD204B有专用于ADC/DAC和FPGAASIC的接口吗?

    请问各位大侠:JESD204B专用于ADC/DAC和FPGAASIC的接口吗,该接口同Rapid/PCIe的物理层Serdes接口有何区别,谢谢!
    发表于 02-08 09:10

    PCIe插槽开始,ICY DOCK重塑 U.2/U.3 硬盘存储模式 #pcie #硬盘盒

    PCIe
    ICY DOCK硬盘盒
    发布于 :2025年01月17日 17:24:37

    如何选择适合的PCIe配置

    速率。如果您的应用需求包括高速数据传输,如视频编辑、大型游戏高性能计算等,那么PCIe 4.0可能是更好的选择。 带宽需
    的头像 发表于 11-26 16:10 ?1418次阅读

    pcie 4.0与pcie 5.0的区别

    随着数据传输需求的日益增长,计算机硬件接口也在不断进化。PCIe(Peripheral Component Interconnect Express)作为连接计算机内部组件的高速串行总线标准,已经
    的头像 发表于 11-13 10:35 ?1.5w次阅读

    PCIe连接的类型和规格

    PCIe x16等。这些类型的连接在物理尺寸、带宽以及适用设备上有所不同。 二、规格 PCIe x1 带宽 :通常被描述为每通道250MB/s(2.5Gbps,但请
    的头像 发表于 11-06 09:40 ?2813次阅读

    在主板上优化PCIe通道设置

    )以及各个插槽的布局和规格。这些信息通常可以在主板的手册官方网站上找到。 确定PCIe设备需求 :根据安装的PCIe设备(如显卡、固态硬盘等)的规格和需求,确定所需的PCIe通道数量
    的头像 发表于 11-06 09:30 ?1.1w次阅读

    如何测试PCIe插槽的速度

    确认主板和PCIe设备(如显卡、SSD等)的规格。查看主板手册官方网站,了解支持的PCIe版本和通道数。同样,检查PCIe设备的技术规格,确保它们与主板兼容。
    的头像 发表于 11-06 09:23 ?5997次阅读

    PCIe 4.0与PCIe 3.0的性能对比

    随着科技的快速发展,计算机硬件也在不断地更新换代。PCI Express(PCIe)作为一种高速串行计算机扩展总线标准,广泛应用于计算机硬件连接,如显卡、固态硬盘等。 1. 带宽对比 PCIe
    的头像 发表于 11-06 09:22 ?1.4w次阅读

    PCIe接口的工作原理 PCIe与PCI的区别

    PCI Express(PCIe)是一种高速串行计算机扩展总线标准,主要用于计算机内部硬件设备之间的连接。以下是PCIe接口的工作原理的简要概述: 串行通信 :与传统的并行PCI总线不同,PCIe
    的头像 发表于 11-06 09:19 ?4335次阅读

    Xilinx 7系列FPGA PCIe Gen3的应用接口及特性

    Xilinx7系列FPGA集成了新一代PCI Express集成块,支持8.0Gb/s数据速率的PCI Express 3.0。本文介绍了7系列FPGA PCIe Gen3的应用接口及一些特性。
    的头像 发表于 11-05 15:45 ?3353次阅读
    Xilinx 7系列<b class='flag-5'>FPGA</b> <b class='flag-5'>PCIe</b> Gen3的应用接口及特性