电路工作到了后期需要汇报或者写文章需要设计原图 ,这里整理一下Cadence设计原理图常用导出方案。
前期工具用的好,后期处理没烦恼,Cadence自带工具其实很强大,只是你没尝试用。
仿真环境:虚拟机Linux下Cadence617 原理图绘制工具:virtuoso
1. 去除原理图背景的网格:
OPtions → Display //快捷键O
(早期版本在菜单View → Grid )
选择 Grid Controls框中的Type并设置为none,即不设置网格风格
2. 将原理图导出图片:
File → Export Image
(这里不选择Print,打印功能需要安装Linux环境的PDF虚拟打印机,爱折腾同学的可试试)
a)Export Region选择 “设计全景”Entire design
b)Size选择Scale exported region by:缺省值为1.00x
此数值越大 = 输出图像文件越大 = 越清楚
顶层框图建议2.00x
字模块图管子较多建议6.00x(输出BMP格式文件大约50M)
c)论文用图:Appearance选择 “黑白双色”Bi-color
Background:白色
Foreground:黑色
d)Output中Type选择 BMP图片格式(原图信息保留最好)
e)文件保存路径设置在虚拟级的共享文件夹(方便Win查看使用)
路径一般为:/mnt/hgfs/自定义文件夹
f)Save to File保存完成窗口会自动关闭
审核编辑:黄飞
-
原理图
+关注
关注
1329文章
6415浏览量
240984 -
Linux
+关注
关注
87文章
11522浏览量
214285 -
Cadence
+关注
关注
67文章
978浏览量
144594 -
虚拟机
+关注
关注
1文章
966浏览量
29466
发布评论请先 登录
cadence原理图手册-原理图分册
Cadence从原理图中导出元件库,发生器件信息丢失问题
cadence原理图无法打开
cadence 原理图检查工具
Cadence设计原理图常用导出方案分享
Cadence PCB导出stp用SolidWorks打开异常
Altium Designer导出Cadence网表的步骤

Cadence生成PDF原理图,这一篇就足够!

评论