Calibre ERC中有一项检查会检查Cell的输入pin是否直接接到了电源地,为了防止产生这种问题,我们可以控制工具在设计中给那些输入端接0/1的Pin上添加Tie low/high的Cell,而非直接接到电源地。
在布局完毕之后做如下操作即可:
setTieHiLoMode -reset
setTieHiLoMode -cell { TIEHI TIELO } -maxFanOut 16 -honorDontTouch false -createHierPort false
addTieHiLo -cell {TIEHI TIELO} -prefix LTIE
在添加了Tie high/low Cell之后,如何检查设计中是否添加了Tie High/Low cell呢?可以用下面的命令:
dbGet [dbGet top.insts.name *LTIE* -p].name
如何得到库中的Tie High/Low Cell名称呢?
方法1:
一般Foundary都会提供Cell list以及每种Cell功能介绍的doc文档,可以在里面查看,也可以在Cell LEF中找到:
MACRO TIELO
CLASS CORE ;
FOREIGN TIELO 0 0 ;
ORIGIN 0 0 ;
SIZE 1.32 BY 5.04 ;
SYMMETRY X Y ;
SITE tsm3site ;
…
END TIELO
MACRO TIEHI
CLASS CORE ;
FOREIGN TIEHI 0 0 ;
ORIGIN 0 0 ;
SIZE 1.32 BY 5.04 ;
SYMMETRY X Y ;
SITE tsm3site ;
…
END TIEHI
审核编辑:刘清
-
ERC
+关注
关注
0文章
7浏览量
10048 -
PIN管
+关注
关注
0文章
36浏览量
6645 -
电源地
+关注
关注
0文章
36浏览量
9994
原文标题:Innovus教程 - 如何添加、报告、验证tie high/low cell
文章出处:【微信号:集成电路设计及EDA教程,微信公众号:集成电路设计及EDA教程】欢迎添加关注!文章转载请注明出处。
发布评论请先 登录
A 1.9 GHz Low Noise Amplifier optimised for high IP3 using BFP540
请高手指点TEK示波器测试波形电压时:High,Low,Max,Min的....
IAP程序只能跳转到high地址或者low地址中的一个
High Speed/Low Loss, CAF Resis
A New High Gain Low Voltage 1.
TL4581,pdf(DUAL LOW-NOISE HIGH
TPS71710,pdf(Low Noise, High-B
TPS71715,pdf(Low Noise, High-B
Simple Low-Voltage High-Brightness (HB)-LED Solution for Li+ Battery-Operated Systems
Low Power概念介绍<SRPG Cell>

Low Latency High Bandwidth Memory 数据表(Digest Edition)

Low Latency High Bandwidth Memory 数据表(Digest Edition)

MAX30009: Low-Power, High-Performance Bioimpedance Analog Front-End Data Sheet MAX30009: Low-Power, High-Performance Bioimpedance Analog Fro

评论