0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

兆松科技CTO伍华林:RISC-V在异构计算中的机遇和挑战

芯昇科技有限公司 ? 2022-06-23 09:32 ? 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

聚势谋远,链创未来!由中国移动科协主办、中移物联网芯昇科技有限公司承办的“2022年科技周暨拥抱RISC-V论坛”于6月22日隆重召开。兆松科技(武汉)有限公司CTO 伍华林受邀出席,并围绕“RISC-V在异构计算中的机遇和挑战”作主题演讲。兆松科技(武汉)有限公司CTO 伍华林异构计算主要是指使用不同类型指令集和体系架构的计算单元组成系统的计算方式。伍华林指出,相对于ARM,RISC-V 最大的优点就是可定制化,在设计异构计算芯片的时候,针对特定的应用场景,如何确定加速核规格,指令集扩展,存储器的架构等不能简单的凭借经验来确定,而是需要有科学快速的建模方法来定量的分析异构SoC各组件的利用率和瓶颈,以及可能需要添加的加速指令集。并且,为了适配各种类型的加速核,传统的人工为每种加速核手动优化算子库也是导致AI芯片研发成本高企,落地难的主要原因之一。在硬件设计之初,如何快速建模确定异构芯片的规格,以及如何加速软件工程师并行的开发和验证复杂的软件栈,成为业界急需解决的难题。

伍华林介绍,兆松科技(武汉)有限公司是于2019年底成立的初创公司,公司创始人之一王东华博士是前晶心科技软件部门VP,兆松专注于RISC-V工具链、协同设计/验证仿真工具,中间件,操作系统,硬件编译器相关底层软件的研发。目前推出了针对异构SoC软件栈的全套RISC-V工具链解决方案,以及非常完整的ZCC的编译器。值得一提的是,由兆松科技ZCC编译器所编译出来的CoreMark,在芯来科技N300开发板上跑分3.78,比LLVM编译器高出64%,表现优异,已达到全球顶尖水平;ZCC编译器针对客户提供的主流AI算子进行的向量化产生的代码性能,和手写intrinsic版本算子平均只有5%的性能差距。伍华林最后表示,也希望借此机会,能与更多的伙伴进行交流,共同推动RISC-V产业链发展。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 异构计算
    +关注

    关注

    2

    文章

    108

    浏览量

    16716
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    RISC-V 在数据中心软件生态系统机遇挑战

    软件适配来看,数据中心核心业务涉及的操作系统、存储、数据库、大数据平台、云虚拟化技术及主流编程语言运行时等,大多已能在 RISC-V 架构服务器上实现基础运行。 ? 2025 年 7 月 18 日,第五届(2025)RISC-V
    发表于 07-18 13:38 ?4843次阅读

    SiFive 上海芯科技邀您参加2025 RISC-V中国峰会!

    SiFive上海芯科技邀您共襄盛举身为RISC-V的发明者与领导厂商,SiFive上海芯科技正在改变未来计算的典范,将RISC-V的无限
    的头像 发表于 07-01 15:58 ?273次阅读
    SiFive 上海芯<b class='flag-5'>伍</b>科技邀您参加2025 <b class='flag-5'>RISC-V</b>中国峰会!

    松科技发布高性能RISC-V编译器ZCC 4.0.0版本

    近日,松科技(武汉)有限公司(以下简称“松科技”)宣布正式发布高性能 RISC-V 编译器 ZCC 4.0.0 版本。新版本
    的头像 发表于 06-27 14:48 ?1333次阅读
    <b class='flag-5'>兆</b><b class='flag-5'>松科</b>技发布高性能<b class='flag-5'>RISC-V</b>编译器ZCC 4.0.0版本

    松科技ZCC编译器全面支持芯来科技NA系列处理器

    近日,松科技(武汉)有限公司(以下简称“松科技”)宣布正式发布高性能RISC-V编译器ZCC 4.0.0版本。
    的头像 发表于 06-11 09:56 ?739次阅读

    先楫 x 松:打造国产高性能 RISC-V MCU生态里程碑

    2025年06月06日,松科技(武汉)有限公司(以下简称“松科技”)宣布正式发布高性能RISC-V编译器ZCC4.0.0版本。新版本
    的头像 发表于 06-06 15:53 ?1036次阅读
    先楫 x <b class='flag-5'>兆</b>松:打造国产高性能 <b class='flag-5'>RISC-V</b> MCU生态里程碑

    FPGA与RISC-V浅谈

    全球半导体产业竞争格局正在经历深刻变革,物联网、边缘计算等新兴技术的蓬勃发展,让RISC-V凭借其开源、精简以及模块化的灵活优势,日益成为业界焦点,也为全球半导体产业注入新的活力与挑战
    发表于 04-11 13:53 ?389次阅读
    FPGA与<b class='flag-5'>RISC-V</b>浅谈

    关于RISC-V芯片的应用学习总结

    RISC-V芯片作为一种基于精简指令集计算RISC)原则的开源指令集架构(ISA)芯片,近年来多个领域展现出了广泛的应用潜力和显著优势。以下是对
    发表于 01-29 08:38

    新的一年 RISC-V前景如何呢?

    1 月 7 日消息,RISC-V 领军企业 SiFive 成立中国分公司,中文名称定为“芯科技”。 1 月 14 日消息,专注传统与 AI 业务,Imagination 放弃 RISC-V CPU 开发。 新的一年,
    发表于 01-24 16:19

    异构计算的概念、核心、优势、挑战及考虑因素

    异构计算就像是一支由“多才多艺”处理器组成的团队,每个成员都有自己的强项和责任。 ? 什么是异构计算????? “异构计算”指的是同一个计算
    的头像 发表于 01-13 11:43 ?1080次阅读

    【一文看懂】什么是异构计算

    随着人工智能、深度学习、大数据处理等技术的快速发展,计算需求的复杂性不断提升。传统的单一计算架构已难以满足高效处理复杂任务的要求,异构计算因此应运而生,成为现代计算领域的一个重要方向。
    的头像 发表于 12-04 01:06 ?2904次阅读
    【一文看懂】什么是<b class='flag-5'>异构计算</b>?

    RISC-V能否复制Linux 的成功?》

    ,创建实现自有加速器算法的自定义异构集群。RISC-V作为一种ISA,我们一开始是处理器内核采用吸引人的通用构建块,然后在此基础上进行构建,同时还利用最好的商业工具增强使用者的信心
    发表于 11-26 20:20

    RISC-V,即将进入应用的爆发期

    计算机由控制整体的CPU(中央处理器)和加速器两部分构成。AI计算,功耗和效率是两个关键因素。RISC-V架构通过其简洁的设计和定制化的
    发表于 10-31 16:06

    加入全球 RISC-V Advocate 行列,共筑 RISC-V 的未来 !

    ,贡献内容,社交媒体上推广RISC-V。加入我们,共同发展RISC-V社区,传播RISC-V的消息!成为RISC-VAdvocate的好处
    的头像 发表于 09-10 08:08 ?942次阅读
    加入全球 <b class='flag-5'>RISC-V</b> Advocate 行列,共筑 <b class='flag-5'>RISC-V</b> 的未来 !

    浅谈国产异构双核RISC-V+FPGA处理器AG32VF407的优势和应用场景

    关于国产异构双核RISC-V+FPGA处理器AG32VF407的具体优势和应用场景浅谈如下: 优势 异构计算能力 : 异构双核设计结合了RISC-V
    发表于 08-31 08:32

    RISC-V Summit China 2024 青稞RISC-V+接口PHY,赋能RISC-V高效落地

    沁恒历届峰会上分享RISC-VMCU领域的创新成果,和大家共同见证了本土RISC-V产业的成长。早在第一届RISC-V中国峰会上,沁恒就
    的头像 发表于 08-30 18:18 ?2445次阅读
    <b class='flag-5'>RISC-V</b> Summit China 2024  青稞<b class='flag-5'>RISC-V</b>+接口PHY,赋能<b class='flag-5'>RISC-V</b>高效落地