0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

从硬件角度讨论FPGA开发框架

FPGA设计论坛 ? 来源:未知 ? 2023-06-08 19:10 ? 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群


点击上方蓝字关注我们

FPGA采用了逻辑单元阵列概念,内部包括可配置逻辑模块、输出输入模块和内部连线三个部分。每一块FPGA芯片都是由有限多个带有可编程连接的预定义源组成来实现一种可重构数字电路

长久以来新型FPGA的功能和性能已经为它们赢得系统中的位置,成为许多产品的主要数据处理引擎。

鉴于FPGA在如此多应用中的重要地位,采取正式且注重方法的开发流程来处理FPGA设计比以往更加重要。该流程旨在避免开发周期后期因发现设计缺陷而不得不进行费时费钱的设计修改,而且该缺陷还可能对项目进度计划、成本和质量造成灾难性影响。

本文所介绍的的框架覆盖从系统架构考量到FPGA开发与测试规划等各个环节。我们从FPGA硬件的角度重点详细介绍该框架,通过介绍希望其他工程团队能够发现该框架在复杂的FPGA设计项目里面的优点。

该框架是一种在FPGA中设计硬件的自上而下的迭代设计方法。首先规划从系统架构层面出发决策FPGA功能。随后我们根据FPGA器件的已知功能和性能逐步优化FPGA设计的特性。

另外,大型FPGA设计的实现需要制定完备的开发、仿真和验证规划。该框架的作用就是帮助我们制定这些规划。简而言之,该框架可归纳为图1所示的流程图。本文的讨论将集中在规划和技术文档部分(顶部)。

系统架构

就本讨论范围而言,系统架构指在系统软件和硬件之间的功能划分。尤其,重点是将硬件功能细分到FPGA以及其它微芯片组件上(假设已经明确产品层面需求),例如市场营销或产品定义部门可能已经参与进来并明确产品需求。

在系统架构阶段,思路是如何明确地让这些产品需求在真实产品中得以实现。就FPGA来说,主要的决策围绕着应将哪些特性和功能在FPGA中实现,以及进一步,哪些特性和功能适合在FPGA中实现。

通过提前定义FPGA的要求,就能避免开发流程已接近尾声时进行成本不菲的设计及需求修改。在设计早期阶段明确系统架构有助于指导用户做出对开发时间和产品成本至关重要的多项重大决策。

在这个层面上探讨,只需要一般性地概略介绍FPGA特性。详细特性和实现需求将在FPGA需求定义过程的后续阶段进行定义。本次探讨的参与者应包括熟悉系统级要求的、了解系统级架构设计的,以及熟悉FPGA特性与功能的等不同人员。

具体就FPGA而言,需要回答十大问题:

1. 要在FPGA中实现的特性列表是什么样的?

2. 在FPGA中实现特性与使用非FPGA组件实现特性相比,需在技术上做怎样的权衡取舍?

3. 在FPGA中实现与使用非FPGA组件实现相比,设计工作量/成本分别如何?

4. 需要什么样的定制特性或处理?

5. FPGA的灵活性对功能有什么好处?

6. 您应该考虑的未来风险缓解措施是什么?

7. 能否把多个非FPGA组件的特性集中到FPGA中?

8. 根据准备实现的设计特性,如何选择FPGA器件?

9. 特性是否能在FPGA中实现?

10. 需要什么样的非FPGA器件,如何让这些非FPGA器件与FPGA接口相连?

FPGA架构

FPGA架构属于FPGA器件上物理层的微架构级和芯片级数据流设计。您的团队应与系统级架构同步设计该架构,以确定器件尺寸、选择器件和可行性。

定义FPGA架构的目的,是确保系统架构需求是准确、现实、切实可行的设计要求,能够在FPGA中实现。

图1 - FPGA开发框架

这个层面的探讨需要对FPGA架构和资源的特性与功能有深入的认识。因此应该由经验丰富的FPGA设计人员参与完成。在这个阶段,您必须考虑与FPGA性能目标、潜在风险因素和FPGA资源利用率。

在FPGA架构定义阶段,您有可能会发现系统级需求和架构无法实现,或是对实现在FPGA中而言存在高风险。在这种情况下您必须重新评估和更新系统架构,以创建在FPGA中可实现的需求列表。

您应问问自己现有IP哪些可供使用,还必须创建哪些IP.此外,您还需要检查I/O需求,以及把时钟域和时钟特性映射到FPGA时钟资源的方法。其他关键问题包括:如何在FPGA上布局千兆位收发器(GT)资源;在SSI器件中是否已考虑到交叉SLR数据流;目标时钟频率对设计功能而言是否实际。,您还必须评估您设计的目标性能对选择的FPGA而言是否实际。

FPGA需求定义与划分

FPGA需求定义和划分阶段与系统和FPGA架构定义紧密关联并受这两个阶段的决策左右。FPGA需求定义指定义准备在FPGA中实现的详细需求,并用作明确的特性清单以供设计和测试工程团队设计、测试和实现。FPGA需求定义与系统和FPGA架构需求定义的不同之处在于FPGA需求是的。该清单定义了FPGA的细致要求,而不仅仅是系统的不同组件之间的功能划分,或是穿越FPGA的数据流之间的功能划分。

这个阶段的目的是清楚地定义FPGA工程团队确切能实现和测试的内容。在这个阶段,用户将把系统和FPGA架构需求转换成用于实现的具体需求。这样做能够带来双重好处。首先,单独定义FPGA需求能突出强调系统和FPGA架构的任何局限以及之前未曾考虑到或未曾预见到的状况。其次,该步骤将为FPGA设计的开发和测试的顺利执行铺平道路。

为适当地描述FPGA需求,您必须建立清晰且简明扼要的定义,以便提炼成单独的需求。我们建议为各项需求添加标签或序号,使用易于判断其能否实现的简短描述来定义各项需求,避免用含糊的需求用语。只要足够清晰扼要,您可以使用任何行业标准格式或专有格式。

避免使用含混或界定不清的用语,例如“快速”或“小型”.应坚持使用有明确目标的用语,如“400MHz”或“4.2K触发器”.这样定义的目的旨在确保将文档分配给之前不了解系统或FPGA架构的开发工程团队进行实施时不再需要反复澄清。您需要检查每个需求是否表述清楚、简洁、明确且是否包含了所有必需的信息以避免反复澄清的必要。此外,还应该注意需求中是否包括管脚和I/O定义?是否所有的需求都已经分解为基本设计要素?未参与早期系统架构定义的设计团队是否能够使用这些需求开发FPGA以及测试与验证团队是否能使用该文档开发测试平台和制定测试方案,明确验证每一项需求是否通过。

FPGA设计规划

该框架的这个阶段用于为FPGA硬件的实际开发制定规划,确保各项特性及开发工作的完成与整个产品开发的其他部分协调一致。

这个阶段的目标是适当地把当前的系统级需求、FPGA级需求和架构体现到开发规划中。在通过前面介绍的规划阶段之后,现在开发团队一般会面临两种情况。

种情况是系统与FPGA架构以及需求理解良好,描述详尽,终,FPGA设计开发阶段(即HDL编码)和测试开发阶段(仿真、测试台)基本无需修改设计需求,顺利执行。

第二种情况是系统架构和FPGA需求仍然处在变动中。这样的设计会在设计开发周期和测试开发阶段面临众多变数和修改。

虽然人人都想得到种情况的结果,但往往却不能成功,终落入第二种情况的境地。很明显,这种情况更加难于管理。

设计规划的总体目标应是在开发周期的这个阶段实现种情况。在种情况中,FPGA的开发简单直观,只需为实现和测试设计特性安排进度计划。

在第二种情况中,重要的管理工作是确保落实充分理解的流程,以便评估和决定应该进行哪些修改以及每种修改为总体开发进度计划带来的影响如何。这里可以运用多种项目管理理念和技巧。重要的一点是完成上述修改评估和影响评估。

就专门的FPGA规划和开发而言,FPGA的优势之一在于能够多次修订硬件平台和多次把硬件平台到原型PCB上。设计团队应充分发挥这一功能的优势。因此建议的开发规划是逐渐把特性添加到能够工作的设计中。其思路是从能够实现主要通信接口的基本设计出发,无需实现全部需求就能工作。

这样做能够带来双重好处。首先可以确保随时有一个可工作的设计,您可用来调试PCB和更大型系统。其次,调试实际的FPGA设计会简单得多,因为可以检查新添加的特性,确保新添加的特性不会干扰或中断当前可工作的设计。

与FPGA设计开发同步,同样重要的是为实现的FPGA设计准备良好的仿真环境规划。投资开发稳健可靠的仿真环境,就可以复制现实数据流,在仿真中重现出错条件,迅速隔离和判断根本原因,从而不仅能减少设计缺陷,还能显着缩短实验室调试时间。

开发稳健可靠的测试仿真环境和开发FPGA本身一样复杂,需要视同开发FPGA一样规划和考量。





有你想看的精彩




至芯科技-FPGA就业培训来袭!你的选择开启你的高薪之路!5月30号西安中心课、欢迎咨询!
基于FPGA的无线通信安全协议
基于FPGA的DDR3多端口读写存储管理系统设计





扫码加微信邀请您加入FPGA学习交流群




欢迎加入至芯科技FPGA微信学习交流群,这里有一群优秀的FPGA工程师、学生、老师、这里FPGA技术交流学习氛围浓厚、相互分享、相互帮助、叫上小伙伴一起加入吧!


点个在看你最好看






原文标题:从硬件角度讨论FPGA开发框架

文章出处:【微信公众号:FPGA设计论坛】欢迎添加关注!文章转载请注明出处。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • FPGA
    +关注

    关注

    1646

    文章

    22089

    浏览量

    620324

原文标题:从硬件角度讨论FPGA开发框架

文章出处:【微信号:gh_9d70b445f494,微信公众号:FPGA设计论坛】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    火爆开发中 | 开源FPGA硬件板卡,硬件第一期发布

    、金手指 2、PCIE插槽 02硬件设计核心人员 再次感谢大家积极报名参与,感谢大家对本次活动的关注和支持! 03 硬件设计会议及参考资料 开源FPGA开发
    发表于 07-09 13:54

    火爆开发中|开源FPGA硬件板卡,硬件第一期发布

    开源FPGA项目自发布以来,得到了众多开发者的关注,涉及工业、通信、车载等多个行业的100+位工程师报名参与设计,并分为:硬件组、FPGA组、linux组。其中
    的头像 发表于 07-09 11:43 ?566次阅读
    火爆<b class='flag-5'>开发</b>中|开源<b class='flag-5'>FPGA</b><b class='flag-5'>硬件</b>板卡,<b class='flag-5'>硬件</b>第一期发布

    开源FPGA硬件,核心开发者招募中......

    01背景简介近期,小眼睛科技联合紫光同创及电子发烧友发起了#拥抱开源!一起来做FPGA开发板活动,活动一经发布,得到了很多开源爱好者的热烈响应,再次感谢大家的支持!为便于活动顺利开展,我们将根据大家
    的头像 发表于 06-20 08:03 ?714次阅读
    开源<b class='flag-5'>FPGA</b><b class='flag-5'>硬件</b>,核心<b class='flag-5'>开发</b>者招募中......

    FPGA使用Cordic算法求解角度正余弦值

    在进行坐标变换的时候,需要计算角度的正余弦值,而在FPGA中是不能直接进行求解的,需要采用其它的方式进行求解。
    的头像 发表于 06-19 09:54 ?643次阅读
    <b class='flag-5'>FPGA</b>使用Cordic算法求解<b class='flag-5'>角度</b>正余弦值

    发明到 AI 加速:庆祝 FPGA 创新 40 周年

    今年是首款商用现场可编程门阵列( FPGA )诞生 40 周年,其带来了可重编程硬件的概念。通过打造“与软件一样灵活的硬件”,FPGA 可重编程逻辑改变了半导体设计的面貌。这是
    发表于 06-05 17:32 ?991次阅读
    <b class='flag-5'>从</b>发明到 AI 加速:庆祝 <b class='flag-5'>FPGA</b> 创新 40 周年

    【经验分享】玩转FPGA串口通信:“幻觉调试”到代码解析

    FPGA开发,思路先行!玩FPGA板子,读代码是基本功!尤其对C语言转战FPGA的“宝贝们”来说,适应流水线(pipeline)编程可能需
    的头像 发表于 06-05 08:05 ?399次阅读
    【经验分享】玩转<b class='flag-5'>FPGA</b>串口通信:<b class='flag-5'>从</b>“幻觉调试”到代码解析

    百度飞桨框架3.0正式版发布

    、推理等任务都离不开深度学习框架的优化与支撑。 飞桨框架3.0,设计理念上实现了底层硬件适配到顶层
    的头像 发表于 04-02 19:03 ?794次阅读
    百度飞桨<b class='flag-5'>框架</b>3.0正式版发布

    涂鸦Wukong AI硬件开发框架超强兼容DeepSeek等大模型,助你打造爆款AI硬件

    一、什么是“Wukong”?涂鸦全新推出的“Wukong”AI硬件开发框架,是为实现AI硬件领域的商业化而专门开发设计的创新平台。它基于Tu
    的头像 发表于 02-13 20:58 ?936次阅读
    涂鸦Wukong AI<b class='flag-5'>硬件</b><b class='flag-5'>开发</b><b class='flag-5'>框架</b>超强兼容DeepSeek等大模型,助你打造爆款AI<b class='flag-5'>硬件</b>

    AI开发框架集成介绍

    随着AI应用的广泛深入,单一框架往往难以满足多样化的需求,因此,AI开发框架的集成成为了提升开发效率、促进技术创新的关键路径。以下,是对AI开发
    的头像 发表于 01-07 15:58 ?621次阅读

    商汤参与基于昇思AI框架的大模型原生开发成果发布

    近日,昇思人工智能框架峰会暨成果发布会在北京举办。AI框架作为大模型开发及产业落地的基础软件,在人工智能技术栈中起到使能算法开发、释放硬件
    的头像 发表于 12-17 15:04 ?894次阅读

    SSM框架在Java开发中的应用 如何使用SSM进行web开发

    SSM框架,即Spring、SpringMVC和MyBatis的整合,是Java Web开发中常用的技术栈。它通过分层架构,实现了视图、控制、业务逻辑和数据访问的分离,提高了代码的可维护性和可扩展性
    的头像 发表于 12-16 17:28 ?1719次阅读

    大语言模型开发框架是什么

    大语言模型开发框架是指用于训练、推理和部署大型语言模型的软件工具和库。下面,AI部落小编为您介绍大语言模型开发框架
    的头像 发表于 12-06 10:28 ?583次阅读

    Altera推出一系列FPGA软、硬件开发工具

    近期,英特尔子公司Altera推出了一系列FPGA软、硬件开发工具,使其可编程解决方案更易应用于广泛的用例和市场。Altera在年度开发者大会上公布了下一代能效与成本优化的Agile
    的头像 发表于 10-12 10:47 ?1069次阅读

    服务器数据恢复—数据恢复的角度讨论RAID磁盘阵列的存储安全问题

    出于尽可能避免数据灾难的设计初衷,RAID解决了3个问题:容量问题、IO性能问题、存储安全(冗余)问题。数据恢复的角度讨论RAID的存储安全问题。
    的头像 发表于 09-07 10:21 ?587次阅读

    莱迪思Propel工具套件加速FPGA应用开发

    许多嵌入式系统的开发者都对使用基于FPGA的SoC系统感兴趣,但是基于传统HDL硬件描述语言的FPGA开发工具和复杂流程往往会令他们望而却步
    的头像 发表于 08-30 17:23 ?1443次阅读