0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

Xilinx FPGA平台DDR3设计保姆式教程(三)

C29F_xilinx_inc ? 来源:赛灵思 ? 作者:赛灵思 ? 2022-02-21 18:15 ? 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

干货来了,用DDR搬砖,只需要会用IP就好,Xilinx官方YYDS!

一、MIG IP核配置

工具 :VIVADO 2018.3

FPGA : XC7K325FFG900-2

DDR3 : MT41J256M16XX-125

配置时钟部分,建议详看第二篇《DDR各时钟频率分析》

(1)选中“MIG”进入配置界面

Xilinx FPGA平台DDR3设计保姆式教程(三)

(2)选择Create Design来创建设计

Xilinx FPGA平台DDR3设计保姆式教程(三)

①选择Create Design来创建设计

②自定义名字

③选择1个控制器就好

④是否使用AXI4接口,为了简化理解,不勾选

(3)是否选择兼容其他器件(不需要,直接NEXT)

Xilinx FPGA平台DDR3设计保姆式教程(三)

(4)存储器选择,还用说吗,DDR3走起

Xilinx FPGA平台DDR3设计保姆式教程(三)

(5)重点来了,时钟配置、DDR选型

Xilinx FPGA平台DDR3设计保姆式教程(三)

①Clock Period,即DDR芯片物理侧的IO时钟频率,称之为核心频率

②物理侧到控制器时钟的比例,可选4:1或2:1;决定了ui_clk的频率;

如图配置的话,ui_clk = 800M /4 =200Mhz

③选择DDR3的类型,Components指的是DDR3的型号是元件类,笔记本那种的插条类是SODIMMs。

④选择DDR3的型号

⑤数据位宽,由DDR型号决定,但是当FPGA挂了多片DDR时,位宽相应增加;

(6)配置系统时钟

系统时钟输入,建议200M,后面参考时钟可以直接使用系统时钟。

Xilinx FPGA平台DDR3设计保姆式教程(三)

(7)参考时钟、复位

Xilinx FPGA平台DDR3设计保姆式教程(三)

Xilinx FPGA平台DDR3设计保姆式教程(三)

①系统时钟选择NO BUFFER,因为系统时钟为200M,所以参考时钟直接使用系统时钟就好。 参考时钟必须是200Mhz!

②复位是高电平有效还是低电平有效,笔者第一次玩DDR,仿真的时候初始化一直不成功,就是复位信号搞反了 = =||

③是否使用XADC,会输出器件的温度,如果其他模块要用XADC,那么这里就不使能。

(8)下一页,50欧电阻,根据硬件而定,不用管,直接NEXT

(9)新设计 or 管脚已固定?

如果硬件已经定了,那么就选下面管脚已固定,然后读取约束文件,设置管脚就好。

Xilinx FPGA平台DDR3设计保姆式教程(三)

Xilinx FPGA平台DDR3设计保姆式教程(三)

①管脚读取配置好了,点②确定再next进入下一页。

但是,我们这里只是为了讲解DDR应用,没有硬件,选第一种新设计模式。

(10)后面依次NEXT就好了,最后生成。

(11)IP核生成完毕,打开veo文件查看例化文件。

Xilinx FPGA平台DDR3设计保姆式教程(三)

(12)所有不会使用的IP,我们都打开Example Design来了解使用。

Xilinx FPGA平台DDR3设计保姆式教程(三)

IP核配置完成,读写测试下篇再讲,下面重点讲解各端口信号。

二、端口信号定义

对于mig与DDR3的读写原理我们不需要了解太多,交给mig就可以了。我们需要做的是控制好用户接口,写出正确的用户逻辑,控制好读写时序。想要写好User logic,我们就必须清楚每一个用户控制接口的含义:

Xilinx FPGA平台DDR3设计保姆式教程(三)

2.1全部端口的注释详解

Xilinx FPGA平台DDR3设计保姆式教程(三)

Xilinx FPGA平台DDR3设计保姆式教程(三)

2.2端口信号分类

2.2.1使用DDR只需要设计这几个信号

app_cmd (你总要先确认你想要写还是想要读吧)

操作命令,其实你只需要用到3'b000(写入)和3'b001(读出)

要和操作地址同时出现才有效。

2. app_addr (往哪儿写,从哪儿读?)

操作地址,按照结构从高位到低位是 rank + bank + row + column

3. app_en (确认地址线上的地址有效,不能初始值都一直有效吧)

操作地址app_addr的使能,只有它拉高的时候,对应的app_addr才是有效的

4. app_wdf_data (要写的话,你得有料不是)

写入的数据接口

5. app_wdf_wren (那也不能什么料都往里倒不是)

写入的数据接口app_wdf_data的使能,

只有它拉高的时候,对应的app_wdf_data才是有效的

6. app_wdf_end (要你作甚,一句app_wdf_end = app_wdf_wren 搞定)

理论上应该有点用,但是实际你只要让它跟app_wdf_wren一样就行了

emm...大神这段解释很传神,我直接copy过来了

2.2.2 IP核的输出信号

app_rdy (想要DDR帮你干活,也得让人家准备好了不是?)

app_rdy表示UI已经准备好接收命令了,意思就是说必须要等app_rdy信号拉高了之后,app_en和app_cmd等才能开工干活= =

而且,这个不受你控制。等着吧

2. app_wdf_rdy (想要往DDR写数据?不好意思,等我准备好了再说)

app_wdy_rdy信号表示写数据FIFO已经准备好接收数据了,数据在app_wdf_rdy = 1’b1且 app_wdf_wren = 1’b1时被写入。

同理,这个rdy不也受你控制。等着吧

3. init_calib_complete(DDR读写不对?先检查初始化成功了没好吧)

init_calib_complete拉高表明DDR已经校准成功初始化完成了!

拿去搬砖吧!

4. ui_clk(看好了,逻辑使用的时钟搁这输出呢)

在第二篇《DDR的时钟分析》里我们也讲过,ui_clk就是逻辑使用的时钟;由配置界面“Clock Period”与“4:1 / 2:1模式”确定的;如:核心频率为400M;选择了4:1模式,那么ui_clk = 400 / 4 =100 M;

记住,你的逻辑代码工作在ui_clk这个时钟域!

2.2.3 DDR读数据信号归类

再来对DDR的信号规个类吧,哎,这写的真是罗里吧嗦

app_rdy

app_en

app_cmd

app_addr

在app_rdy为高 且 app_en 为高时,让app_cmd = 3’b001,同时我们给出读数据的地址app_addr,那么等段时间延迟后,我们就能读出想要的数据了:(结合后文时序图更容易理解)

app_rd_data

app_rd_data_valid

这就是我们读出的数据了。

2.2.4 DDR写数据信号归类

①前提条件

app_rdy

app_wdf_rdy

app_en

②地址和命令

app_cmd

app_addr

③写数据

app_wdf_wren

app_wdf_data

app_wdf_end

app_wdf_mask :一般不用,直接置0

想要写数据到DDR?必须在①前提条件全部为高时,给出②地址和命令(app_cmd = 3’b000),然后给出③写数据的信号,就成功写入数据到DDR了;

注意:①②时序严格对齐!③相对①②可以提前1拍,或最多延迟2拍,但是最好跟①②对齐,不容易出错。(结合后文时序图更容易理解)

三、时序图

玩接口嘛,大部分根据时序图来就是了,挺简单的

3.1 UI控制时序图

Xilinx FPGA平台DDR3设计保姆式教程(三)

如图所示:

必须要app_rdy拉高时,你所给的(使能app_en、命令app_cmd、地址app_addr)才会被接受。

★app_rdy :前提条件,不管是读还是写,都必须在app_rdy为高的时候进行操作。

3.2写操作时序图

Xilinx FPGA平台DDR3设计保姆式教程(三)

正如前文信号归类所说:

写入DDR必须在前提条件(app_rdy & app_wdf_rdy)全部为高时,给出地址和命令(app_cmd = 3’b000),然后给出写数据的信号(使能与数据),就成功写入数据到DDR了;

注意:地址和命令必须时序严格对齐!写数据信号相对来说有三种情况:①严格对齐;②可以提前1拍;③最多延迟2拍;但是最好全部时序对齐,不容易出错。

3.3读操作时序图

Xilinx FPGA平台DDR3设计保姆式教程(三)

读操作就简单了,在前提条件app_rdy为高时,给出命令(app_cmd = 3’b001)与地址(app_addr),等段时间延迟,数据就读出来了,以valid信号表示数据有效。

下一篇我们就开始用DDR来搬砖了,测试下读写,初步掌握使用~

四、参考资料

《UG586》 官方文档不多说,YYDS!

《Xilinx平台DDR3设计教程之仿真篇》 一系列文章,笔者就是看过后才初步熟悉了DDR3的使用,推荐给大家。

审核编辑:汤梓红

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • DDR3
    +关注

    关注

    2

    文章

    284

    浏览量

    43313
  • IP核
    +关注

    关注

    4

    文章

    338

    浏览量

    51059
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    AD设计DDR3时等长设计技巧

    本文紧接着前一个文档《AD设计DDR3时等长设计技巧-数据线等长 》。本文着重讲解DDR地址线、控制信号线等长设计,因为地址线、控制信号线有分支,SOC有可能带有2片DDR或者更多,我们叫做T型分支
    发表于 07-29 16:14 ?0次下载

    AD设计DDR3时等长设计技巧

    的讲解数据线等长设计。? ? ? 在另一个文件《AD设计DDR3时等长设计技巧-地址线T型等长》中着重讲解使用AD设计DDR地址线走线T型走线等长处理的方法和技巧。
    发表于 07-28 16:33 ?0次下载

    【RK3568+PG2L50H开发板实验例程】FPGA部分 | DDR3 读写实验例程

    ? 本原创文章由深圳市小眼睛科技有限公司创作,版权归本公司所有,如需转载,需授权并注明出处(www.meyesemi.com) 1.实验简介 实验目的: 完成 DDR3 的读写测试。 实验环境
    发表于 07-10 10:46

    在Vivado调用MIG产生DDR3的问题解析

    下面是调用的DDR3模块的,模块的倒数第二行是,模块的时钟输入,时钟源来自PLL产生的系统时钟的倍频。
    的头像 发表于 05-03 10:21 ?787次阅读
    在Vivado调用MIG产生<b class='flag-5'>DDR3</b>的问题解析

    TPS51116 完整的DDRDDR2、DDR3DDR3L、LPDDR3DDR4 电源解决方案同步降压控制器数据手册

    TPS51116为 DDR/SSTL-2、DDR2/SSTL-18、DDR3/SSTL-15、DDR3L、LPDDR3
    的头像 发表于 04-29 16:38 ?518次阅读
    TPS51116 完整的<b class='flag-5'>DDR</b>、<b class='flag-5'>DDR</b>2、<b class='flag-5'>DDR3</b>、<b class='flag-5'>DDR3</b>L、LPDDR<b class='flag-5'>3</b> 和 <b class='flag-5'>DDR</b>4 电源解决方案同步降压控制器数据手册

    DDR模块的PCB设计要点

    在高速PCB设计中,DDR模块是绝对绕不过去的一关。无论你用的是DDRDDR2还是DDR3,只要设计不规范,后果就是——信号反射、时序混乱、系统频繁死机。
    的头像 发表于 04-29 13:51 ?1497次阅读
    <b class='flag-5'>DDR</b>模块的PCB设计要点

    DDR3 SDRAM配置教程

    DDR3 SDRAM(Double-Data-Rate ThreeSynchronous Dynamic Random Access Memory)是DDR SDRAM的第代产品,相较于DD
    的头像 发表于 04-10 09:42 ?3224次阅读
    <b class='flag-5'>DDR3</b> SDRAM配置教程

    灿芯半导体推出DDR3/4和LPDDR3/4 Combo IP

    灿芯半导体(上海)股份有限公司(灿芯股份,688691)宣布推出基于28HKD 0.9V/2.5V 平台DDR3/4, LPDDR3/4 Combo IP。该IP具备广泛的协议兼容性,支持D
    的头像 发表于 03-21 16:20 ?595次阅读

    DDR内存控制器的架构解析

    DDR内存控制器是一个高度集成的组件,支持多种DDR内存类型(DDR2、DDR3DDR3L、LPDDR2),并通过精心设计的架构来优化内存
    的头像 发表于 03-05 13:47 ?2201次阅读
    <b class='flag-5'>DDR</b>内存控制器的架构解析

    大内存原厂或将于2025年停产DDR3/DDR4

    据报道,业内人士透露,全球大DRAM内存制造商——星电子、SK海力士和美光,有望在2025年内正式停产已有多年历史的DDR3DDR4两代内存。 随着技术的不断进步和消费级
    的头像 发表于 02-19 11:11 ?1971次阅读

    DDR3DDR4、DDR5的性能对比

    DDR3DDR4、DDR5是计算机内存类型的不同阶段,分别代表第代、第四代和第五代双倍数据速率同步动态随机存取存储器(SDRAM)。以下是它们之间的性能对比: 一、速度与带宽
    的头像 发表于 11-29 15:08 ?1.2w次阅读

    如何选择DDR内存条 DDR3DDR4内存区别

    随着技术的不断进步,计算机内存技术也在不断发展。DDR(Double Data Rate)内存条作为计算机的重要组成部分,其性能直接影响到电脑的运行速度和稳定性。DDR3DDR4是目前市场上最常
    的头像 发表于 11-20 14:24 ?7292次阅读

    【米尔-Xilinx XC7A100T FPGA开发板试用】+01.开箱(zmj)

    推出的MYC-J7A100T核心板及开发板是基于Xilinx Artix-7系列XC7A100T的开发平台FPGA工业芯,兼容国产PG2L100H: XC7A100T-2FGG484I具有高度
    发表于 11-12 15:45

    Xilinx 7系列FPGA PCIe Gen3的应用接口及特性

    Xilinx7系列FPGA集成了新一代PCI Express集成块,支持8.0Gb/s数据速率的PCI Express 3.0。本文介绍了7系列FPGA PCIe Gen3的应用接口及
    的头像 发表于 11-05 15:45 ?3556次阅读
    <b class='flag-5'>Xilinx</b> 7系列<b class='flag-5'>FPGA</b> PCIe Gen<b class='flag-5'>3</b>的应用接口及特性

    DDR3寄存器和PLL数据表

    电子发烧友网站提供《DDR3寄存器和PLL数据表.pdf》资料免费下载
    发表于 08-23 11:06 ?2次下载
    <b class='flag-5'>DDR3</b>寄存器和PLL数据表