0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

利用高速数据转换器快速取得成功的关键

电子设计 ? 来源:电子设计 ? 作者:电子设计 ? 2022-01-13 15:21 ? 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

Other Parts Discussed in Post:TSW14J56EVM, TSW1400EVM, ADC12DJ3200, ADC12QJ1600-Q1, ADC12DJ5200RF

无论是设计测试和测量设备还是汽车激光雷达模拟前端(AFE),使用现代高速数据转换器的硬件设计人员都面临高频输入、输出、时钟速率和数字接口的严峻挑战。问题可能包括与您的现场可编程门阵列(FPGA)相连、确信您的首个设计通道将起作用或确定在构建系统之前如何对系统进行最佳建模。

本文中将仔细研究这些挑战。

快速的系统开发

开始新的硬件设计之前,工程师经常会在自己的测试台上评估最重要的芯片。一旦获得了运行典型评估板所需的设备,组件评估通常会在理想情况的电源信号源下进行。TI大多数情况下会提供车载电源和时钟,以便您可使用最少的测试台设备以及如图1所示设置的更实际的电源和信号源来运行电路板。

pYYBAGGKSwqAcmFUAAIoVl0zz3M092.png

图1:典型的ADC评估板

验证性能后,可将更完整的评估板的示意图和布局作为那一部分子系统的参考设计部分子。我们的数据采集和模式生成工具支持CMOS、LVDS和JESD204,并附带操作它们所需的软件。为您的高速数据转换器使用评估板用户指南,可在不到10分钟的时间内启动并运行大多数评估板。参见图2。

poYBAGGKSwyAO6QpAAPYOZWn_AM589.png

图2:TI的数据采集和模式生成的硬件和软件

随着系统变得越来越复杂,您可能需要评估更广范围的用例。此时你可能会需要一块评估板。如果您的评估需求变得复杂,则可使用PythonMATLABLabVIEW或C ++软件通过设备评估板、采集卡解决方案和测试台设备直接与设备通信。我们支持板的一些很好的示例包括用于LVDS/CMOS的TSW1400EVM以及用于支持JESD204B串行器-解串器(SerDes)协议设备的TSW14J56EVM,如图3所示。

pYYBAGGKSw-ALLllABTMT0JqXds196.png

图3:TI的用于JESD204B数据采集或模式生成的TSW14J56EVM

TI还支持单台PC上的有多评估模块原型的完整系统级模型。例如,通过将KCU105或VCU118等Xilinx FPGA开发套件连接到多个模拟-数字转换器(ADC)或数字-模拟转换器(DAC),可同时测试发送和接收通道。

在线CTA:

加速从概念到原型的设计。

探索我们的JESD204快速设计IP,以简化FPGA集成并缩短总体开发时间。

FPGA连通性以及JESD204B和JESD204C

您可能要解决的最大问题之一是如何在FPGA中获取数据。尽管LVDS和CMOS是简易接口,但它们在设备上每个管脚上支持的速度极其有限。随着更新型的高速数据转换器更普遍地支持> 1 GSPS的输入或输出速率,这些接口要么失去市场,要么使设计变得复杂。

为微电子行业制定开放标准的JEDEC创建了JESD204,通过支持超过12.5 Gbps的差分对通道速率来解决此问题。但尽管JESD204最大限度地减少了管脚数量,但它通过对并行数据进行编码和串行化或反序列化和解码增加了接口复杂性。

到目前为止,您不得不主要依靠JESD204知识产权(IP)块和FPGA供应商提供的支持。尽管这些IP块可很好地工作,但它们以支持任意配置的任何设备的方式提供。这意味着很难为您的特定用例进行了解和配置。您需要花费大量精力自己设计IP,或从第三方IP提供商那里寻求IP。但如果出现问题,第三方IP将需要在实现方面提供帮助和支持。

TI自有的JESD204快速设计IP可针对您的FPGA平台、数据转换器和JESD204模式进行预配置和优化。我们的IP需要更少的FPGA资源,同时还可针对每种特定用途进行定制。另一个优点是实现JESD204链接仅需数小时或数天,而非数周或数月的时间。

设备模型

随着直接射频(RF)采样和超快SerDes与高速数据转换器的结合变得越来越普遍,对RF和信号完整性进行建模的能力已成为成功通过首次设计的必要条件。传统上讲,大多数供应商仅为S参数模型中的ADC提供输入阻抗信息,但TI的ADC12DJ3200、ADC12DJ5200RF和ADC12QJ1600-Q1高频输入器件的目标是高达8 GHz的采样频率,现在具有包含阻抗和频率响应信息的S参数模型。

使用此新模型,您可模拟预期的设备行为并优化阻抗匹配。TI的策略是在支持极高的输入和输出频率的设备上提供这些模型,而阻抗匹配和实现所需的频率响应则更具挑战性。

在数据转换器的数字接口侧,输入/输出缓冲区信息规范(IBIS)是一种通用模型,可为CMOS和LVDS管脚提供物理层信息以及DCAC类型的行为。对于大多数使用高速JESD204 SerDes的新型数据转换器,这些模型已改进为IBIS-算法建模接口(AMI),其中包括有助于应用均衡和预加重或后加重的有用信息。IBIS-AMI提供您所需的建模功能,使您首次即可正确使用电路板,同时实现良好的误码率、信号完整性和稳健的数据链路。图4所示为RF(绿色)和数字接口(蓝色)模型。

poYBAGGKSxGAGotTAAOk4JULqKw272.png

图4:接口建模

结论

无论您使用高速数据转换器进行设计已有一段时间,还是对高速设计还不太熟悉,都不用担心,因为TI正设计易于使用的高速数据转换器。我们构建了一个可简化所有工作的完整开发环境,如图5所示。

利用可轻松实现FPGA集成的现成IP、精确的RF系统模型以及市场上稳健的一组灵活、可扩展和可自动化的评估模块,您可缩短几个月的固件开发时间、减少昂贵的设计周期并加快从概念到原型的高速设计。

pYYBAGGKSxOATFhzAALcXaiHT9M969.png

图5:典型的高速模拟-数字转换器(ADC)评估环境

审核编辑:金巧

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • adc
    adc
    +关注

    关注

    99

    文章

    6729

    浏览量

    549644
  • 模拟
    +关注

    关注

    7

    文章

    1438

    浏览量

    84607
  • IP
    IP
    +关注

    关注

    5

    文章

    1815

    浏览量

    152894
  • 数据转换器
    +关注

    关注

    1

    文章

    375

    浏览量

    29177
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    EE-246:将AD7276高速数据转换器与ADSP-21262 SHARC处理接口

    电子发烧友网站提供《EE-246:将AD7276高速数据转换器与ADSP-21262 SHARC处理接口.pdf》资料免费下载
    发表于 01-08 15:13 ?0次下载
    EE-246:将AD7276<b class='flag-5'>高速</b><b class='flag-5'>数据</b><b class='flag-5'>转换器</b>与ADSP-21262 SHARC处理<b class='flag-5'>器</b>接口

    EE-245: AD7276高速数据转换器与ADSP-BF535 Blackfin处理的接口

    电子发烧友网站提供《EE-245: AD7276高速数据转换器与ADSP-BF535 Blackfin处理的接口.pdf》资料免费下载
    发表于 01-06 14:31 ?0次下载
    EE-245: AD7276<b class='flag-5'>高速</b><b class='flag-5'>数据</b><b class='flag-5'>转换器</b>与ADSP-BF535 Blackfin处理<b class='flag-5'>器</b>的接口

    请问ADS4129高速转换器的输入时钟引脚应该怎样设计?是应该外挂时钟吗?

    1.请问ADS4129高速转换器的输入时钟引脚应该怎样设计?是应该外挂时钟吗? 2.ADS4129数据手册中没有介绍引脚如何连接配置,应该看哪些资料呢?
    发表于 12-11 06:38

    10 MHz高速数据转换器系统评估套件(HSDC-SEK-10)

    电子发烧友网站提供《10 MHz高速数据转换器系统评估套件(HSDC-SEK-10).pdf》资料免费下载
    发表于 12-10 14:04 ?0次下载
    10 MHz<b class='flag-5'>高速</b><b class='flag-5'>数据</b><b class='flag-5'>转换器</b>系统评估套件(HSDC-SEK-10)

    高速数据转换器专业版GUI

    电子发烧友网站提供《高速数据转换器专业版GUI.pdf》资料免费下载
    发表于 11-12 15:20 ?0次下载
    <b class='flag-5'>高速</b><b class='flag-5'>数据</b><b class='flag-5'>转换器</b>专业版GUI

    高速数模转换器基础知识

    电子发烧友网站提供《高速数模转换器基础知识.pdf》资料免费下载
    发表于 10-18 11:19 ?0次下载
    <b class='flag-5'>高速</b>数模<b class='flag-5'>转换器</b>基础知识

    高速模数转换器基础知识

    电子发烧友网站提供《高速模数转换器基础知识.pdf》资料免费下载
    发表于 10-18 10:31 ?0次下载
    <b class='flag-5'>高速</b>模数<b class='flag-5'>转换器</b>基础知识

    快速输入转换速率应用中DC-DC转换器的设计注意事项

    电子发烧友网站提供《快速输入转换速率应用中DC-DC转换器的设计注意事项.pdf》资料免费下载
    发表于 10-08 10:30 ?0次下载
    <b class='flag-5'>快速</b>输入<b class='flag-5'>转换</b>速率应用中DC-DC<b class='flag-5'>转换器</b>的设计注意事项

    同轴转换器为什么容易坏 同轴转换器对音质的影响

    同轴转换器为什么容易坏 同轴转换器容易坏的原因可以从多个方面来分析: 质量问题 :转换器的质量是直接影响其耐用性的关键因素。低质量的转换器
    的头像 发表于 10-06 14:16 ?2387次阅读

    并行式A/D转换器的结构和工作模式

    并行式A/D转换器(也称为并行比较型A/D转换器或闪速A/D转换器)是一种高速模数转换器,其特点在于能够同时处理多个比较操作,从而实现
    的头像 发表于 10-05 14:15 ?1772次阅读
    并行式A/D<b class='flag-5'>转换器</b>的结构和工作模式

    什么是DC/DC转换器

    稳压,依据其转换方式的不同而命名。 DC/DC转换器工作原理 DC/DC转换器的工作原理主要基于开关电源技术,其核心在于利用高频开关(如
    发表于 09-29 15:26

    高速数据转换器的高效PoL电源设计

    电子发烧友网站提供《高速数据转换器的高效PoL电源设计.pdf》资料免费下载
    发表于 09-21 10:10 ?0次下载
    <b class='flag-5'>高速</b><b class='flag-5'>数据</b><b class='flag-5'>转换器</b>的高效PoL电源设计

    A/D转换器的工作原理和关键参数

    为离散的数字信号,以便数字系统进行处理、存储和传输。这一转换过程涉及采样、量化、编码等多个步骤,是连接模拟世界与数字世界的桥梁。以下将从A/D转换器的定义、工作原理、关键参数、特点、应用以及发展趋势等方面进行详细阐述。
    的头像 发表于 08-30 14:36 ?3813次阅读

    了解具有集成功率MOSFET的直流/直流转换器热阻规格

    电子发烧友网站提供《了解具有集成功率MOSFET的直流/直流转换器热阻规格.pdf》资料免费下载
    发表于 08-26 14:19 ?0次下载
    了解具有集<b class='flag-5'>成功</b>率MOSFET的直流/直流<b class='flag-5'>转换器</b>热阻规格

    LDC1101 1.8V高分辨率、高速电感数字转换器数据

    电子发烧友网站提供《LDC1101 1.8V高分辨率、高速电感数字转换器数据表.pdf》资料免费下载
    发表于 08-14 14:29 ?1次下载
    LDC1101 1.8V高分辨率、<b class='flag-5'>高速</b>电感数字<b class='flag-5'>转换器</b><b class='flag-5'>数据</b>表