在7月27日凌晨举办的Intel Accelerated活动中,英特尔放出了几个重磅消息,未来制程节点的全面改名,后续先进制程的技术推进和时间节点,以及全新的封装技术和代工客户。
新的命名:10nm变Intel 7
过去的报道中,我们已经多次提到了英特尔在10nm和7nm制程上,英特尔在晶体管密度上其实是领先同节点名的台积电和三星的。英特尔也深知这一点,过去的节点命名方式让他们在营销上吃了大亏,7nm开发进度被延后也就加剧了这一问题,于是英特尔决定改变这一现状。
英特尔今年年末会在Alder Lake 12代酷睿CPU上用到10nm Enhanced SuperFin(10ESF),而如今他们已经将10ESF制程改名为Intel 7制程,而过去提及的7nm将改名为Intel 4制程,很明显英特尔想以这样的方式来对标台积电和三星同命名节点的晶体管密度。
与10nm SuperFin制程相比,Intel 7制程可以做到10至15%的性能/功耗增益,并引入了对FinFET晶体管的进一步优化。英特尔称其10nm目前已经进入了全面量产状态,超过了14nm的产量。而Intel 7现在也已进入量产状态,为今明两年的产品做好准备,比如客户机CPU Alder Lake和数据中心CPU Sapphire Rapids。
Intel 4则提供了20%的性能/功耗提升,在这个节点上,英特尔将全面利用EUV光刻机。使用这一节点的Meteor Lake CPU也已在今年第二季度完成了Tape In,据了解,该制程也会用于未来Granite Rapids数据中心CPU的生产。通过对IMS的收购,英特尔也会将其多束电子束Mask Writer应用于EUV光刻机中。根据英特尔公布的合作伙伴,Applied Materials、Lam Research和Tel Tokyo Electron这些顶级半导体设备供应商也会提供对应的方案。
后续制程:Intel 3和20A
此次发布会上,英特尔也宣布了后续的两大制程Intel 3和20A。其中Intel 3将在功率和面积上进行进一步改进,为客户提供18%的性能/功耗提升。Intel 3将拥有更密集的HP库,以及更高内在驱动电流,并减少了通孔电阻。Intel 3还会继续加大EUV光刻机的使用,英特尔预计在2023年下半年开始投入该制程节点的生产。
PowerVia技术与试产晶圆 / Intel
20A则是英特尔用来追赶台积电和三星的最后一个冲刺区。英特尔称它象征着半导体从纳米时代进入埃米时代。英特尔给该节点定下的时间点为2024年上半年,不过具体的量产时间还不好说。英特尔会在该节点中应用全新的RibbonFET晶体管架构和PowerVia互联技术。
三星将在3nm上推出GAA(全环绕栅极)技术,而、台积电则计划在2nm上才使用GAA技术,而RibbonFET正是英特尔自己的GAA解决方案。全新的GAA晶体管架构运用了纳米带技术,进一步提升了电气性能,加快晶体管开关速度,减少占用空间。
除此之外,在这20A这一节点上,英特尔的代工业务也将迎来一个新的客户——高通。
接下高通和亚马逊大单,制程封装两开花
高通在芯片代工上已经尝试了台积电和三星这样的合作伙伴,如今又将多出一个英特尔。不过高通预定的并不是近两年的Intel 4和Intel 3制程,而是最先进的Intel 20A,这意味着我们可能需要在2024年才能看到英特尔代工的高通手机芯片。这样的选择其实也很合理,毕竟今年是英特尔开展代工的第一年,不少人都还在观望英特尔的代工表现。而且高通一向会选择最先进的制程工艺,只有当Intel 20A可以与台积电与三星比肩时,才会列入可选项。
另一大宣布合作的客户则是亚马逊,不过这次合作可不是为其AWS提供CPU的,而是承接其芯片封装。亚马逊造芯早就不是什么秘密了,2015年亚马逊就收购了一家以色列芯片制造公司Annapurna。为了给自己的AWS提供更具竞争力的基础架构,自研芯片是必不可少的一环。亚马逊此次合作,就是为了数据中心芯片的半导体封装。那么英特尔的封装究竟有何优势,值得亚马逊的垂青呢?
封装全面进化:下一代EMIB和Foveros
EMIB和Foveros作为英特尔的封装王牌技术,在IDM 2.0的运营模式下,也会对客户开放。Intel Accelerated上,英特尔揭开了下一代EMIB和Foveros技术的真面目。
EMIB为英特尔2.5D嵌入式多芯片互联桥接方案,在EMIB的帮助下,芯片可以做到与寻常封装相比2倍的带宽密度和4倍的功率效率。更重要的是,其凸点间距可以做到55微米。而英特尔的下一代EMIB进一步减小了凸点间距,将其逐渐降至40微米。
除了EMIB之外,Foveros 3D堆叠技术同样可以进一步减小凸点间距。结合了两种技术后,凸点间距可以降低至36微米。英特尔正式公布了下一代Foveros技术Foveros Omni和Foveros Direct。
Foveros Omni引入了裸片分解互联和模组化的设计,为芯片设计提供更高的灵活性。该技术将硅通孔(TSV)的性能惩罚最小化,并优化了功耗和IO,为互联提供更高的带宽。运用Foveros Omni技术后,凸点间距可以降低至25微米。Foveros Direct更是实现了铜到铜的直接键合,为互联提供更低的阻值,凸点间距降低至10微米以下。
展望2025年之后
对于2025年之后的计划,英特尔只用了三句话来描述:堆叠式GAA,下一代背部供电系统和先进光学封装。在这些技术上,英特尔会和法国CEA-Leti实验室、比利时微电子研究中心IMEC和IBM紧密合作。英特尔也会在今年10月27日和28日举办的Intel Innovation活动中进一步详解其技术创新。
新的命名:10nm变Intel 7
过去的报道中,我们已经多次提到了英特尔在10nm和7nm制程上,英特尔在晶体管密度上其实是领先同节点名的台积电和三星的。英特尔也深知这一点,过去的节点命名方式让他们在营销上吃了大亏,7nm开发进度被延后也就加剧了这一问题,于是英特尔决定改变这一现状。
英特尔今年年末会在Alder Lake 12代酷睿CPU上用到10nm Enhanced SuperFin(10ESF),而如今他们已经将10ESF制程改名为Intel 7制程,而过去提及的7nm将改名为Intel 4制程,很明显英特尔想以这样的方式来对标台积电和三星同命名节点的晶体管密度。
与10nm SuperFin制程相比,Intel 7制程可以做到10至15%的性能/功耗增益,并引入了对FinFET晶体管的进一步优化。英特尔称其10nm目前已经进入了全面量产状态,超过了14nm的产量。而Intel 7现在也已进入量产状态,为今明两年的产品做好准备,比如客户机CPU Alder Lake和数据中心CPU Sapphire Rapids。
Intel 4则提供了20%的性能/功耗提升,在这个节点上,英特尔将全面利用EUV光刻机。使用这一节点的Meteor Lake CPU也已在今年第二季度完成了Tape In,据了解,该制程也会用于未来Granite Rapids数据中心CPU的生产。通过对IMS的收购,英特尔也会将其多束电子束Mask Writer应用于EUV光刻机中。根据英特尔公布的合作伙伴,Applied Materials、Lam Research和Tel Tokyo Electron这些顶级半导体设备供应商也会提供对应的方案。
后续制程:Intel 3和20A
此次发布会上,英特尔也宣布了后续的两大制程Intel 3和20A。其中Intel 3将在功率和面积上进行进一步改进,为客户提供18%的性能/功耗提升。Intel 3将拥有更密集的HP库,以及更高内在驱动电流,并减少了通孔电阻。Intel 3还会继续加大EUV光刻机的使用,英特尔预计在2023年下半年开始投入该制程节点的生产。
PowerVia技术与试产晶圆 / Intel
20A则是英特尔用来追赶台积电和三星的最后一个冲刺区。英特尔称它象征着半导体从纳米时代进入埃米时代。英特尔给该节点定下的时间点为2024年上半年,不过具体的量产时间还不好说。英特尔会在该节点中应用全新的RibbonFET晶体管架构和PowerVia互联技术。
三星将在3nm上推出GAA(全环绕栅极)技术,而、台积电则计划在2nm上才使用GAA技术,而RibbonFET正是英特尔自己的GAA解决方案。全新的GAA晶体管架构运用了纳米带技术,进一步提升了电气性能,加快晶体管开关速度,减少占用空间。
除此之外,在这20A这一节点上,英特尔的代工业务也将迎来一个新的客户——高通。
接下高通和亚马逊大单,制程封装两开花
高通在芯片代工上已经尝试了台积电和三星这样的合作伙伴,如今又将多出一个英特尔。不过高通预定的并不是近两年的Intel 4和Intel 3制程,而是最先进的Intel 20A,这意味着我们可能需要在2024年才能看到英特尔代工的高通手机芯片。这样的选择其实也很合理,毕竟今年是英特尔开展代工的第一年,不少人都还在观望英特尔的代工表现。而且高通一向会选择最先进的制程工艺,只有当Intel 20A可以与台积电与三星比肩时,才会列入可选项。
另一大宣布合作的客户则是亚马逊,不过这次合作可不是为其AWS提供CPU的,而是承接其芯片封装。亚马逊造芯早就不是什么秘密了,2015年亚马逊就收购了一家以色列芯片制造公司Annapurna。为了给自己的AWS提供更具竞争力的基础架构,自研芯片是必不可少的一环。亚马逊此次合作,就是为了数据中心芯片的半导体封装。那么英特尔的封装究竟有何优势,值得亚马逊的垂青呢?
封装全面进化:下一代EMIB和Foveros
EMIB和Foveros作为英特尔的封装王牌技术,在IDM 2.0的运营模式下,也会对客户开放。Intel Accelerated上,英特尔揭开了下一代EMIB和Foveros技术的真面目。
EMIB为英特尔2.5D嵌入式多芯片互联桥接方案,在EMIB的帮助下,芯片可以做到与寻常封装相比2倍的带宽密度和4倍的功率效率。更重要的是,其凸点间距可以做到55微米。而英特尔的下一代EMIB进一步减小了凸点间距,将其逐渐降至40微米。
除了EMIB之外,Foveros 3D堆叠技术同样可以进一步减小凸点间距。结合了两种技术后,凸点间距可以降低至36微米。英特尔正式公布了下一代Foveros技术Foveros Omni和Foveros Direct。
Foveros Omni引入了裸片分解互联和模组化的设计,为芯片设计提供更高的灵活性。该技术将硅通孔(TSV)的性能惩罚最小化,并优化了功耗和IO,为互联提供更高的带宽。运用Foveros Omni技术后,凸点间距可以降低至25微米。Foveros Direct更是实现了铜到铜的直接键合,为互联提供更低的阻值,凸点间距降低至10微米以下。
展望2025年之后
对于2025年之后的计划,英特尔只用了三句话来描述:堆叠式GAA,下一代背部供电系统和先进光学封装。在这些技术上,英特尔会和法国CEA-Leti实验室、比利时微电子研究中心IMEC和IBM紧密合作。英特尔也会在今年10月27日和28日举办的Intel Innovation活动中进一步详解其技术创新。
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。
举报投诉
-
高通
+关注
关注
78文章
7630浏览量
193485 -
台积电
+关注
关注
44文章
5760浏览量
170161 -
intel
+关注
关注
19文章
3497浏览量
188731 -
光刻机
+关注
关注
31文章
1168浏览量
48266
发布评论请先 登录
相关推荐
热点推荐
博通与台积电或有意瓜分英特尔
半导体行业的两大巨头——博通和台积电,近日被曝出对英特尔的潜在分拆交易表现出浓厚兴趣。据知情人士透露,博通一直密切关注着英特尔的芯片设计和营
英特尔18A与台积电N2工艺各有千秋
TechInsights分析,台积电N2工艺在晶体管密度方面表现突出,其高密度(HD)标准单元的晶体管密度高达313MTr/mm?,远超英特尔Intel 18A的238MTr/mm?和
博通与台积电或考虑接手英特尔业务
据最新报道,英特尔的两大竞争对手——台积电和博通,正在密切关注英特尔可能一分为二的潜在交易动态。这一消息引起了业界的广泛关注。 报道指出,博
博通台积电或联手瓜分英特尔
近日,有消息称美国芯片制造大厂英特尔可能面临分拆,其芯片设计与营销业务及芯片制造部分或将分别由博通公司和台积电接手。目前,相关公司正在就这一
被台积电拒绝代工,三星芯片制造突围的关键在先进封装?
进制程工艺的良率,而这恰恰是三星在先进制程方面的最大痛点。 据悉,三星System LSI部门已经改变了此前晶圆代工独自研发的发展路线,转而寻求外部联盟合作,不过纵观全球晶圆代工产业,

台积电拒绝为三星代工Exynos芯片
与台积电合作,以提升其Exynos芯片的生产质量和产量。 然而,就在昨日,Jukanlosreve更新了这一事件的最新进展。据其透露,台积
高通明年骁龙8 Elite 2芯片全数交由台积电代工
芯片代工伙伴。上一次高通选择三星代工,还要追溯到2021年的骁龙8第一代芯片,当时采用的是三星的
英特尔CEO基辛格将访台积电,否认取消折扣传闻
的Intel 18A(1.8纳米)工艺研发,而下一代PC处理器Panther Lake并不会完全依赖台积电代工。相反,英特尔将自行生产部分或
三星电子晶圆代工副总裁:三星技术不输于台积电
在近期的一场半导体产学研交流研讨会上,三星电子晶圆代工业务部的副总裁Jeong Gi-tae展现出了高度的自信。他坚决表示,三星的技术并不逊色于台
英特尔计划与三星组建代工联盟,意在制衡台积电
近期,韩国媒体Maeil Business Newspaper透露了一则重磅消息:英特尔主动接触三星电子,意在携手打造“代工联盟”,共同挑战当前代工市场的霸主台
评论